OSDN Git Service

amdgpu: add flag to support 32bit VA address v4
[android-x86/external-libdrm.git] / amdgpu / amdgpu_device.c
1 /*
2  * Copyright 2014 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  */
23
24 /**
25  * \file amdgpu_device.c
26  *
27  *  Implementation of functions for AMD GPU device
28  *
29  */
30
31 #ifdef HAVE_CONFIG_H
32 #include "config.h"
33 #endif
34
35 #include <sys/stat.h>
36 #include <errno.h>
37 #include <string.h>
38 #include <stdio.h>
39 #include <stdlib.h>
40 #include <unistd.h>
41
42 #include "xf86drm.h"
43 #include "amdgpu_drm.h"
44 #include "amdgpu_internal.h"
45 #include "util_hash_table.h"
46 #include "util_math.h"
47
48 #define PTR_TO_UINT(x) ((unsigned)((intptr_t)(x)))
49 #define UINT_TO_PTR(x) ((void *)((intptr_t)(x)))
50
51 static pthread_mutex_t fd_mutex = PTHREAD_MUTEX_INITIALIZER;
52 static struct util_hash_table *fd_tab;
53
54 static unsigned handle_hash(void *key)
55 {
56         return PTR_TO_UINT(key);
57 }
58
59 static int handle_compare(void *key1, void *key2)
60 {
61         return PTR_TO_UINT(key1) != PTR_TO_UINT(key2);
62 }
63
64 static unsigned fd_hash(void *key)
65 {
66         int fd = PTR_TO_UINT(key);
67         char *name = drmGetPrimaryDeviceNameFromFd(fd);
68         unsigned result = 0;
69         char *c;
70
71         if (name == NULL)
72                 return 0;
73
74         for (c = name; *c; ++c)
75                 result += *c;
76
77         free(name);
78
79         return result;
80 }
81
82 static int fd_compare(void *key1, void *key2)
83 {
84         int fd1 = PTR_TO_UINT(key1);
85         int fd2 = PTR_TO_UINT(key2);
86         char *name1 = drmGetPrimaryDeviceNameFromFd(fd1);
87         char *name2 = drmGetPrimaryDeviceNameFromFd(fd2);
88         int result;
89
90         if (name1 == NULL || name2 == NULL) {
91                 free(name1);
92                 free(name2);
93                 return 0;
94         }
95
96         result = strcmp(name1, name2);
97         free(name1);
98         free(name2);
99
100         return result;
101 }
102
103 /**
104 * Get the authenticated form fd,
105 *
106 * \param   fd   - \c [in]  File descriptor for AMD GPU device
107 * \param   auth - \c [out] Pointer to output the fd is authenticated or not
108 *                          A render node fd, output auth = 0
109 *                          A legacy fd, get the authenticated for compatibility root
110 *
111 * \return   0 on success\n
112 *          >0 - AMD specific error code\n
113 *          <0 - Negative POSIX Error code
114 */
115 static int amdgpu_get_auth(int fd, int *auth)
116 {
117         int r = 0;
118         drm_client_t client = {};
119
120         if (drmGetNodeTypeFromFd(fd) == DRM_NODE_RENDER)
121                 *auth = 0;
122         else {
123                 client.idx = 0;
124                 r = drmIoctl(fd, DRM_IOCTL_GET_CLIENT, &client);
125                 if (!r)
126                         *auth = client.auth;
127         }
128         return r;
129 }
130
131 static void amdgpu_device_free_internal(amdgpu_device_handle dev)
132 {
133         amdgpu_vamgr_reference(&dev->vamgr, NULL);
134         util_hash_table_destroy(dev->bo_flink_names);
135         util_hash_table_destroy(dev->bo_handles);
136         pthread_mutex_destroy(&dev->bo_table_mutex);
137         util_hash_table_remove(fd_tab, UINT_TO_PTR(dev->fd));
138         close(dev->fd);
139         if ((dev->flink_fd >= 0) && (dev->fd != dev->flink_fd))
140                 close(dev->flink_fd);
141         free(dev);
142 }
143
144 /**
145  * Assignment between two amdgpu_device pointers with reference counting.
146  *
147  * Usage:
148  *    struct amdgpu_device *dst = ... , *src = ...;
149  *
150  *    dst = src;
151  *    // No reference counting. Only use this when you need to move
152  *    // a reference from one pointer to another.
153  *
154  *    amdgpu_device_reference(&dst, src);
155  *    // Reference counters are updated. dst is decremented and src is
156  *    // incremented. dst is freed if its reference counter is 0.
157  */
158 static void amdgpu_device_reference(struct amdgpu_device **dst,
159                              struct amdgpu_device *src)
160 {
161         if (update_references(&(*dst)->refcount, &src->refcount))
162                 amdgpu_device_free_internal(*dst);
163         *dst = src;
164 }
165
166 int amdgpu_device_initialize(int fd,
167                              uint32_t *major_version,
168                              uint32_t *minor_version,
169                              amdgpu_device_handle *device_handle)
170 {
171         struct amdgpu_device *dev;
172         drmVersionPtr version;
173         int r;
174         int flag_auth = 0;
175         int flag_authexist=0;
176         uint32_t accel_working = 0;
177         uint64_t start, max;
178
179         *device_handle = NULL;
180
181         pthread_mutex_lock(&fd_mutex);
182         if (!fd_tab)
183                 fd_tab = util_hash_table_create(fd_hash, fd_compare);
184         r = amdgpu_get_auth(fd, &flag_auth);
185         if (r) {
186                 pthread_mutex_unlock(&fd_mutex);
187                 return r;
188         }
189         dev = util_hash_table_get(fd_tab, UINT_TO_PTR(fd));
190         if (dev) {
191                 r = amdgpu_get_auth(dev->fd, &flag_authexist);
192                 if (r) {
193                         pthread_mutex_unlock(&fd_mutex);
194                         return r;
195                 }
196                 if ((flag_auth) && (!flag_authexist)) {
197                         dev->flink_fd = dup(fd);
198                 }
199                 *major_version = dev->major_version;
200                 *minor_version = dev->minor_version;
201                 amdgpu_device_reference(device_handle, dev);
202                 pthread_mutex_unlock(&fd_mutex);
203                 return 0;
204         }
205
206         dev = calloc(1, sizeof(struct amdgpu_device));
207         if (!dev) {
208                 pthread_mutex_unlock(&fd_mutex);
209                 return -ENOMEM;
210         }
211
212         dev->fd = -1;
213         dev->flink_fd = -1;
214
215         atomic_set(&dev->refcount, 1);
216
217         version = drmGetVersion(fd);
218         if (version->version_major != 3) {
219                 fprintf(stderr, "%s: DRM version is %d.%d.%d but this driver is "
220                         "only compatible with 3.x.x.\n",
221                         __func__,
222                         version->version_major,
223                         version->version_minor,
224                         version->version_patchlevel);
225                 drmFreeVersion(version);
226                 r = -EBADF;
227                 goto cleanup;
228         }
229
230         dev->fd = dup(fd);
231         dev->flink_fd = dev->fd;
232         dev->major_version = version->version_major;
233         dev->minor_version = version->version_minor;
234         drmFreeVersion(version);
235
236         dev->bo_flink_names = util_hash_table_create(handle_hash,
237                                                      handle_compare);
238         dev->bo_handles = util_hash_table_create(handle_hash, handle_compare);
239         pthread_mutex_init(&dev->bo_table_mutex, NULL);
240
241         /* Check if acceleration is working. */
242         r = amdgpu_query_info(dev, AMDGPU_INFO_ACCEL_WORKING, 4, &accel_working);
243         if (r)
244                 goto cleanup;
245         if (!accel_working) {
246                 r = -EBADF;
247                 goto cleanup;
248         }
249
250         r = amdgpu_query_gpu_info_init(dev);
251         if (r)
252                 goto cleanup;
253
254         dev->vamgr = amdgpu_vamgr_get_global(dev);
255
256         max = MIN2(dev->dev_info.virtual_address_max, 0xffffffff);
257         start = amdgpu_vamgr_find_va(dev->vamgr,
258                                      max - dev->dev_info.virtual_address_offset,
259                                      dev->dev_info.virtual_address_alignment, 0);
260         if (start > 0xffffffff)
261                 goto free_va; /* shouldn't get here */
262
263         dev->vamgr_32 =  calloc(1, sizeof(struct amdgpu_bo_va_mgr));
264         if (dev->vamgr_32 == NULL)
265                 goto free_va;
266         amdgpu_vamgr_init(dev->vamgr_32, start, max,
267                           dev->dev_info.virtual_address_alignment);
268
269         *major_version = dev->major_version;
270         *minor_version = dev->minor_version;
271         *device_handle = dev;
272         util_hash_table_set(fd_tab, UINT_TO_PTR(dev->fd), dev);
273         pthread_mutex_unlock(&fd_mutex);
274
275         return 0;
276
277 free_va:
278         r = -ENOMEM;
279         amdgpu_vamgr_free_va(dev->vamgr, start,
280                              max - dev->dev_info.virtual_address_offset);
281
282 cleanup:
283         if (dev->fd >= 0)
284                 close(dev->fd);
285         free(dev);
286         pthread_mutex_unlock(&fd_mutex);
287         return r;
288 }
289
290 int amdgpu_device_deinitialize(amdgpu_device_handle dev)
291 {
292         amdgpu_device_reference(&dev, NULL);
293         return 0;
294 }