OSDN Git Service

Merge branch 'for-linus' of git://git.armlinux.org.uk/~rmk/linux-arm
[uclinux-h8/linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
5         select ARCH_HAS_DEVMEM_IS_ALLOWED
6         select ARCH_HAS_ELF_RANDOMIZE
7         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
8         select ARCH_HAVE_CUSTOM_GPIO_H
9         select ARCH_HAS_GCOV_PROFILE_ALL
10         select ARCH_MIGHT_HAVE_PC_PARPORT
11         select ARCH_SUPPORTS_ATOMIC_RMW
12         select ARCH_USE_BUILTIN_BSWAP
13         select ARCH_USE_CMPXCHG_LOCKREF
14         select ARCH_WANT_IPC_PARSE_VERSION
15         select BUILDTIME_EXTABLE_SORT if MMU
16         select CLONE_BACKWARDS
17         select CPU_PM if (SUSPEND || CPU_IDLE)
18         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
19         select EDAC_SUPPORT
20         select EDAC_ATOMIC_SCRUB
21         select GENERIC_ALLOCATOR
22         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
23         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
24         select GENERIC_EARLY_IOREMAP
25         select GENERIC_IDLE_POLL_SETUP
26         select GENERIC_IRQ_PROBE
27         select GENERIC_IRQ_SHOW
28         select GENERIC_IRQ_SHOW_LEVEL
29         select GENERIC_PCI_IOMAP
30         select GENERIC_SCHED_CLOCK
31         select GENERIC_SMP_IDLE_THREAD
32         select GENERIC_STRNCPY_FROM_USER
33         select GENERIC_STRNLEN_USER
34         select HANDLE_DOMAIN_IRQ
35         select HARDIRQS_SW_RESEND
36         select HAVE_ARCH_AUDITSYSCALL if (AEABI && !OABI_COMPAT)
37         select HAVE_ARCH_BITREVERSE if (CPU_32v7M || CPU_32v7) && !CPU_32v6
38         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL && !CPU_ENDIAN_BE32 && MMU
39         select HAVE_ARCH_KGDB if !CPU_ENDIAN_BE32 && MMU
40         select HAVE_ARCH_MMAP_RND_BITS if MMU
41         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
42         select HAVE_ARCH_TRACEHOOK
43         select HAVE_ARM_SMCCC if CPU_V7
44         select HAVE_CBPF_JIT
45         select HAVE_CC_STACKPROTECTOR
46         select HAVE_CONTEXT_TRACKING
47         select HAVE_C_RECORDMCOUNT
48         select HAVE_DEBUG_KMEMLEAK
49         select HAVE_DMA_API_DEBUG
50         select HAVE_DMA_CONTIGUOUS if MMU
51         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL) && !CPU_ENDIAN_BE32 && MMU
52         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
53         select HAVE_EXIT_THREAD
54         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
55         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
56         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
57         select HAVE_GENERIC_DMA_COHERENT
58         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
59         select HAVE_IDE if PCI || ISA || PCMCIA
60         select HAVE_IRQ_TIME_ACCOUNTING
61         select HAVE_KERNEL_GZIP
62         select HAVE_KERNEL_LZ4
63         select HAVE_KERNEL_LZMA
64         select HAVE_KERNEL_LZO
65         select HAVE_KERNEL_XZ
66         select HAVE_KPROBES if !XIP_KERNEL && !CPU_ENDIAN_BE32 && !CPU_V7M
67         select HAVE_KRETPROBES if (HAVE_KPROBES)
68         select HAVE_MEMBLOCK
69         select HAVE_MOD_ARCH_SPECIFIC
70         select HAVE_NMI
71         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
72         select HAVE_OPTPROBES if !THUMB2_KERNEL
73         select HAVE_PERF_EVENTS
74         select HAVE_PERF_REGS
75         select HAVE_PERF_USER_STACK_DUMP
76         select HAVE_RCU_TABLE_FREE if (SMP && ARM_LPAE)
77         select HAVE_REGS_AND_STACK_ACCESS_API
78         select HAVE_SYSCALL_TRACEPOINTS
79         select HAVE_UID16
80         select HAVE_VIRT_CPU_ACCOUNTING_GEN
81         select IRQ_FORCED_THREADING
82         select MODULES_USE_ELF_REL
83         select NO_BOOTMEM
84         select OF_EARLY_FLATTREE if OF
85         select OF_RESERVED_MEM if OF
86         select OLD_SIGACTION
87         select OLD_SIGSUSPEND3
88         select PERF_USE_VMALLOC
89         select RTC_LIB
90         select SYS_SUPPORTS_APM_EMULATION
91         # Above selects are sorted alphabetically; please add new ones
92         # according to that.  Thanks.
93         help
94           The ARM series is a line of low-power-consumption RISC chip designs
95           licensed by ARM Ltd and targeted at embedded applications and
96           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
97           manufactured, but legacy ARM-based PC hardware remains popular in
98           Europe.  There is an ARM Linux project with a web page at
99           <http://www.arm.linux.org.uk/>.
100
101 config ARM_HAS_SG_CHAIN
102         select ARCH_HAS_SG_CHAIN
103         bool
104
105 config NEED_SG_DMA_LENGTH
106         bool
107
108 config ARM_DMA_USE_IOMMU
109         bool
110         select ARM_HAS_SG_CHAIN
111         select NEED_SG_DMA_LENGTH
112
113 if ARM_DMA_USE_IOMMU
114
115 config ARM_DMA_IOMMU_ALIGNMENT
116         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
117         range 4 9
118         default 8
119         help
120           DMA mapping framework by default aligns all buffers to the smallest
121           PAGE_SIZE order which is greater than or equal to the requested buffer
122           size. This works well for buffers up to a few hundreds kilobytes, but
123           for larger buffers it just a waste of address space. Drivers which has
124           relatively small addressing window (like 64Mib) might run out of
125           virtual space with just a few allocations.
126
127           With this parameter you can specify the maximum PAGE_SIZE order for
128           DMA IOMMU buffers. Larger buffers will be aligned only to this
129           specified order. The order is expressed as a power of two multiplied
130           by the PAGE_SIZE.
131
132 endif
133
134 config MIGHT_HAVE_PCI
135         bool
136
137 config SYS_SUPPORTS_APM_EMULATION
138         bool
139
140 config HAVE_TCM
141         bool
142         select GENERIC_ALLOCATOR
143
144 config HAVE_PROC_CPU
145         bool
146
147 config NO_IOPORT_MAP
148         bool
149
150 config EISA
151         bool
152         ---help---
153           The Extended Industry Standard Architecture (EISA) bus was
154           developed as an open alternative to the IBM MicroChannel bus.
155
156           The EISA bus provided some of the features of the IBM MicroChannel
157           bus while maintaining backward compatibility with cards made for
158           the older ISA bus.  The EISA bus saw limited use between 1988 and
159           1995 when it was made obsolete by the PCI bus.
160
161           Say Y here if you are building a kernel for an EISA-based machine.
162
163           Otherwise, say N.
164
165 config SBUS
166         bool
167
168 config STACKTRACE_SUPPORT
169         bool
170         default y
171
172 config LOCKDEP_SUPPORT
173         bool
174         default y
175
176 config TRACE_IRQFLAGS_SUPPORT
177         bool
178         default !CPU_V7M
179
180 config RWSEM_XCHGADD_ALGORITHM
181         bool
182         default y
183
184 config ARCH_HAS_ILOG2_U32
185         bool
186
187 config ARCH_HAS_ILOG2_U64
188         bool
189
190 config ARCH_HAS_BANDGAP
191         bool
192
193 config FIX_EARLYCON_MEM
194         def_bool y if MMU
195
196 config GENERIC_HWEIGHT
197         bool
198         default y
199
200 config GENERIC_CALIBRATE_DELAY
201         bool
202         default y
203
204 config ARCH_MAY_HAVE_PC_FDC
205         bool
206
207 config ZONE_DMA
208         bool
209
210 config NEED_DMA_MAP_STATE
211        def_bool y
212
213 config ARCH_SUPPORTS_UPROBES
214         def_bool y
215
216 config ARCH_HAS_DMA_SET_COHERENT_MASK
217         bool
218
219 config GENERIC_ISA_DMA
220         bool
221
222 config FIQ
223         bool
224
225 config NEED_RET_TO_USER
226         bool
227
228 config ARCH_MTD_XIP
229         bool
230
231 config VECTORS_BASE
232         hex
233         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
234         default DRAM_BASE if REMAP_VECTORS_TO_RAM
235         default 0x00000000
236         help
237           The base address of exception vectors.  This must be two pages
238           in size.
239
240 config ARM_PATCH_PHYS_VIRT
241         bool "Patch physical to virtual translations at runtime" if EMBEDDED
242         default y
243         depends on !XIP_KERNEL && MMU
244         help
245           Patch phys-to-virt and virt-to-phys translation functions at
246           boot and module load time according to the position of the
247           kernel in system memory.
248
249           This can only be used with non-XIP MMU kernels where the base
250           of physical memory is at a 16MB boundary.
251
252           Only disable this option if you know that you do not require
253           this feature (eg, building a kernel for a single machine) and
254           you need to shrink the kernel to the minimal size.
255
256 config NEED_MACH_IO_H
257         bool
258         help
259           Select this when mach/io.h is required to provide special
260           definitions for this platform.  The need for mach/io.h should
261           be avoided when possible.
262
263 config NEED_MACH_MEMORY_H
264         bool
265         help
266           Select this when mach/memory.h is required to provide special
267           definitions for this platform.  The need for mach/memory.h should
268           be avoided when possible.
269
270 config PHYS_OFFSET
271         hex "Physical address of main memory" if MMU
272         depends on !ARM_PATCH_PHYS_VIRT
273         default DRAM_BASE if !MMU
274         default 0x00000000 if ARCH_EBSA110 || \
275                         ARCH_FOOTBRIDGE || \
276                         ARCH_INTEGRATOR || \
277                         ARCH_IOP13XX || \
278                         ARCH_KS8695 || \
279                         (ARCH_REALVIEW && !REALVIEW_HIGH_PHYS_OFFSET)
280         default 0x10000000 if ARCH_OMAP1 || ARCH_RPC
281         default 0x20000000 if ARCH_S5PV210
282         default 0x70000000 if REALVIEW_HIGH_PHYS_OFFSET
283         default 0xc0000000 if ARCH_SA1100
284         help
285           Please provide the physical address corresponding to the
286           location of main memory in your system.
287
288 config GENERIC_BUG
289         def_bool y
290         depends on BUG
291
292 config PGTABLE_LEVELS
293         int
294         default 3 if ARM_LPAE
295         default 2
296
297 source "init/Kconfig"
298
299 source "kernel/Kconfig.freezer"
300
301 menu "System Type"
302
303 config MMU
304         bool "MMU-based Paged Memory Management Support"
305         default y
306         help
307           Select if you want MMU-based virtualised addressing space
308           support by paged memory management. If unsure, say 'Y'.
309
310 config ARCH_MMAP_RND_BITS_MIN
311         default 8
312
313 config ARCH_MMAP_RND_BITS_MAX
314         default 14 if PAGE_OFFSET=0x40000000
315         default 15 if PAGE_OFFSET=0x80000000
316         default 16
317
318 #
319 # The "ARM system type" choice list is ordered alphabetically by option
320 # text.  Please add new entries in the option alphabetic order.
321 #
322 choice
323         prompt "ARM system type"
324         default ARM_SINGLE_ARMV7M if !MMU
325         default ARCH_MULTIPLATFORM if MMU
326
327 config ARCH_MULTIPLATFORM
328         bool "Allow multiple platforms to be selected"
329         depends on MMU
330         select ARCH_WANT_OPTIONAL_GPIOLIB
331         select ARM_HAS_SG_CHAIN
332         select ARM_PATCH_PHYS_VIRT
333         select AUTO_ZRELADDR
334         select CLKSRC_OF
335         select COMMON_CLK
336         select GENERIC_CLOCKEVENTS
337         select MIGHT_HAVE_PCI
338         select MULTI_IRQ_HANDLER
339         select SPARSE_IRQ
340         select USE_OF
341
342 config ARM_SINGLE_ARMV7M
343         bool "ARMv7-M based platforms (Cortex-M0/M3/M4)"
344         depends on !MMU
345         select ARCH_WANT_OPTIONAL_GPIOLIB
346         select ARM_NVIC
347         select AUTO_ZRELADDR
348         select CLKSRC_OF
349         select COMMON_CLK
350         select CPU_V7M
351         select GENERIC_CLOCKEVENTS
352         select NO_IOPORT_MAP
353         select SPARSE_IRQ
354         select USE_OF
355
356
357 config ARCH_CLPS711X
358         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
359         select ARCH_REQUIRE_GPIOLIB
360         select AUTO_ZRELADDR
361         select COMMON_CLK
362         select CPU_ARM720T
363         select GENERIC_CLOCKEVENTS
364         select CLPS711X_TIMER
365         select MFD_SYSCON
366         select SOC_BUS
367         help
368           Support for Cirrus Logic 711x/721x/731x based boards.
369
370 config ARCH_GEMINI
371         bool "Cortina Systems Gemini"
372         select ARCH_REQUIRE_GPIOLIB
373         select CLKSRC_MMIO
374         select CPU_FA526
375         select GENERIC_CLOCKEVENTS
376         help
377           Support for the Cortina Systems Gemini family SoCs
378
379 config ARCH_EBSA110
380         bool "EBSA-110"
381         select ARCH_USES_GETTIMEOFFSET
382         select CPU_SA110
383         select ISA
384         select NEED_MACH_IO_H
385         select NEED_MACH_MEMORY_H
386         select NO_IOPORT_MAP
387         help
388           This is an evaluation board for the StrongARM processor available
389           from Digital. It has limited hardware on-board, including an
390           Ethernet interface, two PCMCIA sockets, two serial ports and a
391           parallel port.
392
393 config ARCH_EP93XX
394         bool "EP93xx-based"
395         select ARCH_HAS_HOLES_MEMORYMODEL
396         select ARCH_REQUIRE_GPIOLIB
397         select ARM_AMBA
398         select ARM_PATCH_PHYS_VIRT
399         select ARM_VIC
400         select AUTO_ZRELADDR
401         select CLKDEV_LOOKUP
402         select CLKSRC_MMIO
403         select CPU_ARM920T
404         select GENERIC_CLOCKEVENTS
405         help
406           This enables support for the Cirrus EP93xx series of CPUs.
407
408 config ARCH_FOOTBRIDGE
409         bool "FootBridge"
410         select CPU_SA110
411         select FOOTBRIDGE
412         select GENERIC_CLOCKEVENTS
413         select HAVE_IDE
414         select NEED_MACH_IO_H if !MMU
415         select NEED_MACH_MEMORY_H
416         help
417           Support for systems based on the DC21285 companion chip
418           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
419
420 config ARCH_NETX
421         bool "Hilscher NetX based"
422         select ARM_VIC
423         select CLKSRC_MMIO
424         select CPU_ARM926T
425         select GENERIC_CLOCKEVENTS
426         help
427           This enables support for systems based on the Hilscher NetX Soc
428
429 config ARCH_IOP13XX
430         bool "IOP13xx-based"
431         depends on MMU
432         select CPU_XSC3
433         select NEED_MACH_MEMORY_H
434         select NEED_RET_TO_USER
435         select PCI
436         select PLAT_IOP
437         select VMSPLIT_1G
438         select SPARSE_IRQ
439         help
440           Support for Intel's IOP13XX (XScale) family of processors.
441
442 config ARCH_IOP32X
443         bool "IOP32x-based"
444         depends on MMU
445         select ARCH_REQUIRE_GPIOLIB
446         select CPU_XSCALE
447         select GPIO_IOP
448         select NEED_RET_TO_USER
449         select PCI
450         select PLAT_IOP
451         help
452           Support for Intel's 80219 and IOP32X (XScale) family of
453           processors.
454
455 config ARCH_IOP33X
456         bool "IOP33x-based"
457         depends on MMU
458         select ARCH_REQUIRE_GPIOLIB
459         select CPU_XSCALE
460         select GPIO_IOP
461         select NEED_RET_TO_USER
462         select PCI
463         select PLAT_IOP
464         help
465           Support for Intel's IOP33X (XScale) family of processors.
466
467 config ARCH_IXP4XX
468         bool "IXP4xx-based"
469         depends on MMU
470         select ARCH_HAS_DMA_SET_COHERENT_MASK
471         select ARCH_REQUIRE_GPIOLIB
472         select ARCH_SUPPORTS_BIG_ENDIAN
473         select CLKSRC_MMIO
474         select CPU_XSCALE
475         select DMABOUNCE if PCI
476         select GENERIC_CLOCKEVENTS
477         select MIGHT_HAVE_PCI
478         select NEED_MACH_IO_H
479         select USB_EHCI_BIG_ENDIAN_DESC
480         select USB_EHCI_BIG_ENDIAN_MMIO
481         help
482           Support for Intel's IXP4XX (XScale) family of processors.
483
484 config ARCH_DOVE
485         bool "Marvell Dove"
486         select ARCH_REQUIRE_GPIOLIB
487         select CPU_PJ4
488         select GENERIC_CLOCKEVENTS
489         select MIGHT_HAVE_PCI
490         select MULTI_IRQ_HANDLER
491         select MVEBU_MBUS
492         select PINCTRL
493         select PINCTRL_DOVE
494         select PLAT_ORION_LEGACY
495         select SPARSE_IRQ
496         select PM_GENERIC_DOMAINS if PM
497         help
498           Support for the Marvell Dove SoC 88AP510
499
500 config ARCH_KS8695
501         bool "Micrel/Kendin KS8695"
502         select ARCH_REQUIRE_GPIOLIB
503         select CLKSRC_MMIO
504         select CPU_ARM922T
505         select GENERIC_CLOCKEVENTS
506         select NEED_MACH_MEMORY_H
507         help
508           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
509           System-on-Chip devices.
510
511 config ARCH_W90X900
512         bool "Nuvoton W90X900 CPU"
513         select ARCH_REQUIRE_GPIOLIB
514         select CLKDEV_LOOKUP
515         select CLKSRC_MMIO
516         select CPU_ARM926T
517         select GENERIC_CLOCKEVENTS
518         help
519           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
520           At present, the w90x900 has been renamed nuc900, regarding
521           the ARM series product line, you can login the following
522           link address to know more.
523
524           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
525                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
526
527 config ARCH_LPC32XX
528         bool "NXP LPC32XX"
529         select ARCH_REQUIRE_GPIOLIB
530         select ARM_AMBA
531         select CLKDEV_LOOKUP
532         select CLKSRC_LPC32XX
533         select COMMON_CLK
534         select CPU_ARM926T
535         select GENERIC_CLOCKEVENTS
536         select MULTI_IRQ_HANDLER
537         select SPARSE_IRQ
538         select USE_OF
539         help
540           Support for the NXP LPC32XX family of processors
541
542 config ARCH_PXA
543         bool "PXA2xx/PXA3xx-based"
544         depends on MMU
545         select ARCH_MTD_XIP
546         select ARCH_REQUIRE_GPIOLIB
547         select ARM_CPU_SUSPEND if PM
548         select AUTO_ZRELADDR
549         select COMMON_CLK
550         select CLKDEV_LOOKUP
551         select CLKSRC_PXA
552         select CLKSRC_MMIO
553         select CLKSRC_OF
554         select CPU_XSCALE if !CPU_XSC3
555         select GENERIC_CLOCKEVENTS
556         select GPIO_PXA
557         select HAVE_IDE
558         select IRQ_DOMAIN
559         select MULTI_IRQ_HANDLER
560         select PLAT_PXA
561         select SPARSE_IRQ
562         help
563           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
564
565 config ARCH_RPC
566         bool "RiscPC"
567         depends on MMU
568         select ARCH_ACORN
569         select ARCH_MAY_HAVE_PC_FDC
570         select ARCH_SPARSEMEM_ENABLE
571         select ARCH_USES_GETTIMEOFFSET
572         select CPU_SA110
573         select FIQ
574         select HAVE_IDE
575         select HAVE_PATA_PLATFORM
576         select ISA_DMA_API
577         select NEED_MACH_IO_H
578         select NEED_MACH_MEMORY_H
579         select NO_IOPORT_MAP
580         help
581           On the Acorn Risc-PC, Linux can support the internal IDE disk and
582           CD-ROM interface, serial and parallel port, and the floppy drive.
583
584 config ARCH_SA1100
585         bool "SA1100-based"
586         select ARCH_MTD_XIP
587         select ARCH_REQUIRE_GPIOLIB
588         select ARCH_SPARSEMEM_ENABLE
589         select CLKDEV_LOOKUP
590         select CLKSRC_MMIO
591         select CLKSRC_PXA
592         select CLKSRC_OF if OF
593         select CPU_FREQ
594         select CPU_SA1100
595         select GENERIC_CLOCKEVENTS
596         select HAVE_IDE
597         select IRQ_DOMAIN
598         select ISA
599         select MULTI_IRQ_HANDLER
600         select NEED_MACH_MEMORY_H
601         select SPARSE_IRQ
602         help
603           Support for StrongARM 11x0 based boards.
604
605 config ARCH_S3C24XX
606         bool "Samsung S3C24XX SoCs"
607         select ARCH_REQUIRE_GPIOLIB
608         select ATAGS
609         select CLKDEV_LOOKUP
610         select CLKSRC_SAMSUNG_PWM
611         select GENERIC_CLOCKEVENTS
612         select GPIO_SAMSUNG
613         select HAVE_S3C2410_I2C if I2C
614         select HAVE_S3C2410_WATCHDOG if WATCHDOG
615         select HAVE_S3C_RTC if RTC_CLASS
616         select MULTI_IRQ_HANDLER
617         select NEED_MACH_IO_H
618         select SAMSUNG_ATAGS
619         help
620           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
621           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
622           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
623           Samsung SMDK2410 development board (and derivatives).
624
625 config ARCH_DAVINCI
626         bool "TI DaVinci"
627         select ARCH_HAS_HOLES_MEMORYMODEL
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         select CPU_ARM926T
631         select GENERIC_ALLOCATOR
632         select GENERIC_CLOCKEVENTS
633         select GENERIC_IRQ_CHIP
634         select HAVE_IDE
635         select USE_OF
636         select ZONE_DMA
637         help
638           Support for TI's DaVinci platform.
639
640 config ARCH_OMAP1
641         bool "TI OMAP1"
642         depends on MMU
643         select ARCH_HAS_HOLES_MEMORYMODEL
644         select ARCH_OMAP
645         select ARCH_REQUIRE_GPIOLIB
646         select CLKDEV_LOOKUP
647         select CLKSRC_MMIO
648         select GENERIC_CLOCKEVENTS
649         select GENERIC_IRQ_CHIP
650         select HAVE_IDE
651         select IRQ_DOMAIN
652         select MULTI_IRQ_HANDLER
653         select NEED_MACH_IO_H if PCCARD
654         select NEED_MACH_MEMORY_H
655         select SPARSE_IRQ
656         help
657           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
658
659 endchoice
660
661 menu "Multiple platform selection"
662         depends on ARCH_MULTIPLATFORM
663
664 comment "CPU Core family selection"
665
666 config ARCH_MULTI_V4
667         bool "ARMv4 based platforms (FA526)"
668         depends on !ARCH_MULTI_V6_V7
669         select ARCH_MULTI_V4_V5
670         select CPU_FA526
671
672 config ARCH_MULTI_V4T
673         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
674         depends on !ARCH_MULTI_V6_V7
675         select ARCH_MULTI_V4_V5
676         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
677                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
678                 CPU_ARM925T || CPU_ARM940T)
679
680 config ARCH_MULTI_V5
681         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
682         depends on !ARCH_MULTI_V6_V7
683         select ARCH_MULTI_V4_V5
684         select CPU_ARM926T if !(CPU_ARM946E || CPU_ARM1020 || \
685                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
686                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
687
688 config ARCH_MULTI_V4_V5
689         bool
690
691 config ARCH_MULTI_V6
692         bool "ARMv6 based platforms (ARM11)"
693         select ARCH_MULTI_V6_V7
694         select CPU_V6K
695
696 config ARCH_MULTI_V7
697         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
698         default y
699         select ARCH_MULTI_V6_V7
700         select CPU_V7
701         select HAVE_SMP
702
703 config ARCH_MULTI_V6_V7
704         bool
705         select MIGHT_HAVE_CACHE_L2X0
706
707 config ARCH_MULTI_CPU_AUTO
708         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
709         select ARCH_MULTI_V5
710
711 endmenu
712
713 config ARCH_VIRT
714         bool "Dummy Virtual Machine"
715         depends on ARCH_MULTI_V7
716         select ARM_AMBA
717         select ARM_GIC
718         select ARM_GIC_V2M if PCI_MSI
719         select ARM_GIC_V3
720         select ARM_PSCI
721         select HAVE_ARM_ARCH_TIMER
722
723 #
724 # This is sorted alphabetically by mach-* pathname.  However, plat-*
725 # Kconfigs may be included either alphabetically (according to the
726 # plat- suffix) or along side the corresponding mach-* source.
727 #
728 source "arch/arm/mach-mvebu/Kconfig"
729
730 source "arch/arm/mach-alpine/Kconfig"
731
732 source "arch/arm/mach-artpec/Kconfig"
733
734 source "arch/arm/mach-asm9260/Kconfig"
735
736 source "arch/arm/mach-at91/Kconfig"
737
738 source "arch/arm/mach-axxia/Kconfig"
739
740 source "arch/arm/mach-bcm/Kconfig"
741
742 source "arch/arm/mach-berlin/Kconfig"
743
744 source "arch/arm/mach-clps711x/Kconfig"
745
746 source "arch/arm/mach-cns3xxx/Kconfig"
747
748 source "arch/arm/mach-davinci/Kconfig"
749
750 source "arch/arm/mach-digicolor/Kconfig"
751
752 source "arch/arm/mach-dove/Kconfig"
753
754 source "arch/arm/mach-ep93xx/Kconfig"
755
756 source "arch/arm/mach-footbridge/Kconfig"
757
758 source "arch/arm/mach-gemini/Kconfig"
759
760 source "arch/arm/mach-highbank/Kconfig"
761
762 source "arch/arm/mach-hisi/Kconfig"
763
764 source "arch/arm/mach-integrator/Kconfig"
765
766 source "arch/arm/mach-iop32x/Kconfig"
767
768 source "arch/arm/mach-iop33x/Kconfig"
769
770 source "arch/arm/mach-iop13xx/Kconfig"
771
772 source "arch/arm/mach-ixp4xx/Kconfig"
773
774 source "arch/arm/mach-keystone/Kconfig"
775
776 source "arch/arm/mach-ks8695/Kconfig"
777
778 source "arch/arm/mach-meson/Kconfig"
779
780 source "arch/arm/mach-moxart/Kconfig"
781
782 source "arch/arm/mach-aspeed/Kconfig"
783
784 source "arch/arm/mach-mv78xx0/Kconfig"
785
786 source "arch/arm/mach-imx/Kconfig"
787
788 source "arch/arm/mach-mediatek/Kconfig"
789
790 source "arch/arm/mach-mxs/Kconfig"
791
792 source "arch/arm/mach-netx/Kconfig"
793
794 source "arch/arm/mach-nomadik/Kconfig"
795
796 source "arch/arm/mach-nspire/Kconfig"
797
798 source "arch/arm/plat-omap/Kconfig"
799
800 source "arch/arm/mach-omap1/Kconfig"
801
802 source "arch/arm/mach-omap2/Kconfig"
803
804 source "arch/arm/mach-orion5x/Kconfig"
805
806 source "arch/arm/mach-picoxcell/Kconfig"
807
808 source "arch/arm/mach-pxa/Kconfig"
809 source "arch/arm/plat-pxa/Kconfig"
810
811 source "arch/arm/mach-mmp/Kconfig"
812
813 source "arch/arm/mach-oxnas/Kconfig"
814
815 source "arch/arm/mach-qcom/Kconfig"
816
817 source "arch/arm/mach-realview/Kconfig"
818
819 source "arch/arm/mach-rockchip/Kconfig"
820
821 source "arch/arm/mach-sa1100/Kconfig"
822
823 source "arch/arm/mach-socfpga/Kconfig"
824
825 source "arch/arm/mach-spear/Kconfig"
826
827 source "arch/arm/mach-sti/Kconfig"
828
829 source "arch/arm/mach-s3c24xx/Kconfig"
830
831 source "arch/arm/mach-s3c64xx/Kconfig"
832
833 source "arch/arm/mach-s5pv210/Kconfig"
834
835 source "arch/arm/mach-exynos/Kconfig"
836 source "arch/arm/plat-samsung/Kconfig"
837
838 source "arch/arm/mach-shmobile/Kconfig"
839
840 source "arch/arm/mach-sunxi/Kconfig"
841
842 source "arch/arm/mach-prima2/Kconfig"
843
844 source "arch/arm/mach-tango/Kconfig"
845
846 source "arch/arm/mach-tegra/Kconfig"
847
848 source "arch/arm/mach-u300/Kconfig"
849
850 source "arch/arm/mach-uniphier/Kconfig"
851
852 source "arch/arm/mach-ux500/Kconfig"
853
854 source "arch/arm/mach-versatile/Kconfig"
855
856 source "arch/arm/mach-vexpress/Kconfig"
857 source "arch/arm/plat-versatile/Kconfig"
858
859 source "arch/arm/mach-vt8500/Kconfig"
860
861 source "arch/arm/mach-w90x900/Kconfig"
862
863 source "arch/arm/mach-zx/Kconfig"
864
865 source "arch/arm/mach-zynq/Kconfig"
866
867 # ARMv7-M architecture
868 config ARCH_EFM32
869         bool "Energy Micro efm32"
870         depends on ARM_SINGLE_ARMV7M
871         select ARCH_REQUIRE_GPIOLIB
872         help
873           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
874           processors.
875
876 config ARCH_LPC18XX
877         bool "NXP LPC18xx/LPC43xx"
878         depends on ARM_SINGLE_ARMV7M
879         select ARCH_HAS_RESET_CONTROLLER
880         select ARM_AMBA
881         select CLKSRC_LPC32XX
882         select PINCTRL
883         help
884           Support for NXP's LPC18xx Cortex-M3 and LPC43xx Cortex-M4
885           high performance microcontrollers.
886
887 config ARCH_STM32
888         bool "STMicrolectronics STM32"
889         depends on ARM_SINGLE_ARMV7M
890         select ARCH_HAS_RESET_CONTROLLER
891         select ARMV7M_SYSTICK
892         select CLKSRC_STM32
893         select PINCTRL
894         select RESET_CONTROLLER
895         help
896           Support for STMicroelectronics STM32 processors.
897
898 config MACH_STM32F429
899         bool "STMicrolectronics STM32F429"
900         depends on ARCH_STM32
901         default y
902
903 config ARCH_MPS2
904         bool "ARM MPS2 paltform"
905         depends on ARM_SINGLE_ARMV7M
906         select ARM_AMBA
907         select CLKSRC_MPS2
908         help
909           Support for Cortex-M Prototyping System (or V2M-MPS2) which comes
910           with a range of available cores like Cortex-M3/M4/M7.
911
912           Please, note that depends which Application Note is used memory map
913           for the platform may vary, so adjustment of RAM base might be needed.
914
915 # Definitions to make life easier
916 config ARCH_ACORN
917         bool
918
919 config PLAT_IOP
920         bool
921         select GENERIC_CLOCKEVENTS
922
923 config PLAT_ORION
924         bool
925         select CLKSRC_MMIO
926         select COMMON_CLK
927         select GENERIC_IRQ_CHIP
928         select IRQ_DOMAIN
929
930 config PLAT_ORION_LEGACY
931         bool
932         select PLAT_ORION
933
934 config PLAT_PXA
935         bool
936
937 config PLAT_VERSATILE
938         bool
939
940 source "arch/arm/firmware/Kconfig"
941
942 source arch/arm/mm/Kconfig
943
944 config IWMMXT
945         bool "Enable iWMMXt support"
946         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4 || CPU_PJ4B
947         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4 || CPU_PJ4B
948         help
949           Enable support for iWMMXt context switching at run time if
950           running on a CPU that supports it.
951
952 config MULTI_IRQ_HANDLER
953         bool
954         help
955           Allow each machine to specify it's own IRQ handler at run time.
956
957 if !MMU
958 source "arch/arm/Kconfig-nommu"
959 endif
960
961 config PJ4B_ERRATA_4742
962         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
963         depends on CPU_PJ4B && MACH_ARMADA_370
964         default y
965         help
966           When coming out of either a Wait for Interrupt (WFI) or a Wait for
967           Event (WFE) IDLE states, a specific timing sensitivity exists between
968           the retiring WFI/WFE instructions and the newly issued subsequent
969           instructions.  This sensitivity can result in a CPU hang scenario.
970           Workaround:
971           The software must insert either a Data Synchronization Barrier (DSB)
972           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
973           instruction
974
975 config ARM_ERRATA_326103
976         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
977         depends on CPU_V6
978         help
979           Executing a SWP instruction to read-only memory does not set bit 11
980           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
981           treat the access as a read, preventing a COW from occurring and
982           causing the faulting task to livelock.
983
984 config ARM_ERRATA_411920
985         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
986         depends on CPU_V6 || CPU_V6K
987         help
988           Invalidation of the Instruction Cache operation can
989           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
990           It does not affect the MPCore. This option enables the ARM Ltd.
991           recommended workaround.
992
993 config ARM_ERRATA_430973
994         bool "ARM errata: Stale prediction on replaced interworking branch"
995         depends on CPU_V7
996         help
997           This option enables the workaround for the 430973 Cortex-A8
998           r1p* erratum. If a code sequence containing an ARM/Thumb
999           interworking branch is replaced with another code sequence at the
1000           same virtual address, whether due to self-modifying code or virtual
1001           to physical address re-mapping, Cortex-A8 does not recover from the
1002           stale interworking branch prediction. This results in Cortex-A8
1003           executing the new code sequence in the incorrect ARM or Thumb state.
1004           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1005           and also flushes the branch target cache at every context switch.
1006           Note that setting specific bits in the ACTLR register may not be
1007           available in non-secure mode.
1008
1009 config ARM_ERRATA_458693
1010         bool "ARM errata: Processor deadlock when a false hazard is created"
1011         depends on CPU_V7
1012         depends on !ARCH_MULTIPLATFORM
1013         help
1014           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1015           erratum. For very specific sequences of memory operations, it is
1016           possible for a hazard condition intended for a cache line to instead
1017           be incorrectly associated with a different cache line. This false
1018           hazard might then cause a processor deadlock. The workaround enables
1019           the L1 caching of the NEON accesses and disables the PLD instruction
1020           in the ACTLR register. Note that setting specific bits in the ACTLR
1021           register may not be available in non-secure mode.
1022
1023 config ARM_ERRATA_460075
1024         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1025         depends on CPU_V7
1026         depends on !ARCH_MULTIPLATFORM
1027         help
1028           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1029           erratum. Any asynchronous access to the L2 cache may encounter a
1030           situation in which recent store transactions to the L2 cache are lost
1031           and overwritten with stale memory contents from external memory. The
1032           workaround disables the write-allocate mode for the L2 cache via the
1033           ACTLR register. Note that setting specific bits in the ACTLR register
1034           may not be available in non-secure mode.
1035
1036 config ARM_ERRATA_742230
1037         bool "ARM errata: DMB operation may be faulty"
1038         depends on CPU_V7 && SMP
1039         depends on !ARCH_MULTIPLATFORM
1040         help
1041           This option enables the workaround for the 742230 Cortex-A9
1042           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1043           between two write operations may not ensure the correct visibility
1044           ordering of the two writes. This workaround sets a specific bit in
1045           the diagnostic register of the Cortex-A9 which causes the DMB
1046           instruction to behave as a DSB, ensuring the correct behaviour of
1047           the two writes.
1048
1049 config ARM_ERRATA_742231
1050         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1051         depends on CPU_V7 && SMP
1052         depends on !ARCH_MULTIPLATFORM
1053         help
1054           This option enables the workaround for the 742231 Cortex-A9
1055           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1056           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1057           accessing some data located in the same cache line, may get corrupted
1058           data due to bad handling of the address hazard when the line gets
1059           replaced from one of the CPUs at the same time as another CPU is
1060           accessing it. This workaround sets specific bits in the diagnostic
1061           register of the Cortex-A9 which reduces the linefill issuing
1062           capabilities of the processor.
1063
1064 config ARM_ERRATA_643719
1065         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1066         depends on CPU_V7 && SMP
1067         default y
1068         help
1069           This option enables the workaround for the 643719 Cortex-A9 (prior to
1070           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1071           register returns zero when it should return one. The workaround
1072           corrects this value, ensuring cache maintenance operations which use
1073           it behave as intended and avoiding data corruption.
1074
1075 config ARM_ERRATA_720789
1076         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1077         depends on CPU_V7
1078         help
1079           This option enables the workaround for the 720789 Cortex-A9 (prior to
1080           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1081           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1082           As a consequence of this erratum, some TLB entries which should be
1083           invalidated are not, resulting in an incoherency in the system page
1084           tables. The workaround changes the TLB flushing routines to invalidate
1085           entries regardless of the ASID.
1086
1087 config ARM_ERRATA_743622
1088         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1089         depends on CPU_V7
1090         depends on !ARCH_MULTIPLATFORM
1091         help
1092           This option enables the workaround for the 743622 Cortex-A9
1093           (r2p*) erratum. Under very rare conditions, a faulty
1094           optimisation in the Cortex-A9 Store Buffer may lead to data
1095           corruption. This workaround sets a specific bit in the diagnostic
1096           register of the Cortex-A9 which disables the Store Buffer
1097           optimisation, preventing the defect from occurring. This has no
1098           visible impact on the overall performance or power consumption of the
1099           processor.
1100
1101 config ARM_ERRATA_751472
1102         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1103         depends on CPU_V7
1104         depends on !ARCH_MULTIPLATFORM
1105         help
1106           This option enables the workaround for the 751472 Cortex-A9 (prior
1107           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1108           completion of a following broadcasted operation if the second
1109           operation is received by a CPU before the ICIALLUIS has completed,
1110           potentially leading to corrupted entries in the cache or TLB.
1111
1112 config ARM_ERRATA_754322
1113         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1114         depends on CPU_V7
1115         help
1116           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1117           r3p*) erratum. A speculative memory access may cause a page table walk
1118           which starts prior to an ASID switch but completes afterwards. This
1119           can populate the micro-TLB with a stale entry which may be hit with
1120           the new ASID. This workaround places two dsb instructions in the mm
1121           switching code so that no page table walks can cross the ASID switch.
1122
1123 config ARM_ERRATA_754327
1124         bool "ARM errata: no automatic Store Buffer drain"
1125         depends on CPU_V7 && SMP
1126         help
1127           This option enables the workaround for the 754327 Cortex-A9 (prior to
1128           r2p0) erratum. The Store Buffer does not have any automatic draining
1129           mechanism and therefore a livelock may occur if an external agent
1130           continuously polls a memory location waiting to observe an update.
1131           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1132           written polling loops from denying visibility of updates to memory.
1133
1134 config ARM_ERRATA_364296
1135         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1136         depends on CPU_V6
1137         help
1138           This options enables the workaround for the 364296 ARM1136
1139           r0p2 erratum (possible cache data corruption with
1140           hit-under-miss enabled). It sets the undocumented bit 31 in
1141           the auxiliary control register and the FI bit in the control
1142           register, thus disabling hit-under-miss without putting the
1143           processor into full low interrupt latency mode. ARM11MPCore
1144           is not affected.
1145
1146 config ARM_ERRATA_764369
1147         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1148         depends on CPU_V7 && SMP
1149         help
1150           This option enables the workaround for erratum 764369
1151           affecting Cortex-A9 MPCore with two or more processors (all
1152           current revisions). Under certain timing circumstances, a data
1153           cache line maintenance operation by MVA targeting an Inner
1154           Shareable memory region may fail to proceed up to either the
1155           Point of Coherency or to the Point of Unification of the
1156           system. This workaround adds a DSB instruction before the
1157           relevant cache maintenance functions and sets a specific bit
1158           in the diagnostic control register of the SCU.
1159
1160 config ARM_ERRATA_775420
1161        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1162        depends on CPU_V7
1163        help
1164          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1165          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1166          operation aborts with MMU exception, it might cause the processor
1167          to deadlock. This workaround puts DSB before executing ISB if
1168          an abort may occur on cache maintenance.
1169
1170 config ARM_ERRATA_798181
1171         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1172         depends on CPU_V7 && SMP
1173         help
1174           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1175           adequately shooting down all use of the old entries. This
1176           option enables the Linux kernel workaround for this erratum
1177           which sends an IPI to the CPUs that are running the same ASID
1178           as the one being invalidated.
1179
1180 config ARM_ERRATA_773022
1181         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1182         depends on CPU_V7
1183         help
1184           This option enables the workaround for the 773022 Cortex-A15
1185           (up to r0p4) erratum. In certain rare sequences of code, the
1186           loop buffer may deliver incorrect instructions. This
1187           workaround disables the loop buffer to avoid the erratum.
1188
1189 config ARM_ERRATA_818325_852422
1190         bool "ARM errata: A12: some seqs of opposed cond code instrs => deadlock or corruption"
1191         depends on CPU_V7
1192         help
1193           This option enables the workaround for:
1194           - Cortex-A12 818325: Execution of an UNPREDICTABLE STR or STM
1195             instruction might deadlock.  Fixed in r0p1.
1196           - Cortex-A12 852422: Execution of a sequence of instructions might
1197             lead to either a data corruption or a CPU deadlock.  Not fixed in
1198             any Cortex-A12 cores yet.
1199           This workaround for all both errata involves setting bit[12] of the
1200           Feature Register. This bit disables an optimisation applied to a
1201           sequence of 2 instructions that use opposing condition codes.
1202
1203 config ARM_ERRATA_821420
1204         bool "ARM errata: A12: sequence of VMOV to core registers might lead to a dead lock"
1205         depends on CPU_V7
1206         help
1207           This option enables the workaround for the 821420 Cortex-A12
1208           (all revs) erratum. In very rare timing conditions, a sequence
1209           of VMOV to Core registers instructions, for which the second
1210           one is in the shadow of a branch or abort, can lead to a
1211           deadlock when the VMOV instructions are issued out-of-order.
1212
1213 config ARM_ERRATA_825619
1214         bool "ARM errata: A12: DMB NSHST/ISHST mixed ... might cause deadlock"
1215         depends on CPU_V7
1216         help
1217           This option enables the workaround for the 825619 Cortex-A12
1218           (all revs) erratum. Within rare timing constraints, executing a
1219           DMB NSHST or DMB ISHST instruction followed by a mix of Cacheable
1220           and Device/Strongly-Ordered loads and stores might cause deadlock
1221
1222 config ARM_ERRATA_852421
1223         bool "ARM errata: A17: DMB ST might fail to create order between stores"
1224         depends on CPU_V7
1225         help
1226           This option enables the workaround for the 852421 Cortex-A17
1227           (r1p0, r1p1, r1p2) erratum. Under very rare timing conditions,
1228           execution of a DMB ST instruction might fail to properly order
1229           stores from GroupA and stores from GroupB.
1230
1231 config ARM_ERRATA_852423
1232         bool "ARM errata: A17: some seqs of opposed cond code instrs => deadlock or corruption"
1233         depends on CPU_V7
1234         help
1235           This option enables the workaround for:
1236           - Cortex-A17 852423: Execution of a sequence of instructions might
1237             lead to either a data corruption or a CPU deadlock.  Not fixed in
1238             any Cortex-A17 cores yet.
1239           This is identical to Cortex-A12 erratum 852422.  It is a separate
1240           config option from the A12 erratum due to the way errata are checked
1241           for and handled.
1242
1243 endmenu
1244
1245 source "arch/arm/common/Kconfig"
1246
1247 menu "Bus support"
1248
1249 config ISA
1250         bool
1251         help
1252           Find out whether you have ISA slots on your motherboard.  ISA is the
1253           name of a bus system, i.e. the way the CPU talks to the other stuff
1254           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1255           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1256           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1257
1258 # Select ISA DMA controller support
1259 config ISA_DMA
1260         bool
1261         select ISA_DMA_API
1262
1263 # Select ISA DMA interface
1264 config ISA_DMA_API
1265         bool
1266
1267 config PCI
1268         bool "PCI support" if MIGHT_HAVE_PCI
1269         help
1270           Find out whether you have a PCI motherboard. PCI is the name of a
1271           bus system, i.e. the way the CPU talks to the other stuff inside
1272           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1273           VESA. If you have PCI, say Y, otherwise N.
1274
1275 config PCI_DOMAINS
1276         bool
1277         depends on PCI
1278
1279 config PCI_DOMAINS_GENERIC
1280         def_bool PCI_DOMAINS
1281
1282 config PCI_NANOENGINE
1283         bool "BSE nanoEngine PCI support"
1284         depends on SA1100_NANOENGINE
1285         help
1286           Enable PCI on the BSE nanoEngine board.
1287
1288 config PCI_SYSCALL
1289         def_bool PCI
1290
1291 config PCI_HOST_ITE8152
1292         bool
1293         depends on PCI && MACH_ARMCORE
1294         default y
1295         select DMABOUNCE
1296
1297 source "drivers/pci/Kconfig"
1298
1299 source "drivers/pcmcia/Kconfig"
1300
1301 endmenu
1302
1303 menu "Kernel Features"
1304
1305 config HAVE_SMP
1306         bool
1307         help
1308           This option should be selected by machines which have an SMP-
1309           capable CPU.
1310
1311           The only effect of this option is to make the SMP-related
1312           options available to the user for configuration.
1313
1314 config SMP
1315         bool "Symmetric Multi-Processing"
1316         depends on CPU_V6K || CPU_V7
1317         depends on GENERIC_CLOCKEVENTS
1318         depends on HAVE_SMP
1319         depends on MMU || ARM_MPU
1320         select IRQ_WORK
1321         help
1322           This enables support for systems with more than one CPU. If you have
1323           a system with only one CPU, say N. If you have a system with more
1324           than one CPU, say Y.
1325
1326           If you say N here, the kernel will run on uni- and multiprocessor
1327           machines, but will use only one CPU of a multiprocessor machine. If
1328           you say Y here, the kernel will run on many, but not all,
1329           uniprocessor machines. On a uniprocessor machine, the kernel
1330           will run faster if you say N here.
1331
1332           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1333           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1334           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1335
1336           If you don't know what to do here, say N.
1337
1338 config SMP_ON_UP
1339         bool "Allow booting SMP kernel on uniprocessor systems"
1340         depends on SMP && !XIP_KERNEL && MMU
1341         default y
1342         help
1343           SMP kernels contain instructions which fail on non-SMP processors.
1344           Enabling this option allows the kernel to modify itself to make
1345           these instructions safe.  Disabling it allows about 1K of space
1346           savings.
1347
1348           If you don't know what to do here, say Y.
1349
1350 config ARM_CPU_TOPOLOGY
1351         bool "Support cpu topology definition"
1352         depends on SMP && CPU_V7
1353         default y
1354         help
1355           Support ARM cpu topology definition. The MPIDR register defines
1356           affinity between processors which is then used to describe the cpu
1357           topology of an ARM System.
1358
1359 config SCHED_MC
1360         bool "Multi-core scheduler support"
1361         depends on ARM_CPU_TOPOLOGY
1362         help
1363           Multi-core scheduler support improves the CPU scheduler's decision
1364           making when dealing with multi-core CPU chips at a cost of slightly
1365           increased overhead in some places. If unsure say N here.
1366
1367 config SCHED_SMT
1368         bool "SMT scheduler support"
1369         depends on ARM_CPU_TOPOLOGY
1370         help
1371           Improves the CPU scheduler's decision making when dealing with
1372           MultiThreading at a cost of slightly increased overhead in some
1373           places. If unsure say N here.
1374
1375 config HAVE_ARM_SCU
1376         bool
1377         help
1378           This option enables support for the ARM system coherency unit
1379
1380 config HAVE_ARM_ARCH_TIMER
1381         bool "Architected timer support"
1382         depends on CPU_V7
1383         select ARM_ARCH_TIMER
1384         select GENERIC_CLOCKEVENTS
1385         help
1386           This option enables support for the ARM architected timer
1387
1388 config HAVE_ARM_TWD
1389         bool
1390         select CLKSRC_OF if OF
1391         help
1392           This options enables support for the ARM timer and watchdog unit
1393
1394 config MCPM
1395         bool "Multi-Cluster Power Management"
1396         depends on CPU_V7 && SMP
1397         help
1398           This option provides the common power management infrastructure
1399           for (multi-)cluster based systems, such as big.LITTLE based
1400           systems.
1401
1402 config MCPM_QUAD_CLUSTER
1403         bool
1404         depends on MCPM
1405         help
1406           To avoid wasting resources unnecessarily, MCPM only supports up
1407           to 2 clusters by default.
1408           Platforms with 3 or 4 clusters that use MCPM must select this
1409           option to allow the additional clusters to be managed.
1410
1411 config BIG_LITTLE
1412         bool "big.LITTLE support (Experimental)"
1413         depends on CPU_V7 && SMP
1414         select MCPM
1415         help
1416           This option enables support selections for the big.LITTLE
1417           system architecture.
1418
1419 config BL_SWITCHER
1420         bool "big.LITTLE switcher support"
1421         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU && ARM_GIC
1422         select CPU_PM
1423         help
1424           The big.LITTLE "switcher" provides the core functionality to
1425           transparently handle transition between a cluster of A15's
1426           and a cluster of A7's in a big.LITTLE system.
1427
1428 config BL_SWITCHER_DUMMY_IF
1429         tristate "Simple big.LITTLE switcher user interface"
1430         depends on BL_SWITCHER && DEBUG_KERNEL
1431         help
1432           This is a simple and dummy char dev interface to control
1433           the big.LITTLE switcher core code.  It is meant for
1434           debugging purposes only.
1435
1436 choice
1437         prompt "Memory split"
1438         depends on MMU
1439         default VMSPLIT_3G
1440         help
1441           Select the desired split between kernel and user memory.
1442
1443           If you are not absolutely sure what you are doing, leave this
1444           option alone!
1445
1446         config VMSPLIT_3G
1447                 bool "3G/1G user/kernel split"
1448         config VMSPLIT_3G_OPT
1449                 bool "3G/1G user/kernel split (for full 1G low memory)"
1450         config VMSPLIT_2G
1451                 bool "2G/2G user/kernel split"
1452         config VMSPLIT_1G
1453                 bool "1G/3G user/kernel split"
1454 endchoice
1455
1456 config PAGE_OFFSET
1457         hex
1458         default PHYS_OFFSET if !MMU
1459         default 0x40000000 if VMSPLIT_1G
1460         default 0x80000000 if VMSPLIT_2G
1461         default 0xB0000000 if VMSPLIT_3G_OPT
1462         default 0xC0000000
1463
1464 config NR_CPUS
1465         int "Maximum number of CPUs (2-32)"
1466         range 2 32
1467         depends on SMP
1468         default "4"
1469
1470 config HOTPLUG_CPU
1471         bool "Support for hot-pluggable CPUs"
1472         depends on SMP
1473         help
1474           Say Y here to experiment with turning CPUs off and on.  CPUs
1475           can be controlled through /sys/devices/system/cpu.
1476
1477 config ARM_PSCI
1478         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1479         depends on HAVE_ARM_SMCCC
1480         select ARM_PSCI_FW
1481         help
1482           Say Y here if you want Linux to communicate with system firmware
1483           implementing the PSCI specification for CPU-centric power
1484           management operations described in ARM document number ARM DEN
1485           0022A ("Power State Coordination Interface System Software on
1486           ARM processors").
1487
1488 # The GPIO number here must be sorted by descending number. In case of
1489 # a multiplatform kernel, we just want the highest value required by the
1490 # selected platforms.
1491 config ARCH_NR_GPIO
1492         int
1493         default 1024 if ARCH_BRCMSTB || ARCH_SHMOBILE || ARCH_TEGRA || \
1494                 ARCH_ZYNQ
1495         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || \
1496                 SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX || ARCH_S5PV210
1497         default 416 if ARCH_SUNXI
1498         default 392 if ARCH_U8500
1499         default 352 if ARCH_VT8500
1500         default 288 if ARCH_ROCKCHIP
1501         default 264 if MACH_H4700
1502         default 0
1503         help
1504           Maximum number of GPIOs in the system.
1505
1506           If unsure, leave the default value.
1507
1508 source kernel/Kconfig.preempt
1509
1510 config HZ_FIXED
1511         int
1512         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || \
1513                 ARCH_S5PV210 || ARCH_EXYNOS4
1514         default 128 if SOC_AT91RM9200
1515         default 0
1516
1517 choice
1518         depends on HZ_FIXED = 0
1519         prompt "Timer frequency"
1520
1521 config HZ_100
1522         bool "100 Hz"
1523
1524 config HZ_200
1525         bool "200 Hz"
1526
1527 config HZ_250
1528         bool "250 Hz"
1529
1530 config HZ_300
1531         bool "300 Hz"
1532
1533 config HZ_500
1534         bool "500 Hz"
1535
1536 config HZ_1000
1537         bool "1000 Hz"
1538
1539 endchoice
1540
1541 config HZ
1542         int
1543         default HZ_FIXED if HZ_FIXED != 0
1544         default 100 if HZ_100
1545         default 200 if HZ_200
1546         default 250 if HZ_250
1547         default 300 if HZ_300
1548         default 500 if HZ_500
1549         default 1000
1550
1551 config SCHED_HRTICK
1552         def_bool HIGH_RES_TIMERS
1553
1554 config THUMB2_KERNEL
1555         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1556         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1557         default y if CPU_THUMBONLY
1558         select AEABI
1559         select ARM_ASM_UNIFIED
1560         select ARM_UNWIND
1561         help
1562           By enabling this option, the kernel will be compiled in
1563           Thumb-2 mode. A compiler/assembler that understand the unified
1564           ARM-Thumb syntax is needed.
1565
1566           If unsure, say N.
1567
1568 config THUMB2_AVOID_R_ARM_THM_JUMP11
1569         bool "Work around buggy Thumb-2 short branch relocations in gas"
1570         depends on THUMB2_KERNEL && MODULES
1571         default y
1572         help
1573           Various binutils versions can resolve Thumb-2 branches to
1574           locally-defined, preemptible global symbols as short-range "b.n"
1575           branch instructions.
1576
1577           This is a problem, because there's no guarantee the final
1578           destination of the symbol, or any candidate locations for a
1579           trampoline, are within range of the branch.  For this reason, the
1580           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1581           relocation in modules at all, and it makes little sense to add
1582           support.
1583
1584           The symptom is that the kernel fails with an "unsupported
1585           relocation" error when loading some modules.
1586
1587           Until fixed tools are available, passing
1588           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1589           code which hits this problem, at the cost of a bit of extra runtime
1590           stack usage in some cases.
1591
1592           The problem is described in more detail at:
1593               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1594
1595           Only Thumb-2 kernels are affected.
1596
1597           Unless you are sure your tools don't have this problem, say Y.
1598
1599 config ARM_ASM_UNIFIED
1600         bool
1601
1602 config ARM_PATCH_IDIV
1603         bool "Runtime patch udiv/sdiv instructions into __aeabi_{u}idiv()"
1604         depends on CPU_32v7 && !XIP_KERNEL
1605         default y
1606         help
1607           The ARM compiler inserts calls to __aeabi_idiv() and
1608           __aeabi_uidiv() when it needs to perform division on signed
1609           and unsigned integers. Some v7 CPUs have support for the sdiv
1610           and udiv instructions that can be used to implement those
1611           functions.
1612
1613           Enabling this option allows the kernel to modify itself to
1614           replace the first two instructions of these library functions
1615           with the sdiv or udiv plus "bx lr" instructions when the CPU
1616           it is running on supports them. Typically this will be faster
1617           and less power intensive than running the original library
1618           code to do integer division.
1619
1620 config AEABI
1621         bool "Use the ARM EABI to compile the kernel"
1622         help
1623           This option allows for the kernel to be compiled using the latest
1624           ARM ABI (aka EABI).  This is only useful if you are using a user
1625           space environment that is also compiled with EABI.
1626
1627           Since there are major incompatibilities between the legacy ABI and
1628           EABI, especially with regard to structure member alignment, this
1629           option also changes the kernel syscall calling convention to
1630           disambiguate both ABIs and allow for backward compatibility support
1631           (selected with CONFIG_OABI_COMPAT).
1632
1633           To use this you need GCC version 4.0.0 or later.
1634
1635 config OABI_COMPAT
1636         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1637         depends on AEABI && !THUMB2_KERNEL
1638         help
1639           This option preserves the old syscall interface along with the
1640           new (ARM EABI) one. It also provides a compatibility layer to
1641           intercept syscalls that have structure arguments which layout
1642           in memory differs between the legacy ABI and the new ARM EABI
1643           (only for non "thumb" binaries). This option adds a tiny
1644           overhead to all syscalls and produces a slightly larger kernel.
1645
1646           The seccomp filter system will not be available when this is
1647           selected, since there is no way yet to sensibly distinguish
1648           between calling conventions during filtering.
1649
1650           If you know you'll be using only pure EABI user space then you
1651           can say N here. If this option is not selected and you attempt
1652           to execute a legacy ABI binary then the result will be
1653           UNPREDICTABLE (in fact it can be predicted that it won't work
1654           at all). If in doubt say N.
1655
1656 config ARCH_HAS_HOLES_MEMORYMODEL
1657         bool
1658
1659 config ARCH_SPARSEMEM_ENABLE
1660         bool
1661
1662 config ARCH_SPARSEMEM_DEFAULT
1663         def_bool ARCH_SPARSEMEM_ENABLE
1664
1665 config ARCH_SELECT_MEMORY_MODEL
1666         def_bool ARCH_SPARSEMEM_ENABLE
1667
1668 config HAVE_ARCH_PFN_VALID
1669         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1670
1671 config HAVE_GENERIC_RCU_GUP
1672         def_bool y
1673         depends on ARM_LPAE
1674
1675 config HIGHMEM
1676         bool "High Memory Support"
1677         depends on MMU
1678         help
1679           The address space of ARM processors is only 4 Gigabytes large
1680           and it has to accommodate user address space, kernel address
1681           space as well as some memory mapped IO. That means that, if you
1682           have a large amount of physical memory and/or IO, not all of the
1683           memory can be "permanently mapped" by the kernel. The physical
1684           memory that is not permanently mapped is called "high memory".
1685
1686           Depending on the selected kernel/user memory split, minimum
1687           vmalloc space and actual amount of RAM, you may not need this
1688           option which should result in a slightly faster kernel.
1689
1690           If unsure, say n.
1691
1692 config HIGHPTE
1693         bool "Allocate 2nd-level pagetables from highmem" if EXPERT
1694         depends on HIGHMEM
1695         default y
1696         help
1697           The VM uses one page of physical memory for each page table.
1698           For systems with a lot of processes, this can use a lot of
1699           precious low memory, eventually leading to low memory being
1700           consumed by page tables.  Setting this option will allow
1701           user-space 2nd level page tables to reside in high memory.
1702
1703 config CPU_SW_DOMAIN_PAN
1704         bool "Enable use of CPU domains to implement privileged no-access"
1705         depends on MMU && !ARM_LPAE
1706         default y
1707         help
1708           Increase kernel security by ensuring that normal kernel accesses
1709           are unable to access userspace addresses.  This can help prevent
1710           use-after-free bugs becoming an exploitable privilege escalation
1711           by ensuring that magic values (such as LIST_POISON) will always
1712           fault when dereferenced.
1713
1714           CPUs with low-vector mappings use a best-efforts implementation.
1715           Their lower 1MB needs to remain accessible for the vectors, but
1716           the remainder of userspace will become appropriately inaccessible.
1717
1718 config HW_PERF_EVENTS
1719         def_bool y
1720         depends on ARM_PMU
1721
1722 config SYS_SUPPORTS_HUGETLBFS
1723        def_bool y
1724        depends on ARM_LPAE
1725
1726 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1727        def_bool y
1728        depends on ARM_LPAE
1729
1730 config ARCH_WANT_GENERAL_HUGETLB
1731         def_bool y
1732
1733 config ARM_MODULE_PLTS
1734         bool "Use PLTs to allow module memory to spill over into vmalloc area"
1735         depends on MODULES
1736         help
1737           Allocate PLTs when loading modules so that jumps and calls whose
1738           targets are too far away for their relative offsets to be encoded
1739           in the instructions themselves can be bounced via veneers in the
1740           module's PLT. This allows modules to be allocated in the generic
1741           vmalloc area after the dedicated module memory area has been
1742           exhausted. The modules will use slightly more memory, but after
1743           rounding up to page size, the actual memory footprint is usually
1744           the same.
1745
1746           Say y if you are getting out of memory errors while loading modules
1747
1748 source "mm/Kconfig"
1749
1750 config FORCE_MAX_ZONEORDER
1751         int "Maximum zone order"
1752         default "12" if SOC_AM33XX
1753         default "9" if SA1111 || ARCH_EFM32
1754         default "11"
1755         help
1756           The kernel memory allocator divides physically contiguous memory
1757           blocks into "zones", where each zone is a power of two number of
1758           pages.  This option selects the largest power of two that the kernel
1759           keeps in the memory allocator.  If you need to allocate very large
1760           blocks of physically contiguous memory, then you may need to
1761           increase this value.
1762
1763           This config option is actually maximum order plus one. For example,
1764           a value of 11 means that the largest free memory block is 2^10 pages.
1765
1766 config ALIGNMENT_TRAP
1767         bool
1768         depends on CPU_CP15_MMU
1769         default y if !ARCH_EBSA110
1770         select HAVE_PROC_CPU if PROC_FS
1771         help
1772           ARM processors cannot fetch/store information which is not
1773           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1774           address divisible by 4. On 32-bit ARM processors, these non-aligned
1775           fetch/store instructions will be emulated in software if you say
1776           here, which has a severe performance impact. This is necessary for
1777           correct operation of some network protocols. With an IP-only
1778           configuration it is safe to say N, otherwise say Y.
1779
1780 config UACCESS_WITH_MEMCPY
1781         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1782         depends on MMU
1783         default y if CPU_FEROCEON
1784         help
1785           Implement faster copy_to_user and clear_user methods for CPU
1786           cores where a 8-word STM instruction give significantly higher
1787           memory write throughput than a sequence of individual 32bit stores.
1788
1789           A possible side effect is a slight increase in scheduling latency
1790           between threads sharing the same address space if they invoke
1791           such copy operations with large buffers.
1792
1793           However, if the CPU data cache is using a write-allocate mode,
1794           this option is unlikely to provide any performance gain.
1795
1796 config SECCOMP
1797         bool
1798         prompt "Enable seccomp to safely compute untrusted bytecode"
1799         ---help---
1800           This kernel feature is useful for number crunching applications
1801           that may need to compute untrusted bytecode during their
1802           execution. By using pipes or other transports made available to
1803           the process as file descriptors supporting the read/write
1804           syscalls, it's possible to isolate those applications in
1805           their own address space using seccomp. Once seccomp is
1806           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1807           and the task is only allowed to execute a few safe syscalls
1808           defined by each seccomp mode.
1809
1810 config SWIOTLB
1811         def_bool y
1812
1813 config IOMMU_HELPER
1814         def_bool SWIOTLB
1815
1816 config PARAVIRT
1817         bool "Enable paravirtualization code"
1818         help
1819           This changes the kernel so it can modify itself when it is run
1820           under a hypervisor, potentially improving performance significantly
1821           over full virtualization.
1822
1823 config PARAVIRT_TIME_ACCOUNTING
1824         bool "Paravirtual steal time accounting"
1825         select PARAVIRT
1826         default n
1827         help
1828           Select this option to enable fine granularity task steal time
1829           accounting. Time spent executing other tasks in parallel with
1830           the current vCPU is discounted from the vCPU power. To account for
1831           that, there can be a small performance impact.
1832
1833           If in doubt, say N here.
1834
1835 config XEN_DOM0
1836         def_bool y
1837         depends on XEN
1838
1839 config XEN
1840         bool "Xen guest support on ARM"
1841         depends on ARM && AEABI && OF
1842         depends on CPU_V7 && !CPU_V6
1843         depends on !GENERIC_ATOMIC64
1844         depends on MMU
1845         select ARCH_DMA_ADDR_T_64BIT
1846         select ARM_PSCI
1847         select SWIOTLB_XEN
1848         select PARAVIRT
1849         help
1850           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1851
1852 endmenu
1853
1854 menu "Boot options"
1855
1856 config USE_OF
1857         bool "Flattened Device Tree support"
1858         select IRQ_DOMAIN
1859         select OF
1860         help
1861           Include support for flattened device tree machine descriptions.
1862
1863 config ATAGS
1864         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1865         default y
1866         help
1867           This is the traditional way of passing data to the kernel at boot
1868           time. If you are solely relying on the flattened device tree (or
1869           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1870           to remove ATAGS support from your kernel binary.  If unsure,
1871           leave this to y.
1872
1873 config DEPRECATED_PARAM_STRUCT
1874         bool "Provide old way to pass kernel parameters"
1875         depends on ATAGS
1876         help
1877           This was deprecated in 2001 and announced to live on for 5 years.
1878           Some old boot loaders still use this way.
1879
1880 # Compressed boot loader in ROM.  Yes, we really want to ask about
1881 # TEXT and BSS so we preserve their values in the config files.
1882 config ZBOOT_ROM_TEXT
1883         hex "Compressed ROM boot loader base address"
1884         default "0"
1885         help
1886           The physical address at which the ROM-able zImage is to be
1887           placed in the target.  Platforms which normally make use of
1888           ROM-able zImage formats normally set this to a suitable
1889           value in their defconfig file.
1890
1891           If ZBOOT_ROM is not enabled, this has no effect.
1892
1893 config ZBOOT_ROM_BSS
1894         hex "Compressed ROM boot loader BSS address"
1895         default "0"
1896         help
1897           The base address of an area of read/write memory in the target
1898           for the ROM-able zImage which must be available while the
1899           decompressor is running. It must be large enough to hold the
1900           entire decompressed kernel plus an additional 128 KiB.
1901           Platforms which normally make use of ROM-able zImage formats
1902           normally set this to a suitable value in their defconfig file.
1903
1904           If ZBOOT_ROM is not enabled, this has no effect.
1905
1906 config ZBOOT_ROM
1907         bool "Compressed boot loader in ROM/flash"
1908         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1909         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1910         help
1911           Say Y here if you intend to execute your compressed kernel image
1912           (zImage) directly from ROM or flash.  If unsure, say N.
1913
1914 config ARM_APPENDED_DTB
1915         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1916         depends on OF
1917         help
1918           With this option, the boot code will look for a device tree binary
1919           (DTB) appended to zImage
1920           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1921
1922           This is meant as a backward compatibility convenience for those
1923           systems with a bootloader that can't be upgraded to accommodate
1924           the documented boot protocol using a device tree.
1925
1926           Beware that there is very little in terms of protection against
1927           this option being confused by leftover garbage in memory that might
1928           look like a DTB header after a reboot if no actual DTB is appended
1929           to zImage.  Do not leave this option active in a production kernel
1930           if you don't intend to always append a DTB.  Proper passing of the
1931           location into r2 of a bootloader provided DTB is always preferable
1932           to this option.
1933
1934 config ARM_ATAG_DTB_COMPAT
1935         bool "Supplement the appended DTB with traditional ATAG information"
1936         depends on ARM_APPENDED_DTB
1937         help
1938           Some old bootloaders can't be updated to a DTB capable one, yet
1939           they provide ATAGs with memory configuration, the ramdisk address,
1940           the kernel cmdline string, etc.  Such information is dynamically
1941           provided by the bootloader and can't always be stored in a static
1942           DTB.  To allow a device tree enabled kernel to be used with such
1943           bootloaders, this option allows zImage to extract the information
1944           from the ATAG list and store it at run time into the appended DTB.
1945
1946 choice
1947         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1948         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1949
1950 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1951         bool "Use bootloader kernel arguments if available"
1952         help
1953           Uses the command-line options passed by the boot loader instead of
1954           the device tree bootargs property. If the boot loader doesn't provide
1955           any, the device tree bootargs property will be used.
1956
1957 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1958         bool "Extend with bootloader kernel arguments"
1959         help
1960           The command-line arguments provided by the boot loader will be
1961           appended to the the device tree bootargs property.
1962
1963 endchoice
1964
1965 config CMDLINE
1966         string "Default kernel command string"
1967         default ""
1968         help
1969           On some architectures (EBSA110 and CATS), there is currently no way
1970           for the boot loader to pass arguments to the kernel. For these
1971           architectures, you should supply some command-line options at build
1972           time by entering them here. As a minimum, you should specify the
1973           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1974
1975 choice
1976         prompt "Kernel command line type" if CMDLINE != ""
1977         default CMDLINE_FROM_BOOTLOADER
1978         depends on ATAGS
1979
1980 config CMDLINE_FROM_BOOTLOADER
1981         bool "Use bootloader kernel arguments if available"
1982         help
1983           Uses the command-line options passed by the boot loader. If
1984           the boot loader doesn't provide any, the default kernel command
1985           string provided in CMDLINE will be used.
1986
1987 config CMDLINE_EXTEND
1988         bool "Extend bootloader kernel arguments"
1989         help
1990           The command-line arguments provided by the boot loader will be
1991           appended to the default kernel command string.
1992
1993 config CMDLINE_FORCE
1994         bool "Always use the default kernel command string"
1995         help
1996           Always use the default kernel command string, even if the boot
1997           loader passes other arguments to the kernel.
1998           This is useful if you cannot or don't want to change the
1999           command-line options your boot loader passes to the kernel.
2000 endchoice
2001
2002 config XIP_KERNEL
2003         bool "Kernel Execute-In-Place from ROM"
2004         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2005         help
2006           Execute-In-Place allows the kernel to run from non-volatile storage
2007           directly addressable by the CPU, such as NOR flash. This saves RAM
2008           space since the text section of the kernel is not loaded from flash
2009           to RAM.  Read-write sections, such as the data section and stack,
2010           are still copied to RAM.  The XIP kernel is not compressed since
2011           it has to run directly from flash, so it will take more space to
2012           store it.  The flash address used to link the kernel object files,
2013           and for storing it, is configuration dependent. Therefore, if you
2014           say Y here, you must know the proper physical address where to
2015           store the kernel image depending on your own flash memory usage.
2016
2017           Also note that the make target becomes "make xipImage" rather than
2018           "make zImage" or "make Image".  The final kernel binary to put in
2019           ROM memory will be arch/arm/boot/xipImage.
2020
2021           If unsure, say N.
2022
2023 config XIP_PHYS_ADDR
2024         hex "XIP Kernel Physical Location"
2025         depends on XIP_KERNEL
2026         default "0x00080000"
2027         help
2028           This is the physical address in your flash memory the kernel will
2029           be linked for and stored to.  This address is dependent on your
2030           own flash usage.
2031
2032 config KEXEC
2033         bool "Kexec system call (EXPERIMENTAL)"
2034         depends on (!SMP || PM_SLEEP_SMP)
2035         depends on !CPU_V7M
2036         select KEXEC_CORE
2037         help
2038           kexec is a system call that implements the ability to shutdown your
2039           current kernel, and to start another kernel.  It is like a reboot
2040           but it is independent of the system firmware.   And like a reboot
2041           you can start any kernel with it, not just Linux.
2042
2043           It is an ongoing process to be certain the hardware in a machine
2044           is properly shutdown, so do not be surprised if this code does not
2045           initially work for you.
2046
2047 config ATAGS_PROC
2048         bool "Export atags in procfs"
2049         depends on ATAGS && KEXEC
2050         default y
2051         help
2052           Should the atags used to boot the kernel be exported in an "atags"
2053           file in procfs. Useful with kexec.
2054
2055 config CRASH_DUMP
2056         bool "Build kdump crash kernel (EXPERIMENTAL)"
2057         help
2058           Generate crash dump after being started by kexec. This should
2059           be normally only set in special crash dump kernels which are
2060           loaded in the main kernel with kexec-tools into a specially
2061           reserved region and then later executed after a crash by
2062           kdump/kexec. The crash dump kernel must be compiled to a
2063           memory address not used by the main kernel
2064
2065           For more details see Documentation/kdump/kdump.txt
2066
2067 config AUTO_ZRELADDR
2068         bool "Auto calculation of the decompressed kernel image address"
2069         help
2070           ZRELADDR is the physical address where the decompressed kernel
2071           image will be placed. If AUTO_ZRELADDR is selected, the address
2072           will be determined at run-time by masking the current IP with
2073           0xf8000000. This assumes the zImage being placed in the first 128MB
2074           from start of memory.
2075
2076 config EFI_STUB
2077         bool
2078
2079 config EFI
2080         bool "UEFI runtime support"
2081         depends on OF && !CPU_BIG_ENDIAN && MMU && AUTO_ZRELADDR && !XIP_KERNEL
2082         select UCS2_STRING
2083         select EFI_PARAMS_FROM_FDT
2084         select EFI_STUB
2085         select EFI_ARMSTUB
2086         select EFI_RUNTIME_WRAPPERS
2087         ---help---
2088           This option provides support for runtime services provided
2089           by UEFI firmware (such as non-volatile variables, realtime
2090           clock, and platform reset). A UEFI stub is also provided to
2091           allow the kernel to be booted as an EFI application. This
2092           is only useful for kernels that may run on systems that have
2093           UEFI firmware.
2094
2095 endmenu
2096
2097 menu "CPU Power Management"
2098
2099 source "drivers/cpufreq/Kconfig"
2100
2101 source "drivers/cpuidle/Kconfig"
2102
2103 endmenu
2104
2105 menu "Floating point emulation"
2106
2107 comment "At least one emulation must be selected"
2108
2109 config FPE_NWFPE
2110         bool "NWFPE math emulation"
2111         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2112         ---help---
2113           Say Y to include the NWFPE floating point emulator in the kernel.
2114           This is necessary to run most binaries. Linux does not currently
2115           support floating point hardware so you need to say Y here even if
2116           your machine has an FPA or floating point co-processor podule.
2117
2118           You may say N here if you are going to load the Acorn FPEmulator
2119           early in the bootup.
2120
2121 config FPE_NWFPE_XP
2122         bool "Support extended precision"
2123         depends on FPE_NWFPE
2124         help
2125           Say Y to include 80-bit support in the kernel floating-point
2126           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2127           Note that gcc does not generate 80-bit operations by default,
2128           so in most cases this option only enlarges the size of the
2129           floating point emulator without any good reason.
2130
2131           You almost surely want to say N here.
2132
2133 config FPE_FASTFPE
2134         bool "FastFPE math emulation (EXPERIMENTAL)"
2135         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2136         ---help---
2137           Say Y here to include the FAST floating point emulator in the kernel.
2138           This is an experimental much faster emulator which now also has full
2139           precision for the mantissa.  It does not support any exceptions.
2140           It is very simple, and approximately 3-6 times faster than NWFPE.
2141
2142           It should be sufficient for most programs.  It may be not suitable
2143           for scientific calculations, but you have to check this for yourself.
2144           If you do not feel you need a faster FP emulation you should better
2145           choose NWFPE.
2146
2147 config VFP
2148         bool "VFP-format floating point maths"
2149         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2150         help
2151           Say Y to include VFP support code in the kernel. This is needed
2152           if your hardware includes a VFP unit.
2153
2154           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2155           release notes and additional status information.
2156
2157           Say N if your target does not have VFP hardware.
2158
2159 config VFPv3
2160         bool
2161         depends on VFP
2162         default y if CPU_V7
2163
2164 config NEON
2165         bool "Advanced SIMD (NEON) Extension support"
2166         depends on VFPv3 && CPU_V7
2167         help
2168           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2169           Extension.
2170
2171 config KERNEL_MODE_NEON
2172         bool "Support for NEON in kernel mode"
2173         depends on NEON && AEABI
2174         help
2175           Say Y to include support for NEON in kernel mode.
2176
2177 endmenu
2178
2179 menu "Userspace binary formats"
2180
2181 source "fs/Kconfig.binfmt"
2182
2183 endmenu
2184
2185 menu "Power management options"
2186
2187 source "kernel/power/Kconfig"
2188
2189 config ARCH_SUSPEND_POSSIBLE
2190         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2191                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2192         def_bool y
2193
2194 config ARM_CPU_SUSPEND
2195         def_bool PM_SLEEP || BL_SWITCHER || ARM_PSCI_FW
2196         depends on ARCH_SUSPEND_POSSIBLE
2197
2198 config ARCH_HIBERNATION_POSSIBLE
2199         bool
2200         depends on MMU
2201         default y if ARCH_SUSPEND_POSSIBLE
2202
2203 endmenu
2204
2205 source "net/Kconfig"
2206
2207 source "drivers/Kconfig"
2208
2209 source "drivers/firmware/Kconfig"
2210
2211 source "fs/Kconfig"
2212
2213 source "arch/arm/Kconfig.debug"
2214
2215 source "security/Kconfig"
2216
2217 source "crypto/Kconfig"
2218 if CRYPTO
2219 source "arch/arm/crypto/Kconfig"
2220 endif
2221
2222 source "lib/Kconfig"
2223
2224 source "arch/arm/kvm/Kconfig"