OSDN Git Service

ARM: perf: move CPU-specific PMU handling code into separate file
[uclinux-h8/linux.git] / arch / arm / kernel / perf_event.c
1 #undef DEBUG
2
3 /*
4  * ARM performance counter support.
5  *
6  * Copyright (C) 2009 picoChip Designs, Ltd., Jamie Iles
7  * Copyright (C) 2010 ARM Ltd., Will Deacon <will.deacon@arm.com>
8  *
9  * This code is based on the sparc64 perf event code, which is in turn based
10  * on the x86 code. Callchain code is based on the ARM OProfile backtrace
11  * code.
12  */
13 #define pr_fmt(fmt) "hw perfevents: " fmt
14
15 #include <linux/kernel.h>
16 #include <linux/platform_device.h>
17 #include <linux/pm_runtime.h>
18 #include <linux/uaccess.h>
19
20 #include <asm/irq_regs.h>
21 #include <asm/pmu.h>
22 #include <asm/stacktrace.h>
23
24 static int
25 armpmu_map_cache_event(const unsigned (*cache_map)
26                                       [PERF_COUNT_HW_CACHE_MAX]
27                                       [PERF_COUNT_HW_CACHE_OP_MAX]
28                                       [PERF_COUNT_HW_CACHE_RESULT_MAX],
29                        u64 config)
30 {
31         unsigned int cache_type, cache_op, cache_result, ret;
32
33         cache_type = (config >>  0) & 0xff;
34         if (cache_type >= PERF_COUNT_HW_CACHE_MAX)
35                 return -EINVAL;
36
37         cache_op = (config >>  8) & 0xff;
38         if (cache_op >= PERF_COUNT_HW_CACHE_OP_MAX)
39                 return -EINVAL;
40
41         cache_result = (config >> 16) & 0xff;
42         if (cache_result >= PERF_COUNT_HW_CACHE_RESULT_MAX)
43                 return -EINVAL;
44
45         ret = (int)(*cache_map)[cache_type][cache_op][cache_result];
46
47         if (ret == CACHE_OP_UNSUPPORTED)
48                 return -ENOENT;
49
50         return ret;
51 }
52
53 static int
54 armpmu_map_hw_event(const unsigned (*event_map)[PERF_COUNT_HW_MAX], u64 config)
55 {
56         int mapping = (*event_map)[config];
57         return mapping == HW_OP_UNSUPPORTED ? -ENOENT : mapping;
58 }
59
60 static int
61 armpmu_map_raw_event(u32 raw_event_mask, u64 config)
62 {
63         return (int)(config & raw_event_mask);
64 }
65
66 int
67 armpmu_map_event(struct perf_event *event,
68                  const unsigned (*event_map)[PERF_COUNT_HW_MAX],
69                  const unsigned (*cache_map)
70                                 [PERF_COUNT_HW_CACHE_MAX]
71                                 [PERF_COUNT_HW_CACHE_OP_MAX]
72                                 [PERF_COUNT_HW_CACHE_RESULT_MAX],
73                  u32 raw_event_mask)
74 {
75         u64 config = event->attr.config;
76
77         switch (event->attr.type) {
78         case PERF_TYPE_HARDWARE:
79                 return armpmu_map_hw_event(event_map, config);
80         case PERF_TYPE_HW_CACHE:
81                 return armpmu_map_cache_event(cache_map, config);
82         case PERF_TYPE_RAW:
83                 return armpmu_map_raw_event(raw_event_mask, config);
84         }
85
86         return -ENOENT;
87 }
88
89 int
90 armpmu_event_set_period(struct perf_event *event,
91                         struct hw_perf_event *hwc,
92                         int idx)
93 {
94         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
95         s64 left = local64_read(&hwc->period_left);
96         s64 period = hwc->sample_period;
97         int ret = 0;
98
99         if (unlikely(left <= -period)) {
100                 left = period;
101                 local64_set(&hwc->period_left, left);
102                 hwc->last_period = period;
103                 ret = 1;
104         }
105
106         if (unlikely(left <= 0)) {
107                 left += period;
108                 local64_set(&hwc->period_left, left);
109                 hwc->last_period = period;
110                 ret = 1;
111         }
112
113         if (left > (s64)armpmu->max_period)
114                 left = armpmu->max_period;
115
116         local64_set(&hwc->prev_count, (u64)-left);
117
118         armpmu->write_counter(idx, (u64)(-left) & 0xffffffff);
119
120         perf_event_update_userpage(event);
121
122         return ret;
123 }
124
125 u64
126 armpmu_event_update(struct perf_event *event,
127                     struct hw_perf_event *hwc,
128                     int idx)
129 {
130         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
131         u64 delta, prev_raw_count, new_raw_count;
132
133 again:
134         prev_raw_count = local64_read(&hwc->prev_count);
135         new_raw_count = armpmu->read_counter(idx);
136
137         if (local64_cmpxchg(&hwc->prev_count, prev_raw_count,
138                              new_raw_count) != prev_raw_count)
139                 goto again;
140
141         delta = (new_raw_count - prev_raw_count) & armpmu->max_period;
142
143         local64_add(delta, &event->count);
144         local64_sub(delta, &hwc->period_left);
145
146         return new_raw_count;
147 }
148
149 static void
150 armpmu_read(struct perf_event *event)
151 {
152         struct hw_perf_event *hwc = &event->hw;
153
154         /* Don't read disabled counters! */
155         if (hwc->idx < 0)
156                 return;
157
158         armpmu_event_update(event, hwc, hwc->idx);
159 }
160
161 static void
162 armpmu_stop(struct perf_event *event, int flags)
163 {
164         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
165         struct hw_perf_event *hwc = &event->hw;
166
167         /*
168          * ARM pmu always has to update the counter, so ignore
169          * PERF_EF_UPDATE, see comments in armpmu_start().
170          */
171         if (!(hwc->state & PERF_HES_STOPPED)) {
172                 armpmu->disable(hwc, hwc->idx);
173                 armpmu_event_update(event, hwc, hwc->idx);
174                 hwc->state |= PERF_HES_STOPPED | PERF_HES_UPTODATE;
175         }
176 }
177
178 static void
179 armpmu_start(struct perf_event *event, int flags)
180 {
181         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
182         struct hw_perf_event *hwc = &event->hw;
183
184         /*
185          * ARM pmu always has to reprogram the period, so ignore
186          * PERF_EF_RELOAD, see the comment below.
187          */
188         if (flags & PERF_EF_RELOAD)
189                 WARN_ON_ONCE(!(hwc->state & PERF_HES_UPTODATE));
190
191         hwc->state = 0;
192         /*
193          * Set the period again. Some counters can't be stopped, so when we
194          * were stopped we simply disabled the IRQ source and the counter
195          * may have been left counting. If we don't do this step then we may
196          * get an interrupt too soon or *way* too late if the overflow has
197          * happened since disabling.
198          */
199         armpmu_event_set_period(event, hwc, hwc->idx);
200         armpmu->enable(hwc, hwc->idx);
201 }
202
203 static void
204 armpmu_del(struct perf_event *event, int flags)
205 {
206         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
207         struct pmu_hw_events *hw_events = armpmu->get_hw_events();
208         struct hw_perf_event *hwc = &event->hw;
209         int idx = hwc->idx;
210
211         WARN_ON(idx < 0);
212
213         armpmu_stop(event, PERF_EF_UPDATE);
214         hw_events->events[idx] = NULL;
215         clear_bit(idx, hw_events->used_mask);
216
217         perf_event_update_userpage(event);
218 }
219
220 static int
221 armpmu_add(struct perf_event *event, int flags)
222 {
223         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
224         struct pmu_hw_events *hw_events = armpmu->get_hw_events();
225         struct hw_perf_event *hwc = &event->hw;
226         int idx;
227         int err = 0;
228
229         perf_pmu_disable(event->pmu);
230
231         /* If we don't have a space for the counter then finish early. */
232         idx = armpmu->get_event_idx(hw_events, hwc);
233         if (idx < 0) {
234                 err = idx;
235                 goto out;
236         }
237
238         /*
239          * If there is an event in the counter we are going to use then make
240          * sure it is disabled.
241          */
242         event->hw.idx = idx;
243         armpmu->disable(hwc, idx);
244         hw_events->events[idx] = event;
245
246         hwc->state = PERF_HES_STOPPED | PERF_HES_UPTODATE;
247         if (flags & PERF_EF_START)
248                 armpmu_start(event, PERF_EF_RELOAD);
249
250         /* Propagate our changes to the userspace mapping. */
251         perf_event_update_userpage(event);
252
253 out:
254         perf_pmu_enable(event->pmu);
255         return err;
256 }
257
258 static int
259 validate_event(struct pmu_hw_events *hw_events,
260                struct perf_event *event)
261 {
262         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
263         struct hw_perf_event fake_event = event->hw;
264         struct pmu *leader_pmu = event->group_leader->pmu;
265
266         if (event->pmu != leader_pmu || event->state <= PERF_EVENT_STATE_OFF)
267                 return 1;
268
269         return armpmu->get_event_idx(hw_events, &fake_event) >= 0;
270 }
271
272 static int
273 validate_group(struct perf_event *event)
274 {
275         struct perf_event *sibling, *leader = event->group_leader;
276         struct pmu_hw_events fake_pmu;
277         DECLARE_BITMAP(fake_used_mask, ARMPMU_MAX_HWEVENTS);
278
279         /*
280          * Initialise the fake PMU. We only need to populate the
281          * used_mask for the purposes of validation.
282          */
283         memset(fake_used_mask, 0, sizeof(fake_used_mask));
284         fake_pmu.used_mask = fake_used_mask;
285
286         if (!validate_event(&fake_pmu, leader))
287                 return -EINVAL;
288
289         list_for_each_entry(sibling, &leader->sibling_list, group_entry) {
290                 if (!validate_event(&fake_pmu, sibling))
291                         return -EINVAL;
292         }
293
294         if (!validate_event(&fake_pmu, event))
295                 return -EINVAL;
296
297         return 0;
298 }
299
300 static irqreturn_t armpmu_platform_irq(int irq, void *dev)
301 {
302         struct arm_pmu *armpmu = (struct arm_pmu *) dev;
303         struct platform_device *plat_device = armpmu->plat_device;
304         struct arm_pmu_platdata *plat = dev_get_platdata(&plat_device->dev);
305
306         return plat->handle_irq(irq, dev, armpmu->handle_irq);
307 }
308
309 static void
310 armpmu_release_hardware(struct arm_pmu *armpmu)
311 {
312         int i, irq, irqs;
313         struct platform_device *pmu_device = armpmu->plat_device;
314
315         irqs = min(pmu_device->num_resources, num_possible_cpus());
316
317         for (i = 0; i < irqs; ++i) {
318                 if (!cpumask_test_and_clear_cpu(i, &armpmu->active_irqs))
319                         continue;
320                 irq = platform_get_irq(pmu_device, i);
321                 if (irq >= 0)
322                         free_irq(irq, armpmu);
323         }
324
325         pm_runtime_put_sync(&pmu_device->dev);
326 }
327
328 static int
329 armpmu_reserve_hardware(struct arm_pmu *armpmu)
330 {
331         struct arm_pmu_platdata *plat;
332         irq_handler_t handle_irq;
333         int i, err, irq, irqs;
334         struct platform_device *pmu_device = armpmu->plat_device;
335
336         if (!pmu_device)
337                 return -ENODEV;
338
339         plat = dev_get_platdata(&pmu_device->dev);
340         if (plat && plat->handle_irq)
341                 handle_irq = armpmu_platform_irq;
342         else
343                 handle_irq = armpmu->handle_irq;
344
345         irqs = min(pmu_device->num_resources, num_possible_cpus());
346         if (irqs < 1) {
347                 pr_err("no irqs for PMUs defined\n");
348                 return -ENODEV;
349         }
350
351         pm_runtime_get_sync(&pmu_device->dev);
352
353         for (i = 0; i < irqs; ++i) {
354                 err = 0;
355                 irq = platform_get_irq(pmu_device, i);
356                 if (irq < 0)
357                         continue;
358
359                 /*
360                  * If we have a single PMU interrupt that we can't shift,
361                  * assume that we're running on a uniprocessor machine and
362                  * continue. Otherwise, continue without this interrupt.
363                  */
364                 if (irq_set_affinity(irq, cpumask_of(i)) && irqs > 1) {
365                         pr_warning("unable to set irq affinity (irq=%d, cpu=%u)\n",
366                                     irq, i);
367                         continue;
368                 }
369
370                 err = request_irq(irq, handle_irq,
371                                   IRQF_DISABLED | IRQF_NOBALANCING,
372                                   "arm-pmu", armpmu);
373                 if (err) {
374                         pr_err("unable to request IRQ%d for ARM PMU counters\n",
375                                 irq);
376                         armpmu_release_hardware(armpmu);
377                         return err;
378                 }
379
380                 cpumask_set_cpu(i, &armpmu->active_irqs);
381         }
382
383         return 0;
384 }
385
386 static void
387 hw_perf_event_destroy(struct perf_event *event)
388 {
389         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
390         atomic_t *active_events  = &armpmu->active_events;
391         struct mutex *pmu_reserve_mutex = &armpmu->reserve_mutex;
392
393         if (atomic_dec_and_mutex_lock(active_events, pmu_reserve_mutex)) {
394                 armpmu_release_hardware(armpmu);
395                 mutex_unlock(pmu_reserve_mutex);
396         }
397 }
398
399 static int
400 event_requires_mode_exclusion(struct perf_event_attr *attr)
401 {
402         return attr->exclude_idle || attr->exclude_user ||
403                attr->exclude_kernel || attr->exclude_hv;
404 }
405
406 static int
407 __hw_perf_event_init(struct perf_event *event)
408 {
409         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
410         struct hw_perf_event *hwc = &event->hw;
411         int mapping, err;
412
413         mapping = armpmu->map_event(event);
414
415         if (mapping < 0) {
416                 pr_debug("event %x:%llx not supported\n", event->attr.type,
417                          event->attr.config);
418                 return mapping;
419         }
420
421         /*
422          * We don't assign an index until we actually place the event onto
423          * hardware. Use -1 to signify that we haven't decided where to put it
424          * yet. For SMP systems, each core has it's own PMU so we can't do any
425          * clever allocation or constraints checking at this point.
426          */
427         hwc->idx                = -1;
428         hwc->config_base        = 0;
429         hwc->config             = 0;
430         hwc->event_base         = 0;
431
432         /*
433          * Check whether we need to exclude the counter from certain modes.
434          */
435         if ((!armpmu->set_event_filter ||
436              armpmu->set_event_filter(hwc, &event->attr)) &&
437              event_requires_mode_exclusion(&event->attr)) {
438                 pr_debug("ARM performance counters do not support "
439                          "mode exclusion\n");
440                 return -EOPNOTSUPP;
441         }
442
443         /*
444          * Store the event encoding into the config_base field.
445          */
446         hwc->config_base            |= (unsigned long)mapping;
447
448         if (!hwc->sample_period) {
449                 /*
450                  * For non-sampling runs, limit the sample_period to half
451                  * of the counter width. That way, the new counter value
452                  * is far less likely to overtake the previous one unless
453                  * you have some serious IRQ latency issues.
454                  */
455                 hwc->sample_period  = armpmu->max_period >> 1;
456                 hwc->last_period    = hwc->sample_period;
457                 local64_set(&hwc->period_left, hwc->sample_period);
458         }
459
460         err = 0;
461         if (event->group_leader != event) {
462                 err = validate_group(event);
463                 if (err)
464                         return -EINVAL;
465         }
466
467         return err;
468 }
469
470 static int armpmu_event_init(struct perf_event *event)
471 {
472         struct arm_pmu *armpmu = to_arm_pmu(event->pmu);
473         int err = 0;
474         atomic_t *active_events = &armpmu->active_events;
475
476         /* does not support taken branch sampling */
477         if (has_branch_stack(event))
478                 return -EOPNOTSUPP;
479
480         if (armpmu->map_event(event) == -ENOENT)
481                 return -ENOENT;
482
483         event->destroy = hw_perf_event_destroy;
484
485         if (!atomic_inc_not_zero(active_events)) {
486                 mutex_lock(&armpmu->reserve_mutex);
487                 if (atomic_read(active_events) == 0)
488                         err = armpmu_reserve_hardware(armpmu);
489
490                 if (!err)
491                         atomic_inc(active_events);
492                 mutex_unlock(&armpmu->reserve_mutex);
493         }
494
495         if (err)
496                 return err;
497
498         err = __hw_perf_event_init(event);
499         if (err)
500                 hw_perf_event_destroy(event);
501
502         return err;
503 }
504
505 static void armpmu_enable(struct pmu *pmu)
506 {
507         struct arm_pmu *armpmu = to_arm_pmu(pmu);
508         struct pmu_hw_events *hw_events = armpmu->get_hw_events();
509         int enabled = bitmap_weight(hw_events->used_mask, armpmu->num_events);
510
511         if (enabled)
512                 armpmu->start();
513 }
514
515 static void armpmu_disable(struct pmu *pmu)
516 {
517         struct arm_pmu *armpmu = to_arm_pmu(pmu);
518         armpmu->stop();
519 }
520
521 #ifdef CONFIG_PM_RUNTIME
522 static int armpmu_runtime_resume(struct device *dev)
523 {
524         struct arm_pmu_platdata *plat = dev_get_platdata(dev);
525
526         if (plat && plat->runtime_resume)
527                 return plat->runtime_resume(dev);
528
529         return 0;
530 }
531
532 static int armpmu_runtime_suspend(struct device *dev)
533 {
534         struct arm_pmu_platdata *plat = dev_get_platdata(dev);
535
536         if (plat && plat->runtime_suspend)
537                 return plat->runtime_suspend(dev);
538
539         return 0;
540 }
541 #endif
542
543 const struct dev_pm_ops armpmu_dev_pm_ops = {
544         SET_RUNTIME_PM_OPS(armpmu_runtime_suspend, armpmu_runtime_resume, NULL)
545 };
546
547 static void __init armpmu_init(struct arm_pmu *armpmu)
548 {
549         atomic_set(&armpmu->active_events, 0);
550         mutex_init(&armpmu->reserve_mutex);
551
552         armpmu->pmu = (struct pmu) {
553                 .pmu_enable     = armpmu_enable,
554                 .pmu_disable    = armpmu_disable,
555                 .event_init     = armpmu_event_init,
556                 .add            = armpmu_add,
557                 .del            = armpmu_del,
558                 .start          = armpmu_start,
559                 .stop           = armpmu_stop,
560                 .read           = armpmu_read,
561         };
562 }
563
564 int armpmu_register(struct arm_pmu *armpmu, char *name, int type)
565 {
566         armpmu_init(armpmu);
567         pr_info("enabled with %s PMU driver, %d counters available\n",
568                         armpmu->name, armpmu->num_events);
569         return perf_pmu_register(&armpmu->pmu, name, type);
570 }
571
572 /*
573  * Callchain handling code.
574  */
575
576 /*
577  * The registers we're interested in are at the end of the variable
578  * length saved register structure. The fp points at the end of this
579  * structure so the address of this struct is:
580  * (struct frame_tail *)(xxx->fp)-1
581  *
582  * This code has been adapted from the ARM OProfile support.
583  */
584 struct frame_tail {
585         struct frame_tail __user *fp;
586         unsigned long sp;
587         unsigned long lr;
588 } __attribute__((packed));
589
590 /*
591  * Get the return address for a single stackframe and return a pointer to the
592  * next frame tail.
593  */
594 static struct frame_tail __user *
595 user_backtrace(struct frame_tail __user *tail,
596                struct perf_callchain_entry *entry)
597 {
598         struct frame_tail buftail;
599
600         /* Also check accessibility of one struct frame_tail beyond */
601         if (!access_ok(VERIFY_READ, tail, sizeof(buftail)))
602                 return NULL;
603         if (__copy_from_user_inatomic(&buftail, tail, sizeof(buftail)))
604                 return NULL;
605
606         perf_callchain_store(entry, buftail.lr);
607
608         /*
609          * Frame pointers should strictly progress back up the stack
610          * (towards higher addresses).
611          */
612         if (tail + 1 >= buftail.fp)
613                 return NULL;
614
615         return buftail.fp - 1;
616 }
617
618 void
619 perf_callchain_user(struct perf_callchain_entry *entry, struct pt_regs *regs)
620 {
621         struct frame_tail __user *tail;
622
623
624         tail = (struct frame_tail __user *)regs->ARM_fp - 1;
625
626         while ((entry->nr < PERF_MAX_STACK_DEPTH) &&
627                tail && !((unsigned long)tail & 0x3))
628                 tail = user_backtrace(tail, entry);
629 }
630
631 /*
632  * Gets called by walk_stackframe() for every stackframe. This will be called
633  * whist unwinding the stackframe and is like a subroutine return so we use
634  * the PC.
635  */
636 static int
637 callchain_trace(struct stackframe *fr,
638                 void *data)
639 {
640         struct perf_callchain_entry *entry = data;
641         perf_callchain_store(entry, fr->pc);
642         return 0;
643 }
644
645 void
646 perf_callchain_kernel(struct perf_callchain_entry *entry, struct pt_regs *regs)
647 {
648         struct stackframe fr;
649
650         fr.fp = regs->ARM_fp;
651         fr.sp = regs->ARM_sp;
652         fr.lr = regs->ARM_lr;
653         fr.pc = regs->ARM_pc;
654         walk_stackframe(&fr, callchain_trace, entry);
655 }