OSDN Git Service

smb3: Add defines for new information level, FileIdInformation
[tomoyo/tomoyo-test1.git] / arch / arm / mach-omap2 / omap_hwmod.c
1 // SPDX-License-Identifier: GPL-2.0-only
2 /*
3  * omap_hwmod implementation for OMAP2/3/4
4  *
5  * Copyright (C) 2009-2011 Nokia Corporation
6  * Copyright (C) 2011-2012 Texas Instruments, Inc.
7  *
8  * Paul Walmsley, BenoĆ®t Cousson, Kevin Hilman
9  *
10  * Created in collaboration with (alphabetical order): Thara Gopinath,
11  * Tony Lindgren, Rajendra Nayak, Vikram Pandita, Sakari Poussa, Anand
12  * Sawant, Santosh Shilimkar, Richard Woodruff
13  *
14  * Introduction
15  * ------------
16  * One way to view an OMAP SoC is as a collection of largely unrelated
17  * IP blocks connected by interconnects.  The IP blocks include
18  * devices such as ARM processors, audio serial interfaces, UARTs,
19  * etc.  Some of these devices, like the DSP, are created by TI;
20  * others, like the SGX, largely originate from external vendors.  In
21  * TI's documentation, on-chip devices are referred to as "OMAP
22  * modules."  Some of these IP blocks are identical across several
23  * OMAP versions.  Others are revised frequently.
24  *
25  * These OMAP modules are tied together by various interconnects.
26  * Most of the address and data flow between modules is via OCP-based
27  * interconnects such as the L3 and L4 buses; but there are other
28  * interconnects that distribute the hardware clock tree, handle idle
29  * and reset signaling, supply power, and connect the modules to
30  * various pads or balls on the OMAP package.
31  *
32  * OMAP hwmod provides a consistent way to describe the on-chip
33  * hardware blocks and their integration into the rest of the chip.
34  * This description can be automatically generated from the TI
35  * hardware database.  OMAP hwmod provides a standard, consistent API
36  * to reset, enable, idle, and disable these hardware blocks.  And
37  * hwmod provides a way for other core code, such as the Linux device
38  * code or the OMAP power management and address space mapping code,
39  * to query the hardware database.
40  *
41  * Using hwmod
42  * -----------
43  * Drivers won't call hwmod functions directly.  That is done by the
44  * omap_device code, and in rare occasions, by custom integration code
45  * in arch/arm/ *omap*.  The omap_device code includes functions to
46  * build a struct platform_device using omap_hwmod data, and that is
47  * currently how hwmod data is communicated to drivers and to the
48  * Linux driver model.  Most drivers will call omap_hwmod functions only
49  * indirectly, via pm_runtime*() functions.
50  *
51  * From a layering perspective, here is where the OMAP hwmod code
52  * fits into the kernel software stack:
53  *
54  *            +-------------------------------+
55  *            |      Device driver code       |
56  *            |      (e.g., drivers/)         |
57  *            +-------------------------------+
58  *            |      Linux driver model       |
59  *            |     (platform_device /        |
60  *            |  platform_driver data/code)   |
61  *            +-------------------------------+
62  *            | OMAP core-driver integration  |
63  *            |(arch/arm/mach-omap2/devices.c)|
64  *            +-------------------------------+
65  *            |      omap_device code         |
66  *            | (../plat-omap/omap_device.c)  |
67  *            +-------------------------------+
68  *   ---->    |    omap_hwmod code/data       |    <-----
69  *            | (../mach-omap2/omap_hwmod*)   |
70  *            +-------------------------------+
71  *            | OMAP clock/PRCM/register fns  |
72  *            | ({read,write}l_relaxed, clk*) |
73  *            +-------------------------------+
74  *
75  * Device drivers should not contain any OMAP-specific code or data in
76  * them.  They should only contain code to operate the IP block that
77  * the driver is responsible for.  This is because these IP blocks can
78  * also appear in other SoCs, either from TI (such as DaVinci) or from
79  * other manufacturers; and drivers should be reusable across other
80  * platforms.
81  *
82  * The OMAP hwmod code also will attempt to reset and idle all on-chip
83  * devices upon boot.  The goal here is for the kernel to be
84  * completely self-reliant and independent from bootloaders.  This is
85  * to ensure a repeatable configuration, both to ensure consistent
86  * runtime behavior, and to make it easier for others to reproduce
87  * bugs.
88  *
89  * OMAP module activity states
90  * ---------------------------
91  * The hwmod code considers modules to be in one of several activity
92  * states.  IP blocks start out in an UNKNOWN state, then once they
93  * are registered via the hwmod code, proceed to the REGISTERED state.
94  * Once their clock names are resolved to clock pointers, the module
95  * enters the CLKS_INITED state; and finally, once the module has been
96  * reset and the integration registers programmed, the INITIALIZED state
97  * is entered.  The hwmod code will then place the module into either
98  * the IDLE state to save power, or in the case of a critical system
99  * module, the ENABLED state.
100  *
101  * OMAP core integration code can then call omap_hwmod*() functions
102  * directly to move the module between the IDLE, ENABLED, and DISABLED
103  * states, as needed.  This is done during both the PM idle loop, and
104  * in the OMAP core integration code's implementation of the PM runtime
105  * functions.
106  *
107  * References
108  * ----------
109  * This is a partial list.
110  * - OMAP2420 Multimedia Processor Silicon Revision 2.1.1, 2.2 (SWPU064)
111  * - OMAP2430 Multimedia Device POP Silicon Revision 2.1 (SWPU090)
112  * - OMAP34xx Multimedia Device Silicon Revision 3.1 (SWPU108)
113  * - OMAP4430 Multimedia Device Silicon Revision 1.0 (SWPU140)
114  * - Open Core Protocol Specification 2.2
115  *
116  * To do:
117  * - handle IO mapping
118  * - bus throughput & module latency measurement code
119  *
120  * XXX add tests at the beginning of each function to ensure the hwmod is
121  * in the appropriate state
122  * XXX error return values should be checked to ensure that they are
123  * appropriate
124  */
125 #undef DEBUG
126
127 #include <linux/kernel.h>
128 #include <linux/errno.h>
129 #include <linux/io.h>
130 #include <linux/clk.h>
131 #include <linux/clk-provider.h>
132 #include <linux/delay.h>
133 #include <linux/err.h>
134 #include <linux/list.h>
135 #include <linux/mutex.h>
136 #include <linux/spinlock.h>
137 #include <linux/slab.h>
138 #include <linux/cpu.h>
139 #include <linux/of.h>
140 #include <linux/of_address.h>
141 #include <linux/memblock.h>
142
143 #include <linux/platform_data/ti-sysc.h>
144
145 #include <dt-bindings/bus/ti-sysc.h>
146
147 #include <asm/system_misc.h>
148
149 #include "clock.h"
150 #include "omap_hwmod.h"
151
152 #include "soc.h"
153 #include "common.h"
154 #include "clockdomain.h"
155 #include "hdq1w.h"
156 #include "mmc.h"
157 #include "powerdomain.h"
158 #include "cm2xxx.h"
159 #include "cm3xxx.h"
160 #include "cm33xx.h"
161 #include "prm.h"
162 #include "prm3xxx.h"
163 #include "prm44xx.h"
164 #include "prm33xx.h"
165 #include "prminst44xx.h"
166 #include "pm.h"
167 #include "wd_timer.h"
168
169 /* Name of the OMAP hwmod for the MPU */
170 #define MPU_INITIATOR_NAME              "mpu"
171
172 /*
173  * Number of struct omap_hwmod_link records per struct
174  * omap_hwmod_ocp_if record (master->slave and slave->master)
175  */
176 #define LINKS_PER_OCP_IF                2
177
178 /*
179  * Address offset (in bytes) between the reset control and the reset
180  * status registers: 4 bytes on OMAP4
181  */
182 #define OMAP4_RST_CTRL_ST_OFFSET        4
183
184 /*
185  * Maximum length for module clock handle names
186  */
187 #define MOD_CLK_MAX_NAME_LEN            32
188
189 /**
190  * struct clkctrl_provider - clkctrl provider mapping data
191  * @num_addrs: number of base address ranges for the provider
192  * @addr: base address(es) for the provider
193  * @size: size(s) of the provider address space(s)
194  * @node: device node associated with the provider
195  * @link: list link
196  */
197 struct clkctrl_provider {
198         int                     num_addrs;
199         u32                     *addr;
200         u32                     *size;
201         struct device_node      *node;
202         struct list_head        link;
203 };
204
205 static LIST_HEAD(clkctrl_providers);
206
207 /**
208  * struct omap_hwmod_reset - IP specific reset functions
209  * @match: string to match against the module name
210  * @len: number of characters to match
211  * @reset: IP specific reset function
212  *
213  * Used only in cases where struct omap_hwmod is dynamically allocated.
214  */
215 struct omap_hwmod_reset {
216         const char *match;
217         int len;
218         int (*reset)(struct omap_hwmod *oh);
219 };
220
221 /**
222  * struct omap_hwmod_soc_ops - fn ptrs for some SoC-specific operations
223  * @enable_module: function to enable a module (via MODULEMODE)
224  * @disable_module: function to disable a module (via MODULEMODE)
225  *
226  * XXX Eventually this functionality will be hidden inside the PRM/CM
227  * device drivers.  Until then, this should avoid huge blocks of cpu_is_*()
228  * conditionals in this code.
229  */
230 struct omap_hwmod_soc_ops {
231         void (*enable_module)(struct omap_hwmod *oh);
232         int (*disable_module)(struct omap_hwmod *oh);
233         int (*wait_target_ready)(struct omap_hwmod *oh);
234         int (*assert_hardreset)(struct omap_hwmod *oh,
235                                 struct omap_hwmod_rst_info *ohri);
236         int (*deassert_hardreset)(struct omap_hwmod *oh,
237                                   struct omap_hwmod_rst_info *ohri);
238         int (*is_hardreset_asserted)(struct omap_hwmod *oh,
239                                      struct omap_hwmod_rst_info *ohri);
240         int (*init_clkdm)(struct omap_hwmod *oh);
241         void (*update_context_lost)(struct omap_hwmod *oh);
242         int (*get_context_lost)(struct omap_hwmod *oh);
243         int (*disable_direct_prcm)(struct omap_hwmod *oh);
244         u32 (*xlate_clkctrl)(struct omap_hwmod *oh);
245 };
246
247 /* soc_ops: adapts the omap_hwmod code to the currently-booted SoC */
248 static struct omap_hwmod_soc_ops soc_ops;
249
250 /* omap_hwmod_list contains all registered struct omap_hwmods */
251 static LIST_HEAD(omap_hwmod_list);
252 static DEFINE_MUTEX(list_lock);
253
254 /* mpu_oh: used to add/remove MPU initiator from sleepdep list */
255 static struct omap_hwmod *mpu_oh;
256
257 /* inited: set to true once the hwmod code is initialized */
258 static bool inited;
259
260 /* Private functions */
261
262 /**
263  * _update_sysc_cache - return the module OCP_SYSCONFIG register, keep copy
264  * @oh: struct omap_hwmod *
265  *
266  * Load the current value of the hwmod OCP_SYSCONFIG register into the
267  * struct omap_hwmod for later use.  Returns -EINVAL if the hwmod has no
268  * OCP_SYSCONFIG register or 0 upon success.
269  */
270 static int _update_sysc_cache(struct omap_hwmod *oh)
271 {
272         if (!oh->class->sysc) {
273                 WARN(1, "omap_hwmod: %s: cannot read OCP_SYSCONFIG: not defined on hwmod's class\n", oh->name);
274                 return -EINVAL;
275         }
276
277         /* XXX ensure module interface clock is up */
278
279         oh->_sysc_cache = omap_hwmod_read(oh, oh->class->sysc->sysc_offs);
280
281         if (!(oh->class->sysc->sysc_flags & SYSC_NO_CACHE))
282                 oh->_int_flags |= _HWMOD_SYSCONFIG_LOADED;
283
284         return 0;
285 }
286
287 /**
288  * _write_sysconfig - write a value to the module's OCP_SYSCONFIG register
289  * @v: OCP_SYSCONFIG value to write
290  * @oh: struct omap_hwmod *
291  *
292  * Write @v into the module class' OCP_SYSCONFIG register, if it has
293  * one.  No return value.
294  */
295 static void _write_sysconfig(u32 v, struct omap_hwmod *oh)
296 {
297         if (!oh->class->sysc) {
298                 WARN(1, "omap_hwmod: %s: cannot write OCP_SYSCONFIG: not defined on hwmod's class\n", oh->name);
299                 return;
300         }
301
302         /* XXX ensure module interface clock is up */
303
304         /* Module might have lost context, always update cache and register */
305         oh->_sysc_cache = v;
306
307         /*
308          * Some IP blocks (such as RTC) require unlocking of IP before
309          * accessing its registers. If a function pointer is present
310          * to unlock, then call it before accessing sysconfig and
311          * call lock after writing sysconfig.
312          */
313         if (oh->class->unlock)
314                 oh->class->unlock(oh);
315
316         omap_hwmod_write(v, oh, oh->class->sysc->sysc_offs);
317
318         if (oh->class->lock)
319                 oh->class->lock(oh);
320 }
321
322 /**
323  * _set_master_standbymode: set the OCP_SYSCONFIG MIDLEMODE field in @v
324  * @oh: struct omap_hwmod *
325  * @standbymode: MIDLEMODE field bits
326  * @v: pointer to register contents to modify
327  *
328  * Update the master standby mode bits in @v to be @standbymode for
329  * the @oh hwmod.  Does not write to the hardware.  Returns -EINVAL
330  * upon error or 0 upon success.
331  */
332 static int _set_master_standbymode(struct omap_hwmod *oh, u8 standbymode,
333                                    u32 *v)
334 {
335         u32 mstandby_mask;
336         u8 mstandby_shift;
337
338         if (!oh->class->sysc ||
339             !(oh->class->sysc->sysc_flags & SYSC_HAS_MIDLEMODE))
340                 return -EINVAL;
341
342         if (!oh->class->sysc->sysc_fields) {
343                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
344                 return -EINVAL;
345         }
346
347         mstandby_shift = oh->class->sysc->sysc_fields->midle_shift;
348         mstandby_mask = (0x3 << mstandby_shift);
349
350         *v &= ~mstandby_mask;
351         *v |= __ffs(standbymode) << mstandby_shift;
352
353         return 0;
354 }
355
356 /**
357  * _set_slave_idlemode: set the OCP_SYSCONFIG SIDLEMODE field in @v
358  * @oh: struct omap_hwmod *
359  * @idlemode: SIDLEMODE field bits
360  * @v: pointer to register contents to modify
361  *
362  * Update the slave idle mode bits in @v to be @idlemode for the @oh
363  * hwmod.  Does not write to the hardware.  Returns -EINVAL upon error
364  * or 0 upon success.
365  */
366 static int _set_slave_idlemode(struct omap_hwmod *oh, u8 idlemode, u32 *v)
367 {
368         u32 sidle_mask;
369         u8 sidle_shift;
370
371         if (!oh->class->sysc ||
372             !(oh->class->sysc->sysc_flags & SYSC_HAS_SIDLEMODE))
373                 return -EINVAL;
374
375         if (!oh->class->sysc->sysc_fields) {
376                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
377                 return -EINVAL;
378         }
379
380         sidle_shift = oh->class->sysc->sysc_fields->sidle_shift;
381         sidle_mask = (0x3 << sidle_shift);
382
383         *v &= ~sidle_mask;
384         *v |= __ffs(idlemode) << sidle_shift;
385
386         return 0;
387 }
388
389 /**
390  * _set_clockactivity: set OCP_SYSCONFIG.CLOCKACTIVITY bits in @v
391  * @oh: struct omap_hwmod *
392  * @clockact: CLOCKACTIVITY field bits
393  * @v: pointer to register contents to modify
394  *
395  * Update the clockactivity mode bits in @v to be @clockact for the
396  * @oh hwmod.  Used for additional powersaving on some modules.  Does
397  * not write to the hardware.  Returns -EINVAL upon error or 0 upon
398  * success.
399  */
400 static int _set_clockactivity(struct omap_hwmod *oh, u8 clockact, u32 *v)
401 {
402         u32 clkact_mask;
403         u8  clkact_shift;
404
405         if (!oh->class->sysc ||
406             !(oh->class->sysc->sysc_flags & SYSC_HAS_CLOCKACTIVITY))
407                 return -EINVAL;
408
409         if (!oh->class->sysc->sysc_fields) {
410                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
411                 return -EINVAL;
412         }
413
414         clkact_shift = oh->class->sysc->sysc_fields->clkact_shift;
415         clkact_mask = (0x3 << clkact_shift);
416
417         *v &= ~clkact_mask;
418         *v |= clockact << clkact_shift;
419
420         return 0;
421 }
422
423 /**
424  * _set_softreset: set OCP_SYSCONFIG.SOFTRESET bit in @v
425  * @oh: struct omap_hwmod *
426  * @v: pointer to register contents to modify
427  *
428  * Set the SOFTRESET bit in @v for hwmod @oh.  Returns -EINVAL upon
429  * error or 0 upon success.
430  */
431 static int _set_softreset(struct omap_hwmod *oh, u32 *v)
432 {
433         u32 softrst_mask;
434
435         if (!oh->class->sysc ||
436             !(oh->class->sysc->sysc_flags & SYSC_HAS_SOFTRESET))
437                 return -EINVAL;
438
439         if (!oh->class->sysc->sysc_fields) {
440                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
441                 return -EINVAL;
442         }
443
444         softrst_mask = (0x1 << oh->class->sysc->sysc_fields->srst_shift);
445
446         *v |= softrst_mask;
447
448         return 0;
449 }
450
451 /**
452  * _clear_softreset: clear OCP_SYSCONFIG.SOFTRESET bit in @v
453  * @oh: struct omap_hwmod *
454  * @v: pointer to register contents to modify
455  *
456  * Clear the SOFTRESET bit in @v for hwmod @oh.  Returns -EINVAL upon
457  * error or 0 upon success.
458  */
459 static int _clear_softreset(struct omap_hwmod *oh, u32 *v)
460 {
461         u32 softrst_mask;
462
463         if (!oh->class->sysc ||
464             !(oh->class->sysc->sysc_flags & SYSC_HAS_SOFTRESET))
465                 return -EINVAL;
466
467         if (!oh->class->sysc->sysc_fields) {
468                 WARN(1,
469                      "omap_hwmod: %s: sysc_fields absent for sysconfig class\n",
470                      oh->name);
471                 return -EINVAL;
472         }
473
474         softrst_mask = (0x1 << oh->class->sysc->sysc_fields->srst_shift);
475
476         *v &= ~softrst_mask;
477
478         return 0;
479 }
480
481 /**
482  * _wait_softreset_complete - wait for an OCP softreset to complete
483  * @oh: struct omap_hwmod * to wait on
484  *
485  * Wait until the IP block represented by @oh reports that its OCP
486  * softreset is complete.  This can be triggered by software (see
487  * _ocp_softreset()) or by hardware upon returning from off-mode (one
488  * example is HSMMC).  Waits for up to MAX_MODULE_SOFTRESET_WAIT
489  * microseconds.  Returns the number of microseconds waited.
490  */
491 static int _wait_softreset_complete(struct omap_hwmod *oh)
492 {
493         struct omap_hwmod_class_sysconfig *sysc;
494         u32 softrst_mask;
495         int c = 0;
496
497         sysc = oh->class->sysc;
498
499         if (sysc->sysc_flags & SYSS_HAS_RESET_STATUS && sysc->syss_offs > 0)
500                 omap_test_timeout((omap_hwmod_read(oh, sysc->syss_offs)
501                                    & SYSS_RESETDONE_MASK),
502                                   MAX_MODULE_SOFTRESET_WAIT, c);
503         else if (sysc->sysc_flags & SYSC_HAS_RESET_STATUS) {
504                 softrst_mask = (0x1 << sysc->sysc_fields->srst_shift);
505                 omap_test_timeout(!(omap_hwmod_read(oh, sysc->sysc_offs)
506                                     & softrst_mask),
507                                   MAX_MODULE_SOFTRESET_WAIT, c);
508         }
509
510         return c;
511 }
512
513 /**
514  * _set_dmadisable: set OCP_SYSCONFIG.DMADISABLE bit in @v
515  * @oh: struct omap_hwmod *
516  *
517  * The DMADISABLE bit is a semi-automatic bit present in sysconfig register
518  * of some modules. When the DMA must perform read/write accesses, the
519  * DMADISABLE bit is cleared by the hardware. But when the DMA must stop
520  * for power management, software must set the DMADISABLE bit back to 1.
521  *
522  * Set the DMADISABLE bit in @v for hwmod @oh.  Returns -EINVAL upon
523  * error or 0 upon success.
524  */
525 static int _set_dmadisable(struct omap_hwmod *oh)
526 {
527         u32 v;
528         u32 dmadisable_mask;
529
530         if (!oh->class->sysc ||
531             !(oh->class->sysc->sysc_flags & SYSC_HAS_DMADISABLE))
532                 return -EINVAL;
533
534         if (!oh->class->sysc->sysc_fields) {
535                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
536                 return -EINVAL;
537         }
538
539         /* clocks must be on for this operation */
540         if (oh->_state != _HWMOD_STATE_ENABLED) {
541                 pr_warn("omap_hwmod: %s: dma can be disabled only from enabled state\n", oh->name);
542                 return -EINVAL;
543         }
544
545         pr_debug("omap_hwmod: %s: setting DMADISABLE\n", oh->name);
546
547         v = oh->_sysc_cache;
548         dmadisable_mask =
549                 (0x1 << oh->class->sysc->sysc_fields->dmadisable_shift);
550         v |= dmadisable_mask;
551         _write_sysconfig(v, oh);
552
553         return 0;
554 }
555
556 /**
557  * _set_module_autoidle: set the OCP_SYSCONFIG AUTOIDLE field in @v
558  * @oh: struct omap_hwmod *
559  * @autoidle: desired AUTOIDLE bitfield value (0 or 1)
560  * @v: pointer to register contents to modify
561  *
562  * Update the module autoidle bit in @v to be @autoidle for the @oh
563  * hwmod.  The autoidle bit controls whether the module can gate
564  * internal clocks automatically when it isn't doing anything; the
565  * exact function of this bit varies on a per-module basis.  This
566  * function does not write to the hardware.  Returns -EINVAL upon
567  * error or 0 upon success.
568  */
569 static int _set_module_autoidle(struct omap_hwmod *oh, u8 autoidle,
570                                 u32 *v)
571 {
572         u32 autoidle_mask;
573         u8 autoidle_shift;
574
575         if (!oh->class->sysc ||
576             !(oh->class->sysc->sysc_flags & SYSC_HAS_AUTOIDLE))
577                 return -EINVAL;
578
579         if (!oh->class->sysc->sysc_fields) {
580                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
581                 return -EINVAL;
582         }
583
584         autoidle_shift = oh->class->sysc->sysc_fields->autoidle_shift;
585         autoidle_mask = (0x1 << autoidle_shift);
586
587         *v &= ~autoidle_mask;
588         *v |= autoidle << autoidle_shift;
589
590         return 0;
591 }
592
593 /**
594  * _enable_wakeup: set OCP_SYSCONFIG.ENAWAKEUP bit in the hardware
595  * @oh: struct omap_hwmod *
596  *
597  * Allow the hardware module @oh to send wakeups.  Returns -EINVAL
598  * upon error or 0 upon success.
599  */
600 static int _enable_wakeup(struct omap_hwmod *oh, u32 *v)
601 {
602         if (!oh->class->sysc ||
603             !((oh->class->sysc->sysc_flags & SYSC_HAS_ENAWAKEUP) ||
604               (oh->class->sysc->idlemodes & SIDLE_SMART_WKUP) ||
605               (oh->class->sysc->idlemodes & MSTANDBY_SMART_WKUP)))
606                 return -EINVAL;
607
608         if (!oh->class->sysc->sysc_fields) {
609                 WARN(1, "omap_hwmod: %s: offset struct for sysconfig not provided in class\n", oh->name);
610                 return -EINVAL;
611         }
612
613         if (oh->class->sysc->sysc_flags & SYSC_HAS_ENAWAKEUP)
614                 *v |= 0x1 << oh->class->sysc->sysc_fields->enwkup_shift;
615
616         if (oh->class->sysc->idlemodes & SIDLE_SMART_WKUP)
617                 _set_slave_idlemode(oh, HWMOD_IDLEMODE_SMART_WKUP, v);
618         if (oh->class->sysc->idlemodes & MSTANDBY_SMART_WKUP)
619                 _set_master_standbymode(oh, HWMOD_IDLEMODE_SMART_WKUP, v);
620
621         /* XXX test pwrdm_get_wken for this hwmod's subsystem */
622
623         return 0;
624 }
625
626 static struct clockdomain *_get_clkdm(struct omap_hwmod *oh)
627 {
628         struct clk_hw_omap *clk;
629
630         if (oh->clkdm) {
631                 return oh->clkdm;
632         } else if (oh->_clk) {
633                 if (!omap2_clk_is_hw_omap(__clk_get_hw(oh->_clk)))
634                         return NULL;
635                 clk = to_clk_hw_omap(__clk_get_hw(oh->_clk));
636                 return clk->clkdm;
637         }
638         return NULL;
639 }
640
641 /**
642  * _add_initiator_dep: prevent @oh from smart-idling while @init_oh is active
643  * @oh: struct omap_hwmod *
644  *
645  * Prevent the hardware module @oh from entering idle while the
646  * hardare module initiator @init_oh is active.  Useful when a module
647  * will be accessed by a particular initiator (e.g., if a module will
648  * be accessed by the IVA, there should be a sleepdep between the IVA
649  * initiator and the module).  Only applies to modules in smart-idle
650  * mode.  If the clockdomain is marked as not needing autodeps, return
651  * 0 without doing anything.  Otherwise, returns -EINVAL upon error or
652  * passes along clkdm_add_sleepdep() value upon success.
653  */
654 static int _add_initiator_dep(struct omap_hwmod *oh, struct omap_hwmod *init_oh)
655 {
656         struct clockdomain *clkdm, *init_clkdm;
657
658         clkdm = _get_clkdm(oh);
659         init_clkdm = _get_clkdm(init_oh);
660
661         if (!clkdm || !init_clkdm)
662                 return -EINVAL;
663
664         if (clkdm && clkdm->flags & CLKDM_NO_AUTODEPS)
665                 return 0;
666
667         return clkdm_add_sleepdep(clkdm, init_clkdm);
668 }
669
670 /**
671  * _del_initiator_dep: allow @oh to smart-idle even if @init_oh is active
672  * @oh: struct omap_hwmod *
673  *
674  * Allow the hardware module @oh to enter idle while the hardare
675  * module initiator @init_oh is active.  Useful when a module will not
676  * be accessed by a particular initiator (e.g., if a module will not
677  * be accessed by the IVA, there should be no sleepdep between the IVA
678  * initiator and the module).  Only applies to modules in smart-idle
679  * mode.  If the clockdomain is marked as not needing autodeps, return
680  * 0 without doing anything.  Returns -EINVAL upon error or passes
681  * along clkdm_del_sleepdep() value upon success.
682  */
683 static int _del_initiator_dep(struct omap_hwmod *oh, struct omap_hwmod *init_oh)
684 {
685         struct clockdomain *clkdm, *init_clkdm;
686
687         clkdm = _get_clkdm(oh);
688         init_clkdm = _get_clkdm(init_oh);
689
690         if (!clkdm || !init_clkdm)
691                 return -EINVAL;
692
693         if (clkdm && clkdm->flags & CLKDM_NO_AUTODEPS)
694                 return 0;
695
696         return clkdm_del_sleepdep(clkdm, init_clkdm);
697 }
698
699 static const struct of_device_id ti_clkctrl_match_table[] __initconst = {
700         { .compatible = "ti,clkctrl" },
701         { }
702 };
703
704 static int __init _setup_clkctrl_provider(struct device_node *np)
705 {
706         const __be32 *addrp;
707         struct clkctrl_provider *provider;
708         u64 size;
709         int i;
710
711         provider = memblock_alloc(sizeof(*provider), SMP_CACHE_BYTES);
712         if (!provider)
713                 return -ENOMEM;
714
715         provider->node = np;
716
717         provider->num_addrs =
718                 of_property_count_elems_of_size(np, "reg", sizeof(u32)) / 2;
719
720         provider->addr =
721                 memblock_alloc(sizeof(void *) * provider->num_addrs,
722                                SMP_CACHE_BYTES);
723         if (!provider->addr)
724                 return -ENOMEM;
725
726         provider->size =
727                 memblock_alloc(sizeof(u32) * provider->num_addrs,
728                                SMP_CACHE_BYTES);
729         if (!provider->size)
730                 return -ENOMEM;
731
732         for (i = 0; i < provider->num_addrs; i++) {
733                 addrp = of_get_address(np, i, &size, NULL);
734                 provider->addr[i] = (u32)of_translate_address(np, addrp);
735                 provider->size[i] = size;
736                 pr_debug("%s: %pOF: %x...%x\n", __func__, np, provider->addr[i],
737                          provider->addr[i] + provider->size[i]);
738         }
739
740         list_add(&provider->link, &clkctrl_providers);
741
742         return 0;
743 }
744
745 static int __init _init_clkctrl_providers(void)
746 {
747         struct device_node *np;
748         int ret = 0;
749
750         for_each_matching_node(np, ti_clkctrl_match_table) {
751                 ret = _setup_clkctrl_provider(np);
752                 if (ret)
753                         break;
754         }
755
756         return ret;
757 }
758
759 static u32 _omap4_xlate_clkctrl(struct omap_hwmod *oh)
760 {
761         if (!oh->prcm.omap4.modulemode)
762                 return 0;
763
764         return omap_cm_xlate_clkctrl(oh->clkdm->prcm_partition,
765                                      oh->clkdm->cm_inst,
766                                      oh->prcm.omap4.clkctrl_offs);
767 }
768
769 static struct clk *_lookup_clkctrl_clk(struct omap_hwmod *oh)
770 {
771         struct clkctrl_provider *provider;
772         struct clk *clk;
773         u32 addr;
774
775         if (!soc_ops.xlate_clkctrl)
776                 return NULL;
777
778         addr = soc_ops.xlate_clkctrl(oh);
779         if (!addr)
780                 return NULL;
781
782         pr_debug("%s: %s: addr=%x\n", __func__, oh->name, addr);
783
784         list_for_each_entry(provider, &clkctrl_providers, link) {
785                 int i;
786
787                 for (i = 0; i < provider->num_addrs; i++) {
788                         if (provider->addr[i] <= addr &&
789                             provider->addr[i] + provider->size[i] > addr) {
790                                 struct of_phandle_args clkspec;
791
792                                 clkspec.np = provider->node;
793                                 clkspec.args_count = 2;
794                                 clkspec.args[0] = addr - provider->addr[0];
795                                 clkspec.args[1] = 0;
796
797                                 clk = of_clk_get_from_provider(&clkspec);
798
799                                 pr_debug("%s: %s got %p (offset=%x, provider=%pOF)\n",
800                                          __func__, oh->name, clk,
801                                          clkspec.args[0], provider->node);
802
803                                 return clk;
804                         }
805                 }
806         }
807
808         return NULL;
809 }
810
811 /**
812  * _init_main_clk - get a struct clk * for the the hwmod's main functional clk
813  * @oh: struct omap_hwmod *
814  *
815  * Called from _init_clocks().  Populates the @oh _clk (main
816  * functional clock pointer) if a clock matching the hwmod name is found,
817  * or a main_clk is present.  Returns 0 on success or -EINVAL on error.
818  */
819 static int _init_main_clk(struct omap_hwmod *oh)
820 {
821         int ret = 0;
822         struct clk *clk = NULL;
823
824         clk = _lookup_clkctrl_clk(oh);
825
826         if (!IS_ERR_OR_NULL(clk)) {
827                 pr_debug("%s: mapped main_clk %s for %s\n", __func__,
828                          __clk_get_name(clk), oh->name);
829                 oh->main_clk = __clk_get_name(clk);
830                 oh->_clk = clk;
831                 soc_ops.disable_direct_prcm(oh);
832         } else {
833                 if (!oh->main_clk)
834                         return 0;
835
836                 oh->_clk = clk_get(NULL, oh->main_clk);
837         }
838
839         if (IS_ERR(oh->_clk)) {
840                 pr_warn("omap_hwmod: %s: cannot clk_get main_clk %s\n",
841                         oh->name, oh->main_clk);
842                 return -EINVAL;
843         }
844         /*
845          * HACK: This needs a re-visit once clk_prepare() is implemented
846          * to do something meaningful. Today its just a no-op.
847          * If clk_prepare() is used at some point to do things like
848          * voltage scaling etc, then this would have to be moved to
849          * some point where subsystems like i2c and pmic become
850          * available.
851          */
852         clk_prepare(oh->_clk);
853
854         if (!_get_clkdm(oh))
855                 pr_debug("omap_hwmod: %s: missing clockdomain for %s.\n",
856                            oh->name, oh->main_clk);
857
858         return ret;
859 }
860
861 /**
862  * _init_interface_clks - get a struct clk * for the the hwmod's interface clks
863  * @oh: struct omap_hwmod *
864  *
865  * Called from _init_clocks().  Populates the @oh OCP slave interface
866  * clock pointers.  Returns 0 on success or -EINVAL on error.
867  */
868 static int _init_interface_clks(struct omap_hwmod *oh)
869 {
870         struct omap_hwmod_ocp_if *os;
871         struct clk *c;
872         int ret = 0;
873
874         list_for_each_entry(os, &oh->slave_ports, node) {
875                 if (!os->clk)
876                         continue;
877
878                 c = clk_get(NULL, os->clk);
879                 if (IS_ERR(c)) {
880                         pr_warn("omap_hwmod: %s: cannot clk_get interface_clk %s\n",
881                                 oh->name, os->clk);
882                         ret = -EINVAL;
883                         continue;
884                 }
885                 os->_clk = c;
886                 /*
887                  * HACK: This needs a re-visit once clk_prepare() is implemented
888                  * to do something meaningful. Today its just a no-op.
889                  * If clk_prepare() is used at some point to do things like
890                  * voltage scaling etc, then this would have to be moved to
891                  * some point where subsystems like i2c and pmic become
892                  * available.
893                  */
894                 clk_prepare(os->_clk);
895         }
896
897         return ret;
898 }
899
900 /**
901  * _init_opt_clk - get a struct clk * for the the hwmod's optional clocks
902  * @oh: struct omap_hwmod *
903  *
904  * Called from _init_clocks().  Populates the @oh omap_hwmod_opt_clk
905  * clock pointers.  Returns 0 on success or -EINVAL on error.
906  */
907 static int _init_opt_clks(struct omap_hwmod *oh)
908 {
909         struct omap_hwmod_opt_clk *oc;
910         struct clk *c;
911         int i;
912         int ret = 0;
913
914         for (i = oh->opt_clks_cnt, oc = oh->opt_clks; i > 0; i--, oc++) {
915                 c = clk_get(NULL, oc->clk);
916                 if (IS_ERR(c)) {
917                         pr_warn("omap_hwmod: %s: cannot clk_get opt_clk %s\n",
918                                 oh->name, oc->clk);
919                         ret = -EINVAL;
920                         continue;
921                 }
922                 oc->_clk = c;
923                 /*
924                  * HACK: This needs a re-visit once clk_prepare() is implemented
925                  * to do something meaningful. Today its just a no-op.
926                  * If clk_prepare() is used at some point to do things like
927                  * voltage scaling etc, then this would have to be moved to
928                  * some point where subsystems like i2c and pmic become
929                  * available.
930                  */
931                 clk_prepare(oc->_clk);
932         }
933
934         return ret;
935 }
936
937 static void _enable_optional_clocks(struct omap_hwmod *oh)
938 {
939         struct omap_hwmod_opt_clk *oc;
940         int i;
941
942         pr_debug("omap_hwmod: %s: enabling optional clocks\n", oh->name);
943
944         for (i = oh->opt_clks_cnt, oc = oh->opt_clks; i > 0; i--, oc++)
945                 if (oc->_clk) {
946                         pr_debug("omap_hwmod: enable %s:%s\n", oc->role,
947                                  __clk_get_name(oc->_clk));
948                         clk_enable(oc->_clk);
949                 }
950 }
951
952 static void _disable_optional_clocks(struct omap_hwmod *oh)
953 {
954         struct omap_hwmod_opt_clk *oc;
955         int i;
956
957         pr_debug("omap_hwmod: %s: disabling optional clocks\n", oh->name);
958
959         for (i = oh->opt_clks_cnt, oc = oh->opt_clks; i > 0; i--, oc++)
960                 if (oc->_clk) {
961                         pr_debug("omap_hwmod: disable %s:%s\n", oc->role,
962                                  __clk_get_name(oc->_clk));
963                         clk_disable(oc->_clk);
964                 }
965 }
966
967 /**
968  * _enable_clocks - enable hwmod main clock and interface clocks
969  * @oh: struct omap_hwmod *
970  *
971  * Enables all clocks necessary for register reads and writes to succeed
972  * on the hwmod @oh.  Returns 0.
973  */
974 static int _enable_clocks(struct omap_hwmod *oh)
975 {
976         struct omap_hwmod_ocp_if *os;
977
978         pr_debug("omap_hwmod: %s: enabling clocks\n", oh->name);
979
980         if (oh->flags & HWMOD_OPT_CLKS_NEEDED)
981                 _enable_optional_clocks(oh);
982
983         if (oh->_clk)
984                 clk_enable(oh->_clk);
985
986         list_for_each_entry(os, &oh->slave_ports, node) {
987                 if (os->_clk && (os->flags & OCPIF_SWSUP_IDLE)) {
988                         omap2_clk_deny_idle(os->_clk);
989                         clk_enable(os->_clk);
990                 }
991         }
992
993         /* The opt clocks are controlled by the device driver. */
994
995         return 0;
996 }
997
998 /**
999  * _omap4_clkctrl_managed_by_clkfwk - true if clkctrl managed by clock framework
1000  * @oh: struct omap_hwmod *
1001  */
1002 static bool _omap4_clkctrl_managed_by_clkfwk(struct omap_hwmod *oh)
1003 {
1004         if (oh->prcm.omap4.flags & HWMOD_OMAP4_CLKFWK_CLKCTR_CLOCK)
1005                 return true;
1006
1007         return false;
1008 }
1009
1010 /**
1011  * _omap4_has_clkctrl_clock - returns true if a module has clkctrl clock
1012  * @oh: struct omap_hwmod *
1013  */
1014 static bool _omap4_has_clkctrl_clock(struct omap_hwmod *oh)
1015 {
1016         if (oh->prcm.omap4.clkctrl_offs)
1017                 return true;
1018
1019         if (!oh->prcm.omap4.clkctrl_offs &&
1020             oh->prcm.omap4.flags & HWMOD_OMAP4_ZERO_CLKCTRL_OFFSET)
1021                 return true;
1022
1023         return false;
1024 }
1025
1026 /**
1027  * _disable_clocks - disable hwmod main clock and interface clocks
1028  * @oh: struct omap_hwmod *
1029  *
1030  * Disables the hwmod @oh main functional and interface clocks.  Returns 0.
1031  */
1032 static int _disable_clocks(struct omap_hwmod *oh)
1033 {
1034         struct omap_hwmod_ocp_if *os;
1035
1036         pr_debug("omap_hwmod: %s: disabling clocks\n", oh->name);
1037
1038         if (oh->_clk)
1039                 clk_disable(oh->_clk);
1040
1041         list_for_each_entry(os, &oh->slave_ports, node) {
1042                 if (os->_clk && (os->flags & OCPIF_SWSUP_IDLE)) {
1043                         clk_disable(os->_clk);
1044                         omap2_clk_allow_idle(os->_clk);
1045                 }
1046         }
1047
1048         if (oh->flags & HWMOD_OPT_CLKS_NEEDED)
1049                 _disable_optional_clocks(oh);
1050
1051         /* The opt clocks are controlled by the device driver. */
1052
1053         return 0;
1054 }
1055
1056 /**
1057  * _omap4_enable_module - enable CLKCTRL modulemode on OMAP4
1058  * @oh: struct omap_hwmod *
1059  *
1060  * Enables the PRCM module mode related to the hwmod @oh.
1061  * No return value.
1062  */
1063 static void _omap4_enable_module(struct omap_hwmod *oh)
1064 {
1065         if (!oh->clkdm || !oh->prcm.omap4.modulemode ||
1066             _omap4_clkctrl_managed_by_clkfwk(oh))
1067                 return;
1068
1069         pr_debug("omap_hwmod: %s: %s: %d\n",
1070                  oh->name, __func__, oh->prcm.omap4.modulemode);
1071
1072         omap_cm_module_enable(oh->prcm.omap4.modulemode,
1073                               oh->clkdm->prcm_partition,
1074                               oh->clkdm->cm_inst, oh->prcm.omap4.clkctrl_offs);
1075 }
1076
1077 /**
1078  * _omap4_wait_target_disable - wait for a module to be disabled on OMAP4
1079  * @oh: struct omap_hwmod *
1080  *
1081  * Wait for a module @oh to enter slave idle.  Returns 0 if the module
1082  * does not have an IDLEST bit or if the module successfully enters
1083  * slave idle; otherwise, pass along the return value of the
1084  * appropriate *_cm*_wait_module_idle() function.
1085  */
1086 static int _omap4_wait_target_disable(struct omap_hwmod *oh)
1087 {
1088         if (!oh)
1089                 return -EINVAL;
1090
1091         if (oh->_int_flags & _HWMOD_NO_MPU_PORT || !oh->clkdm)
1092                 return 0;
1093
1094         if (oh->flags & HWMOD_NO_IDLEST)
1095                 return 0;
1096
1097         if (_omap4_clkctrl_managed_by_clkfwk(oh))
1098                 return 0;
1099
1100         if (!_omap4_has_clkctrl_clock(oh))
1101                 return 0;
1102
1103         return omap_cm_wait_module_idle(oh->clkdm->prcm_partition,
1104                                         oh->clkdm->cm_inst,
1105                                         oh->prcm.omap4.clkctrl_offs, 0);
1106 }
1107
1108 /**
1109  * _save_mpu_port_index - find and save the index to @oh's MPU port
1110  * @oh: struct omap_hwmod *
1111  *
1112  * Determines the array index of the OCP slave port that the MPU uses
1113  * to address the device, and saves it into the struct omap_hwmod.
1114  * Intended to be called during hwmod registration only. No return
1115  * value.
1116  */
1117 static void __init _save_mpu_port_index(struct omap_hwmod *oh)
1118 {
1119         struct omap_hwmod_ocp_if *os = NULL;
1120
1121         if (!oh)
1122                 return;
1123
1124         oh->_int_flags |= _HWMOD_NO_MPU_PORT;
1125
1126         list_for_each_entry(os, &oh->slave_ports, node) {
1127                 if (os->user & OCP_USER_MPU) {
1128                         oh->_mpu_port = os;
1129                         oh->_int_flags &= ~_HWMOD_NO_MPU_PORT;
1130                         break;
1131                 }
1132         }
1133
1134         return;
1135 }
1136
1137 /**
1138  * _find_mpu_rt_port - return omap_hwmod_ocp_if accessible by the MPU
1139  * @oh: struct omap_hwmod *
1140  *
1141  * Given a pointer to a struct omap_hwmod record @oh, return a pointer
1142  * to the struct omap_hwmod_ocp_if record that is used by the MPU to
1143  * communicate with the IP block.  This interface need not be directly
1144  * connected to the MPU (and almost certainly is not), but is directly
1145  * connected to the IP block represented by @oh.  Returns a pointer
1146  * to the struct omap_hwmod_ocp_if * upon success, or returns NULL upon
1147  * error or if there does not appear to be a path from the MPU to this
1148  * IP block.
1149  */
1150 static struct omap_hwmod_ocp_if *_find_mpu_rt_port(struct omap_hwmod *oh)
1151 {
1152         if (!oh || oh->_int_flags & _HWMOD_NO_MPU_PORT || oh->slaves_cnt == 0)
1153                 return NULL;
1154
1155         return oh->_mpu_port;
1156 };
1157
1158 /**
1159  * _enable_sysc - try to bring a module out of idle via OCP_SYSCONFIG
1160  * @oh: struct omap_hwmod *
1161  *
1162  * Ensure that the OCP_SYSCONFIG register for the IP block represented
1163  * by @oh is set to indicate to the PRCM that the IP block is active.
1164  * Usually this means placing the module into smart-idle mode and
1165  * smart-standby, but if there is a bug in the automatic idle handling
1166  * for the IP block, it may need to be placed into the force-idle or
1167  * no-idle variants of these modes.  No return value.
1168  */
1169 static void _enable_sysc(struct omap_hwmod *oh)
1170 {
1171         u8 idlemode, sf;
1172         u32 v;
1173         bool clkdm_act;
1174         struct clockdomain *clkdm;
1175
1176         if (!oh->class->sysc)
1177                 return;
1178
1179         /*
1180          * Wait until reset has completed, this is needed as the IP
1181          * block is reset automatically by hardware in some cases
1182          * (off-mode for example), and the drivers require the
1183          * IP to be ready when they access it
1184          */
1185         if (oh->flags & HWMOD_CONTROL_OPT_CLKS_IN_RESET)
1186                 _enable_optional_clocks(oh);
1187         _wait_softreset_complete(oh);
1188         if (oh->flags & HWMOD_CONTROL_OPT_CLKS_IN_RESET)
1189                 _disable_optional_clocks(oh);
1190
1191         v = oh->_sysc_cache;
1192         sf = oh->class->sysc->sysc_flags;
1193
1194         clkdm = _get_clkdm(oh);
1195         if (sf & SYSC_HAS_SIDLEMODE) {
1196                 if (oh->flags & HWMOD_SWSUP_SIDLE ||
1197                     oh->flags & HWMOD_SWSUP_SIDLE_ACT) {
1198                         idlemode = HWMOD_IDLEMODE_NO;
1199                 } else {
1200                         if (sf & SYSC_HAS_ENAWAKEUP)
1201                                 _enable_wakeup(oh, &v);
1202                         if (oh->class->sysc->idlemodes & SIDLE_SMART_WKUP)
1203                                 idlemode = HWMOD_IDLEMODE_SMART_WKUP;
1204                         else
1205                                 idlemode = HWMOD_IDLEMODE_SMART;
1206                 }
1207
1208                 /*
1209                  * This is special handling for some IPs like
1210                  * 32k sync timer. Force them to idle!
1211                  */
1212                 clkdm_act = (clkdm && clkdm->flags & CLKDM_ACTIVE_WITH_MPU);
1213                 if (clkdm_act && !(oh->class->sysc->idlemodes &
1214                                    (SIDLE_SMART | SIDLE_SMART_WKUP)))
1215                         idlemode = HWMOD_IDLEMODE_FORCE;
1216
1217                 _set_slave_idlemode(oh, idlemode, &v);
1218         }
1219
1220         if (sf & SYSC_HAS_MIDLEMODE) {
1221                 if (oh->flags & HWMOD_FORCE_MSTANDBY) {
1222                         idlemode = HWMOD_IDLEMODE_FORCE;
1223                 } else if (oh->flags & HWMOD_SWSUP_MSTANDBY) {
1224                         idlemode = HWMOD_IDLEMODE_NO;
1225                 } else {
1226                         if (sf & SYSC_HAS_ENAWAKEUP)
1227                                 _enable_wakeup(oh, &v);
1228                         if (oh->class->sysc->idlemodes & MSTANDBY_SMART_WKUP)
1229                                 idlemode = HWMOD_IDLEMODE_SMART_WKUP;
1230                         else
1231                                 idlemode = HWMOD_IDLEMODE_SMART;
1232                 }
1233                 _set_master_standbymode(oh, idlemode, &v);
1234         }
1235
1236         /*
1237          * XXX The clock framework should handle this, by
1238          * calling into this code.  But this must wait until the
1239          * clock structures are tagged with omap_hwmod entries
1240          */
1241         if ((oh->flags & HWMOD_SET_DEFAULT_CLOCKACT) &&
1242             (sf & SYSC_HAS_CLOCKACTIVITY))
1243                 _set_clockactivity(oh, CLOCKACT_TEST_ICLK, &v);
1244
1245         _write_sysconfig(v, oh);
1246
1247         /*
1248          * Set the autoidle bit only after setting the smartidle bit
1249          * Setting this will not have any impact on the other modules.
1250          */
1251         if (sf & SYSC_HAS_AUTOIDLE) {
1252                 idlemode = (oh->flags & HWMOD_NO_OCP_AUTOIDLE) ?
1253                         0 : 1;
1254                 _set_module_autoidle(oh, idlemode, &v);
1255                 _write_sysconfig(v, oh);
1256         }
1257 }
1258
1259 /**
1260  * _idle_sysc - try to put a module into idle via OCP_SYSCONFIG
1261  * @oh: struct omap_hwmod *
1262  *
1263  * If module is marked as SWSUP_SIDLE, force the module into slave
1264  * idle; otherwise, configure it for smart-idle.  If module is marked
1265  * as SWSUP_MSUSPEND, force the module into master standby; otherwise,
1266  * configure it for smart-standby.  No return value.
1267  */
1268 static void _idle_sysc(struct omap_hwmod *oh)
1269 {
1270         u8 idlemode, sf;
1271         u32 v;
1272
1273         if (!oh->class->sysc)
1274                 return;
1275
1276         v = oh->_sysc_cache;
1277         sf = oh->class->sysc->sysc_flags;
1278
1279         if (sf & SYSC_HAS_SIDLEMODE) {
1280                 if (oh->flags & HWMOD_SWSUP_SIDLE) {
1281                         idlemode = HWMOD_IDLEMODE_FORCE;
1282                 } else {
1283                         if (sf & SYSC_HAS_ENAWAKEUP)
1284                                 _enable_wakeup(oh, &v);
1285                         if (oh->class->sysc->idlemodes & SIDLE_SMART_WKUP)
1286                                 idlemode = HWMOD_IDLEMODE_SMART_WKUP;
1287                         else
1288                                 idlemode = HWMOD_IDLEMODE_SMART;
1289                 }
1290                 _set_slave_idlemode(oh, idlemode, &v);
1291         }
1292
1293         if (sf & SYSC_HAS_MIDLEMODE) {
1294                 if ((oh->flags & HWMOD_SWSUP_MSTANDBY) ||
1295                     (oh->flags & HWMOD_FORCE_MSTANDBY)) {
1296                         idlemode = HWMOD_IDLEMODE_FORCE;
1297                 } else {
1298                         if (sf & SYSC_HAS_ENAWAKEUP)
1299                                 _enable_wakeup(oh, &v);
1300                         if (oh->class->sysc->idlemodes & MSTANDBY_SMART_WKUP)
1301                                 idlemode = HWMOD_IDLEMODE_SMART_WKUP;
1302                         else
1303                                 idlemode = HWMOD_IDLEMODE_SMART;
1304                 }
1305                 _set_master_standbymode(oh, idlemode, &v);
1306         }
1307
1308         /* If the cached value is the same as the new value, skip the write */
1309         if (oh->_sysc_cache != v)
1310                 _write_sysconfig(v, oh);
1311 }
1312
1313 /**
1314  * _shutdown_sysc - force a module into idle via OCP_SYSCONFIG
1315  * @oh: struct omap_hwmod *
1316  *
1317  * Force the module into slave idle and master suspend. No return
1318  * value.
1319  */
1320 static void _shutdown_sysc(struct omap_hwmod *oh)
1321 {
1322         u32 v;
1323         u8 sf;
1324
1325         if (!oh->class->sysc)
1326                 return;
1327
1328         v = oh->_sysc_cache;
1329         sf = oh->class->sysc->sysc_flags;
1330
1331         if (sf & SYSC_HAS_SIDLEMODE)
1332                 _set_slave_idlemode(oh, HWMOD_IDLEMODE_FORCE, &v);
1333
1334         if (sf & SYSC_HAS_MIDLEMODE)
1335                 _set_master_standbymode(oh, HWMOD_IDLEMODE_FORCE, &v);
1336
1337         if (sf & SYSC_HAS_AUTOIDLE)
1338                 _set_module_autoidle(oh, 1, &v);
1339
1340         _write_sysconfig(v, oh);
1341 }
1342
1343 /**
1344  * _lookup - find an omap_hwmod by name
1345  * @name: find an omap_hwmod by name
1346  *
1347  * Return a pointer to an omap_hwmod by name, or NULL if not found.
1348  */
1349 static struct omap_hwmod *_lookup(const char *name)
1350 {
1351         struct omap_hwmod *oh, *temp_oh;
1352
1353         oh = NULL;
1354
1355         list_for_each_entry(temp_oh, &omap_hwmod_list, node) {
1356                 if (!strcmp(name, temp_oh->name)) {
1357                         oh = temp_oh;
1358                         break;
1359                 }
1360         }
1361
1362         return oh;
1363 }
1364
1365 /**
1366  * _init_clkdm - look up a clockdomain name, store pointer in omap_hwmod
1367  * @oh: struct omap_hwmod *
1368  *
1369  * Convert a clockdomain name stored in a struct omap_hwmod into a
1370  * clockdomain pointer, and save it into the struct omap_hwmod.
1371  * Return -EINVAL if the clkdm_name lookup failed.
1372  */
1373 static int _init_clkdm(struct omap_hwmod *oh)
1374 {
1375         if (!oh->clkdm_name) {
1376                 pr_debug("omap_hwmod: %s: missing clockdomain\n", oh->name);
1377                 return 0;
1378         }
1379
1380         oh->clkdm = clkdm_lookup(oh->clkdm_name);
1381         if (!oh->clkdm) {
1382                 pr_warn("omap_hwmod: %s: could not associate to clkdm %s\n",
1383                         oh->name, oh->clkdm_name);
1384                 return 0;
1385         }
1386
1387         pr_debug("omap_hwmod: %s: associated to clkdm %s\n",
1388                 oh->name, oh->clkdm_name);
1389
1390         return 0;
1391 }
1392
1393 /**
1394  * _init_clocks - clk_get() all clocks associated with this hwmod. Retrieve as
1395  * well the clockdomain.
1396  * @oh: struct omap_hwmod *
1397  * @np: device_node mapped to this hwmod
1398  *
1399  * Called by omap_hwmod_setup_*() (after omap2_clk_init()).
1400  * Resolves all clock names embedded in the hwmod.  Returns 0 on
1401  * success, or a negative error code on failure.
1402  */
1403 static int _init_clocks(struct omap_hwmod *oh, struct device_node *np)
1404 {
1405         int ret = 0;
1406
1407         if (oh->_state != _HWMOD_STATE_REGISTERED)
1408                 return 0;
1409
1410         pr_debug("omap_hwmod: %s: looking up clocks\n", oh->name);
1411
1412         if (soc_ops.init_clkdm)
1413                 ret |= soc_ops.init_clkdm(oh);
1414
1415         ret |= _init_main_clk(oh);
1416         ret |= _init_interface_clks(oh);
1417         ret |= _init_opt_clks(oh);
1418
1419         if (!ret)
1420                 oh->_state = _HWMOD_STATE_CLKS_INITED;
1421         else
1422                 pr_warn("omap_hwmod: %s: cannot _init_clocks\n", oh->name);
1423
1424         return ret;
1425 }
1426
1427 /**
1428  * _lookup_hardreset - fill register bit info for this hwmod/reset line
1429  * @oh: struct omap_hwmod *
1430  * @name: name of the reset line in the context of this hwmod
1431  * @ohri: struct omap_hwmod_rst_info * that this function will fill in
1432  *
1433  * Return the bit position of the reset line that match the
1434  * input name. Return -ENOENT if not found.
1435  */
1436 static int _lookup_hardreset(struct omap_hwmod *oh, const char *name,
1437                              struct omap_hwmod_rst_info *ohri)
1438 {
1439         int i;
1440
1441         for (i = 0; i < oh->rst_lines_cnt; i++) {
1442                 const char *rst_line = oh->rst_lines[i].name;
1443                 if (!strcmp(rst_line, name)) {
1444                         ohri->rst_shift = oh->rst_lines[i].rst_shift;
1445                         ohri->st_shift = oh->rst_lines[i].st_shift;
1446                         pr_debug("omap_hwmod: %s: %s: %s: rst %d st %d\n",
1447                                  oh->name, __func__, rst_line, ohri->rst_shift,
1448                                  ohri->st_shift);
1449
1450                         return 0;
1451                 }
1452         }
1453
1454         return -ENOENT;
1455 }
1456
1457 /**
1458  * _assert_hardreset - assert the HW reset line of submodules
1459  * contained in the hwmod module.
1460  * @oh: struct omap_hwmod *
1461  * @name: name of the reset line to lookup and assert
1462  *
1463  * Some IP like dsp, ipu or iva contain processor that require an HW
1464  * reset line to be assert / deassert in order to enable fully the IP.
1465  * Returns -EINVAL if @oh is null, -ENOSYS if we have no way of
1466  * asserting the hardreset line on the currently-booted SoC, or passes
1467  * along the return value from _lookup_hardreset() or the SoC's
1468  * assert_hardreset code.
1469  */
1470 static int _assert_hardreset(struct omap_hwmod *oh, const char *name)
1471 {
1472         struct omap_hwmod_rst_info ohri;
1473         int ret = -EINVAL;
1474
1475         if (!oh)
1476                 return -EINVAL;
1477
1478         if (!soc_ops.assert_hardreset)
1479                 return -ENOSYS;
1480
1481         ret = _lookup_hardreset(oh, name, &ohri);
1482         if (ret < 0)
1483                 return ret;
1484
1485         ret = soc_ops.assert_hardreset(oh, &ohri);
1486
1487         return ret;
1488 }
1489
1490 /**
1491  * _deassert_hardreset - deassert the HW reset line of submodules contained
1492  * in the hwmod module.
1493  * @oh: struct omap_hwmod *
1494  * @name: name of the reset line to look up and deassert
1495  *
1496  * Some IP like dsp, ipu or iva contain processor that require an HW
1497  * reset line to be assert / deassert in order to enable fully the IP.
1498  * Returns -EINVAL if @oh is null, -ENOSYS if we have no way of
1499  * deasserting the hardreset line on the currently-booted SoC, or passes
1500  * along the return value from _lookup_hardreset() or the SoC's
1501  * deassert_hardreset code.
1502  */
1503 static int _deassert_hardreset(struct omap_hwmod *oh, const char *name)
1504 {
1505         struct omap_hwmod_rst_info ohri;
1506         int ret = -EINVAL;
1507
1508         if (!oh)
1509                 return -EINVAL;
1510
1511         if (!soc_ops.deassert_hardreset)
1512                 return -ENOSYS;
1513
1514         ret = _lookup_hardreset(oh, name, &ohri);
1515         if (ret < 0)
1516                 return ret;
1517
1518         if (oh->clkdm) {
1519                 /*
1520                  * A clockdomain must be in SW_SUP otherwise reset
1521                  * might not be completed. The clockdomain can be set
1522                  * in HW_AUTO only when the module become ready.
1523                  */
1524                 clkdm_deny_idle(oh->clkdm);
1525                 ret = clkdm_hwmod_enable(oh->clkdm, oh);
1526                 if (ret) {
1527                         WARN(1, "omap_hwmod: %s: could not enable clockdomain %s: %d\n",
1528                              oh->name, oh->clkdm->name, ret);
1529                         return ret;
1530                 }
1531         }
1532
1533         _enable_clocks(oh);
1534         if (soc_ops.enable_module)
1535                 soc_ops.enable_module(oh);
1536
1537         ret = soc_ops.deassert_hardreset(oh, &ohri);
1538
1539         if (soc_ops.disable_module)
1540                 soc_ops.disable_module(oh);
1541         _disable_clocks(oh);
1542
1543         if (ret == -EBUSY)
1544                 pr_warn("omap_hwmod: %s: failed to hardreset\n", oh->name);
1545
1546         if (oh->clkdm) {
1547                 /*
1548                  * Set the clockdomain to HW_AUTO, assuming that the
1549                  * previous state was HW_AUTO.
1550                  */
1551                 clkdm_allow_idle(oh->clkdm);
1552
1553                 clkdm_hwmod_disable(oh->clkdm, oh);
1554         }
1555
1556         return ret;
1557 }
1558
1559 /**
1560  * _read_hardreset - read the HW reset line state of submodules
1561  * contained in the hwmod module
1562  * @oh: struct omap_hwmod *
1563  * @name: name of the reset line to look up and read
1564  *
1565  * Return the state of the reset line.  Returns -EINVAL if @oh is
1566  * null, -ENOSYS if we have no way of reading the hardreset line
1567  * status on the currently-booted SoC, or passes along the return
1568  * value from _lookup_hardreset() or the SoC's is_hardreset_asserted
1569  * code.
1570  */
1571 static int _read_hardreset(struct omap_hwmod *oh, const char *name)
1572 {
1573         struct omap_hwmod_rst_info ohri;
1574         int ret = -EINVAL;
1575
1576         if (!oh)
1577                 return -EINVAL;
1578
1579         if (!soc_ops.is_hardreset_asserted)
1580                 return -ENOSYS;
1581
1582         ret = _lookup_hardreset(oh, name, &ohri);
1583         if (ret < 0)
1584                 return ret;
1585
1586         return soc_ops.is_hardreset_asserted(oh, &ohri);
1587 }
1588
1589 /**
1590  * _are_all_hardreset_lines_asserted - return true if the @oh is hard-reset
1591  * @oh: struct omap_hwmod *
1592  *
1593  * If all hardreset lines associated with @oh are asserted, then return true.
1594  * Otherwise, if part of @oh is out hardreset or if no hardreset lines
1595  * associated with @oh are asserted, then return false.
1596  * This function is used to avoid executing some parts of the IP block
1597  * enable/disable sequence if its hardreset line is set.
1598  */
1599 static bool _are_all_hardreset_lines_asserted(struct omap_hwmod *oh)
1600 {
1601         int i, rst_cnt = 0;
1602
1603         if (oh->rst_lines_cnt == 0)
1604                 return false;
1605
1606         for (i = 0; i < oh->rst_lines_cnt; i++)
1607                 if (_read_hardreset(oh, oh->rst_lines[i].name) > 0)
1608                         rst_cnt++;
1609
1610         if (oh->rst_lines_cnt == rst_cnt)
1611                 return true;
1612
1613         return false;
1614 }
1615
1616 /**
1617  * _are_any_hardreset_lines_asserted - return true if any part of @oh is
1618  * hard-reset
1619  * @oh: struct omap_hwmod *
1620  *
1621  * If any hardreset lines associated with @oh are asserted, then
1622  * return true.  Otherwise, if no hardreset lines associated with @oh
1623  * are asserted, or if @oh has no hardreset lines, then return false.
1624  * This function is used to avoid executing some parts of the IP block
1625  * enable/disable sequence if any hardreset line is set.
1626  */
1627 static bool _are_any_hardreset_lines_asserted(struct omap_hwmod *oh)
1628 {
1629         int rst_cnt = 0;
1630         int i;
1631
1632         for (i = 0; i < oh->rst_lines_cnt && rst_cnt == 0; i++)
1633                 if (_read_hardreset(oh, oh->rst_lines[i].name) > 0)
1634                         rst_cnt++;
1635
1636         return (rst_cnt) ? true : false;
1637 }
1638
1639 /**
1640  * _omap4_disable_module - enable CLKCTRL modulemode on OMAP4
1641  * @oh: struct omap_hwmod *
1642  *
1643  * Disable the PRCM module mode related to the hwmod @oh.
1644  * Return EINVAL if the modulemode is not supported and 0 in case of success.
1645  */
1646 static int _omap4_disable_module(struct omap_hwmod *oh)
1647 {
1648         int v;
1649
1650         if (!oh->clkdm || !oh->prcm.omap4.modulemode ||
1651             _omap4_clkctrl_managed_by_clkfwk(oh))
1652                 return -EINVAL;
1653
1654         /*
1655          * Since integration code might still be doing something, only
1656          * disable if all lines are under hardreset.
1657          */
1658         if (_are_any_hardreset_lines_asserted(oh))
1659                 return 0;
1660
1661         pr_debug("omap_hwmod: %s: %s\n", oh->name, __func__);
1662
1663         omap_cm_module_disable(oh->clkdm->prcm_partition, oh->clkdm->cm_inst,
1664                                oh->prcm.omap4.clkctrl_offs);
1665
1666         v = _omap4_wait_target_disable(oh);
1667         if (v)
1668                 pr_warn("omap_hwmod: %s: _wait_target_disable failed\n",
1669                         oh->name);
1670
1671         return 0;
1672 }
1673
1674 /**
1675  * _ocp_softreset - reset an omap_hwmod via the OCP_SYSCONFIG bit
1676  * @oh: struct omap_hwmod *
1677  *
1678  * Resets an omap_hwmod @oh via the OCP_SYSCONFIG bit.  hwmod must be
1679  * enabled for this to work.  Returns -ENOENT if the hwmod cannot be
1680  * reset this way, -EINVAL if the hwmod is in the wrong state,
1681  * -ETIMEDOUT if the module did not reset in time, or 0 upon success.
1682  *
1683  * In OMAP3 a specific SYSSTATUS register is used to get the reset status.
1684  * Starting in OMAP4, some IPs do not have SYSSTATUS registers and instead
1685  * use the SYSCONFIG softreset bit to provide the status.
1686  *
1687  * Note that some IP like McBSP do have reset control but don't have
1688  * reset status.
1689  */
1690 static int _ocp_softreset(struct omap_hwmod *oh)
1691 {
1692         u32 v;
1693         int c = 0;
1694         int ret = 0;
1695
1696         if (!oh->class->sysc ||
1697             !(oh->class->sysc->sysc_flags & SYSC_HAS_SOFTRESET))
1698                 return -ENOENT;
1699
1700         /* clocks must be on for this operation */
1701         if (oh->_state != _HWMOD_STATE_ENABLED) {
1702                 pr_warn("omap_hwmod: %s: reset can only be entered from enabled state\n",
1703                         oh->name);
1704                 return -EINVAL;
1705         }
1706
1707         /* For some modules, all optionnal clocks need to be enabled as well */
1708         if (oh->flags & HWMOD_CONTROL_OPT_CLKS_IN_RESET)
1709                 _enable_optional_clocks(oh);
1710
1711         pr_debug("omap_hwmod: %s: resetting via OCP SOFTRESET\n", oh->name);
1712
1713         v = oh->_sysc_cache;
1714         ret = _set_softreset(oh, &v);
1715         if (ret)
1716                 goto dis_opt_clks;
1717
1718         _write_sysconfig(v, oh);
1719
1720         if (oh->class->sysc->srst_udelay)
1721                 udelay(oh->class->sysc->srst_udelay);
1722
1723         c = _wait_softreset_complete(oh);
1724         if (c == MAX_MODULE_SOFTRESET_WAIT) {
1725                 pr_warn("omap_hwmod: %s: softreset failed (waited %d usec)\n",
1726                         oh->name, MAX_MODULE_SOFTRESET_WAIT);
1727                 ret = -ETIMEDOUT;
1728                 goto dis_opt_clks;
1729         } else {
1730                 pr_debug("omap_hwmod: %s: softreset in %d usec\n", oh->name, c);
1731         }
1732
1733         ret = _clear_softreset(oh, &v);
1734         if (ret)
1735                 goto dis_opt_clks;
1736
1737         _write_sysconfig(v, oh);
1738
1739         /*
1740          * XXX add _HWMOD_STATE_WEDGED for modules that don't come back from
1741          * _wait_target_ready() or _reset()
1742          */
1743
1744 dis_opt_clks:
1745         if (oh->flags & HWMOD_CONTROL_OPT_CLKS_IN_RESET)
1746                 _disable_optional_clocks(oh);
1747
1748         return ret;
1749 }
1750
1751 /**
1752  * _reset - reset an omap_hwmod
1753  * @oh: struct omap_hwmod *
1754  *
1755  * Resets an omap_hwmod @oh.  If the module has a custom reset
1756  * function pointer defined, then call it to reset the IP block, and
1757  * pass along its return value to the caller.  Otherwise, if the IP
1758  * block has an OCP_SYSCONFIG register with a SOFTRESET bitfield
1759  * associated with it, call a function to reset the IP block via that
1760  * method, and pass along the return value to the caller.  Finally, if
1761  * the IP block has some hardreset lines associated with it, assert
1762  * all of those, but do _not_ deassert them. (This is because driver
1763  * authors have expressed an apparent requirement to control the
1764  * deassertion of the hardreset lines themselves.)
1765  *
1766  * The default software reset mechanism for most OMAP IP blocks is
1767  * triggered via the OCP_SYSCONFIG.SOFTRESET bit.  However, some
1768  * hwmods cannot be reset via this method.  Some are not targets and
1769  * therefore have no OCP header registers to access.  Others (like the
1770  * IVA) have idiosyncratic reset sequences.  So for these relatively
1771  * rare cases, custom reset code can be supplied in the struct
1772  * omap_hwmod_class .reset function pointer.
1773  *
1774  * _set_dmadisable() is called to set the DMADISABLE bit so that it
1775  * does not prevent idling of the system. This is necessary for cases
1776  * where ROMCODE/BOOTLOADER uses dma and transfers control to the
1777  * kernel without disabling dma.
1778  *
1779  * Passes along the return value from either _ocp_softreset() or the
1780  * custom reset function - these must return -EINVAL if the hwmod
1781  * cannot be reset this way or if the hwmod is in the wrong state,
1782  * -ETIMEDOUT if the module did not reset in time, or 0 upon success.
1783  */
1784 static int _reset(struct omap_hwmod *oh)
1785 {
1786         int i, r;
1787
1788         pr_debug("omap_hwmod: %s: resetting\n", oh->name);
1789
1790         if (oh->class->reset) {
1791                 r = oh->class->reset(oh);
1792         } else {
1793                 if (oh->rst_lines_cnt > 0) {
1794                         for (i = 0; i < oh->rst_lines_cnt; i++)
1795                                 _assert_hardreset(oh, oh->rst_lines[i].name);
1796                         return 0;
1797                 } else {
1798                         r = _ocp_softreset(oh);
1799                         if (r == -ENOENT)
1800                                 r = 0;
1801                 }
1802         }
1803
1804         _set_dmadisable(oh);
1805
1806         /*
1807          * OCP_SYSCONFIG bits need to be reprogrammed after a
1808          * softreset.  The _enable() function should be split to avoid
1809          * the rewrite of the OCP_SYSCONFIG register.
1810          */
1811         if (oh->class->sysc) {
1812                 _update_sysc_cache(oh);
1813                 _enable_sysc(oh);
1814         }
1815
1816         return r;
1817 }
1818
1819 /**
1820  * _omap4_update_context_lost - increment hwmod context loss counter if
1821  * hwmod context was lost, and clear hardware context loss reg
1822  * @oh: hwmod to check for context loss
1823  *
1824  * If the PRCM indicates that the hwmod @oh lost context, increment
1825  * our in-memory context loss counter, and clear the RM_*_CONTEXT
1826  * bits. No return value.
1827  */
1828 static void _omap4_update_context_lost(struct omap_hwmod *oh)
1829 {
1830         if (oh->prcm.omap4.flags & HWMOD_OMAP4_NO_CONTEXT_LOSS_BIT)
1831                 return;
1832
1833         if (!prm_was_any_context_lost_old(oh->clkdm->pwrdm.ptr->prcm_partition,
1834                                           oh->clkdm->pwrdm.ptr->prcm_offs,
1835                                           oh->prcm.omap4.context_offs))
1836                 return;
1837
1838         oh->prcm.omap4.context_lost_counter++;
1839         prm_clear_context_loss_flags_old(oh->clkdm->pwrdm.ptr->prcm_partition,
1840                                          oh->clkdm->pwrdm.ptr->prcm_offs,
1841                                          oh->prcm.omap4.context_offs);
1842 }
1843
1844 /**
1845  * _omap4_get_context_lost - get context loss counter for a hwmod
1846  * @oh: hwmod to get context loss counter for
1847  *
1848  * Returns the in-memory context loss counter for a hwmod.
1849  */
1850 static int _omap4_get_context_lost(struct omap_hwmod *oh)
1851 {
1852         return oh->prcm.omap4.context_lost_counter;
1853 }
1854
1855 /**
1856  * _enable_preprogram - Pre-program an IP block during the _enable() process
1857  * @oh: struct omap_hwmod *
1858  *
1859  * Some IP blocks (such as AESS) require some additional programming
1860  * after enable before they can enter idle.  If a function pointer to
1861  * do so is present in the hwmod data, then call it and pass along the
1862  * return value; otherwise, return 0.
1863  */
1864 static int _enable_preprogram(struct omap_hwmod *oh)
1865 {
1866         if (!oh->class->enable_preprogram)
1867                 return 0;
1868
1869         return oh->class->enable_preprogram(oh);
1870 }
1871
1872 /**
1873  * _enable - enable an omap_hwmod
1874  * @oh: struct omap_hwmod *
1875  *
1876  * Enables an omap_hwmod @oh such that the MPU can access the hwmod's
1877  * register target.  Returns -EINVAL if the hwmod is in the wrong
1878  * state or passes along the return value of _wait_target_ready().
1879  */
1880 static int _enable(struct omap_hwmod *oh)
1881 {
1882         int r;
1883
1884         pr_debug("omap_hwmod: %s: enabling\n", oh->name);
1885
1886         /*
1887          * hwmods with HWMOD_INIT_NO_IDLE flag set are left in enabled
1888          * state at init.
1889          */
1890         if (oh->_int_flags & _HWMOD_SKIP_ENABLE) {
1891                 oh->_int_flags &= ~_HWMOD_SKIP_ENABLE;
1892                 return 0;
1893         }
1894
1895         if (oh->_state != _HWMOD_STATE_INITIALIZED &&
1896             oh->_state != _HWMOD_STATE_IDLE &&
1897             oh->_state != _HWMOD_STATE_DISABLED) {
1898                 WARN(1, "omap_hwmod: %s: enabled state can only be entered from initialized, idle, or disabled state\n",
1899                         oh->name);
1900                 return -EINVAL;
1901         }
1902
1903         /*
1904          * If an IP block contains HW reset lines and all of them are
1905          * asserted, we let integration code associated with that
1906          * block handle the enable.  We've received very little
1907          * information on what those driver authors need, and until
1908          * detailed information is provided and the driver code is
1909          * posted to the public lists, this is probably the best we
1910          * can do.
1911          */
1912         if (_are_all_hardreset_lines_asserted(oh))
1913                 return 0;
1914
1915         _add_initiator_dep(oh, mpu_oh);
1916
1917         if (oh->clkdm) {
1918                 /*
1919                  * A clockdomain must be in SW_SUP before enabling
1920                  * completely the module. The clockdomain can be set
1921                  * in HW_AUTO only when the module become ready.
1922                  */
1923                 clkdm_deny_idle(oh->clkdm);
1924                 r = clkdm_hwmod_enable(oh->clkdm, oh);
1925                 if (r) {
1926                         WARN(1, "omap_hwmod: %s: could not enable clockdomain %s: %d\n",
1927                              oh->name, oh->clkdm->name, r);
1928                         return r;
1929                 }
1930         }
1931
1932         _enable_clocks(oh);
1933         if (soc_ops.enable_module)
1934                 soc_ops.enable_module(oh);
1935         if (oh->flags & HWMOD_BLOCK_WFI)
1936                 cpu_idle_poll_ctrl(true);
1937
1938         if (soc_ops.update_context_lost)
1939                 soc_ops.update_context_lost(oh);
1940
1941         r = (soc_ops.wait_target_ready) ? soc_ops.wait_target_ready(oh) :
1942                 -EINVAL;
1943         if (oh->clkdm && !(oh->flags & HWMOD_CLKDM_NOAUTO))
1944                 clkdm_allow_idle(oh->clkdm);
1945
1946         if (!r) {
1947                 oh->_state = _HWMOD_STATE_ENABLED;
1948
1949                 /* Access the sysconfig only if the target is ready */
1950                 if (oh->class->sysc) {
1951                         if (!(oh->_int_flags & _HWMOD_SYSCONFIG_LOADED))
1952                                 _update_sysc_cache(oh);
1953                         _enable_sysc(oh);
1954                 }
1955                 r = _enable_preprogram(oh);
1956         } else {
1957                 if (soc_ops.disable_module)
1958                         soc_ops.disable_module(oh);
1959                 _disable_clocks(oh);
1960                 pr_err("omap_hwmod: %s: _wait_target_ready failed: %d\n",
1961                        oh->name, r);
1962
1963                 if (oh->clkdm)
1964                         clkdm_hwmod_disable(oh->clkdm, oh);
1965         }
1966
1967         return r;
1968 }
1969
1970 /**
1971  * _idle - idle an omap_hwmod
1972  * @oh: struct omap_hwmod *
1973  *
1974  * Idles an omap_hwmod @oh.  This should be called once the hwmod has
1975  * no further work.  Returns -EINVAL if the hwmod is in the wrong
1976  * state or returns 0.
1977  */
1978 static int _idle(struct omap_hwmod *oh)
1979 {
1980         if (oh->flags & HWMOD_NO_IDLE) {
1981                 oh->_int_flags |= _HWMOD_SKIP_ENABLE;
1982                 return 0;
1983         }
1984
1985         pr_debug("omap_hwmod: %s: idling\n", oh->name);
1986
1987         if (_are_all_hardreset_lines_asserted(oh))
1988                 return 0;
1989
1990         if (oh->_state != _HWMOD_STATE_ENABLED) {
1991                 WARN(1, "omap_hwmod: %s: idle state can only be entered from enabled state\n",
1992                         oh->name);
1993                 return -EINVAL;
1994         }
1995
1996         if (oh->class->sysc)
1997                 _idle_sysc(oh);
1998         _del_initiator_dep(oh, mpu_oh);
1999
2000         /*
2001          * If HWMOD_CLKDM_NOAUTO is set then we don't
2002          * deny idle the clkdm again since idle was already denied
2003          * in _enable()
2004          */
2005         if (oh->clkdm && !(oh->flags & HWMOD_CLKDM_NOAUTO))
2006                 clkdm_deny_idle(oh->clkdm);
2007
2008         if (oh->flags & HWMOD_BLOCK_WFI)
2009                 cpu_idle_poll_ctrl(false);
2010         if (soc_ops.disable_module)
2011                 soc_ops.disable_module(oh);
2012
2013         /*
2014          * The module must be in idle mode before disabling any parents
2015          * clocks. Otherwise, the parent clock might be disabled before
2016          * the module transition is done, and thus will prevent the
2017          * transition to complete properly.
2018          */
2019         _disable_clocks(oh);
2020         if (oh->clkdm) {
2021                 clkdm_allow_idle(oh->clkdm);
2022                 clkdm_hwmod_disable(oh->clkdm, oh);
2023         }
2024
2025         oh->_state = _HWMOD_STATE_IDLE;
2026
2027         return 0;
2028 }
2029
2030 /**
2031  * _shutdown - shutdown an omap_hwmod
2032  * @oh: struct omap_hwmod *
2033  *
2034  * Shut down an omap_hwmod @oh.  This should be called when the driver
2035  * used for the hwmod is removed or unloaded or if the driver is not
2036  * used by the system.  Returns -EINVAL if the hwmod is in the wrong
2037  * state or returns 0.
2038  */
2039 static int _shutdown(struct omap_hwmod *oh)
2040 {
2041         int ret, i;
2042         u8 prev_state;
2043
2044         if (_are_all_hardreset_lines_asserted(oh))
2045                 return 0;
2046
2047         if (oh->_state != _HWMOD_STATE_IDLE &&
2048             oh->_state != _HWMOD_STATE_ENABLED) {
2049                 WARN(1, "omap_hwmod: %s: disabled state can only be entered from idle, or enabled state\n",
2050                         oh->name);
2051                 return -EINVAL;
2052         }
2053
2054         pr_debug("omap_hwmod: %s: disabling\n", oh->name);
2055
2056         if (oh->class->pre_shutdown) {
2057                 prev_state = oh->_state;
2058                 if (oh->_state == _HWMOD_STATE_IDLE)
2059                         _enable(oh);
2060                 ret = oh->class->pre_shutdown(oh);
2061                 if (ret) {
2062                         if (prev_state == _HWMOD_STATE_IDLE)
2063                                 _idle(oh);
2064                         return ret;
2065                 }
2066         }
2067
2068         if (oh->class->sysc) {
2069                 if (oh->_state == _HWMOD_STATE_IDLE)
2070                         _enable(oh);
2071                 _shutdown_sysc(oh);
2072         }
2073
2074         /* clocks and deps are already disabled in idle */
2075         if (oh->_state == _HWMOD_STATE_ENABLED) {
2076                 _del_initiator_dep(oh, mpu_oh);
2077                 /* XXX what about the other system initiators here? dma, dsp */
2078                 if (oh->flags & HWMOD_BLOCK_WFI)
2079                         cpu_idle_poll_ctrl(false);
2080                 if (soc_ops.disable_module)
2081                         soc_ops.disable_module(oh);
2082                 _disable_clocks(oh);
2083                 if (oh->clkdm)
2084                         clkdm_hwmod_disable(oh->clkdm, oh);
2085         }
2086         /* XXX Should this code also force-disable the optional clocks? */
2087
2088         for (i = 0; i < oh->rst_lines_cnt; i++)
2089                 _assert_hardreset(oh, oh->rst_lines[i].name);
2090
2091         oh->_state = _HWMOD_STATE_DISABLED;
2092
2093         return 0;
2094 }
2095
2096 static int of_dev_find_hwmod(struct device_node *np,
2097                              struct omap_hwmod *oh)
2098 {
2099         int count, i, res;
2100         const char *p;
2101
2102         count = of_property_count_strings(np, "ti,hwmods");
2103         if (count < 1)
2104                 return -ENODEV;
2105
2106         for (i = 0; i < count; i++) {
2107                 res = of_property_read_string_index(np, "ti,hwmods",
2108                                                     i, &p);
2109                 if (res)
2110                         continue;
2111                 if (!strcmp(p, oh->name)) {
2112                         pr_debug("omap_hwmod: dt %pOFn[%i] uses hwmod %s\n",
2113                                  np, i, oh->name);
2114                         return i;
2115                 }
2116         }
2117
2118         return -ENODEV;
2119 }
2120
2121 /**
2122  * of_dev_hwmod_lookup - look up needed hwmod from dt blob
2123  * @np: struct device_node *
2124  * @oh: struct omap_hwmod *
2125  * @index: index of the entry found
2126  * @found: struct device_node * found or NULL
2127  *
2128  * Parse the dt blob and find out needed hwmod. Recursive function is
2129  * implemented to take care hierarchical dt blob parsing.
2130  * Return: Returns 0 on success, -ENODEV when not found.
2131  */
2132 static int of_dev_hwmod_lookup(struct device_node *np,
2133                                struct omap_hwmod *oh,
2134                                int *index,
2135                                struct device_node **found)
2136 {
2137         struct device_node *np0 = NULL;
2138         int res;
2139
2140         res = of_dev_find_hwmod(np, oh);
2141         if (res >= 0) {
2142                 *found = np;
2143                 *index = res;
2144                 return 0;
2145         }
2146
2147         for_each_child_of_node(np, np0) {
2148                 struct device_node *fc;
2149                 int i;
2150
2151                 res = of_dev_hwmod_lookup(np0, oh, &i, &fc);
2152                 if (res == 0) {
2153                         *found = fc;
2154                         *index = i;
2155                         return 0;
2156                 }
2157         }
2158
2159         *found = NULL;
2160         *index = 0;
2161
2162         return -ENODEV;
2163 }
2164
2165 /**
2166  * omap_hwmod_fix_mpu_rt_idx - fix up mpu_rt_idx register offsets
2167  *
2168  * @oh: struct omap_hwmod *
2169  * @np: struct device_node *
2170  *
2171  * Fix up module register offsets for modules with mpu_rt_idx.
2172  * Only needed for cpsw with interconnect target module defined
2173  * in device tree while still using legacy hwmod platform data
2174  * for rev, sysc and syss registers.
2175  *
2176  * Can be removed when all cpsw hwmod platform data has been
2177  * dropped.
2178  */
2179 static void omap_hwmod_fix_mpu_rt_idx(struct omap_hwmod *oh,
2180                                       struct device_node *np,
2181                                       struct resource *res)
2182 {
2183         struct device_node *child = NULL;
2184         int error;
2185
2186         child = of_get_next_child(np, child);
2187         if (!child)
2188                 return;
2189
2190         error = of_address_to_resource(child, oh->mpu_rt_idx, res);
2191         if (error)
2192                 pr_err("%s: error mapping mpu_rt_idx: %i\n",
2193                        __func__, error);
2194 }
2195
2196 /**
2197  * omap_hwmod_parse_module_range - map module IO range from device tree
2198  * @oh: struct omap_hwmod *
2199  * @np: struct device_node *
2200  *
2201  * Parse the device tree range an interconnect target module provides
2202  * for it's child device IP blocks. This way we can support the old
2203  * "ti,hwmods" property with just dts data without a need for platform
2204  * data for IO resources. And we don't need all the child IP device
2205  * nodes available in the dts.
2206  */
2207 int omap_hwmod_parse_module_range(struct omap_hwmod *oh,
2208                                   struct device_node *np,
2209                                   struct resource *res)
2210 {
2211         struct property *prop;
2212         const __be32 *ranges;
2213         const char *name;
2214         u32 nr_addr, nr_size;
2215         u64 base, size;
2216         int len, error;
2217
2218         if (!res)
2219                 return -EINVAL;
2220
2221         ranges = of_get_property(np, "ranges", &len);
2222         if (!ranges)
2223                 return -ENOENT;
2224
2225         len /= sizeof(*ranges);
2226
2227         if (len < 3)
2228                 return -EINVAL;
2229
2230         of_property_for_each_string(np, "compatible", prop, name)
2231                 if (!strncmp("ti,sysc-", name, 8))
2232                         break;
2233
2234         if (!name)
2235                 return -ENOENT;
2236
2237         error = of_property_read_u32(np, "#address-cells", &nr_addr);
2238         if (error)
2239                 return -ENOENT;
2240
2241         error = of_property_read_u32(np, "#size-cells", &nr_size);
2242         if (error)
2243                 return -ENOENT;
2244
2245         if (nr_addr != 1 || nr_size != 1) {
2246                 pr_err("%s: invalid range for %s->%pOFn\n", __func__,
2247                        oh->name, np);
2248                 return -EINVAL;
2249         }
2250
2251         ranges++;
2252         base = of_translate_address(np, ranges++);
2253         size = be32_to_cpup(ranges);
2254
2255         pr_debug("omap_hwmod: %s %pOFn at 0x%llx size 0x%llx\n",
2256                  oh->name, np, base, size);
2257
2258         if (oh && oh->mpu_rt_idx) {
2259                 omap_hwmod_fix_mpu_rt_idx(oh, np, res);
2260
2261                 return 0;
2262         }
2263
2264         res->start = base;
2265         res->end = base + size - 1;
2266         res->flags = IORESOURCE_MEM;
2267
2268         return 0;
2269 }
2270
2271 /**
2272  * _init_mpu_rt_base - populate the virtual address for a hwmod
2273  * @oh: struct omap_hwmod * to locate the virtual address
2274  * @data: (unused, caller should pass NULL)
2275  * @index: index of the reg entry iospace in device tree
2276  * @np: struct device_node * of the IP block's device node in the DT data
2277  *
2278  * Cache the virtual address used by the MPU to access this IP block's
2279  * registers.  This address is needed early so the OCP registers that
2280  * are part of the device's address space can be ioremapped properly.
2281  *
2282  * If SYSC access is not needed, the registers will not be remapped
2283  * and non-availability of MPU access is not treated as an error.
2284  *
2285  * Returns 0 on success, -EINVAL if an invalid hwmod is passed, and
2286  * -ENXIO on absent or invalid register target address space.
2287  */
2288 static int __init _init_mpu_rt_base(struct omap_hwmod *oh, void *data,
2289                                     int index, struct device_node *np)
2290 {
2291         void __iomem *va_start = NULL;
2292         struct resource res;
2293         int error;
2294
2295         if (!oh)
2296                 return -EINVAL;
2297
2298         _save_mpu_port_index(oh);
2299
2300         /* if we don't need sysc access we don't need to ioremap */
2301         if (!oh->class->sysc)
2302                 return 0;
2303
2304         /* we can't continue without MPU PORT if we need sysc access */
2305         if (oh->_int_flags & _HWMOD_NO_MPU_PORT)
2306                 return -ENXIO;
2307
2308         if (!np) {
2309                 pr_err("omap_hwmod: %s: no dt node\n", oh->name);
2310                 return -ENXIO;
2311         }
2312
2313         /* Do we have a dts range for the interconnect target module? */
2314         error = omap_hwmod_parse_module_range(oh, np, &res);
2315         if (!error)
2316                 va_start = ioremap(res.start, resource_size(&res));
2317
2318         /* No ranges, rely on device reg entry */
2319         if (!va_start)
2320                 va_start = of_iomap(np, index + oh->mpu_rt_idx);
2321         if (!va_start) {
2322                 pr_err("omap_hwmod: %s: Missing dt reg%i for %pOF\n",
2323                        oh->name, index, np);
2324                 return -ENXIO;
2325         }
2326
2327         pr_debug("omap_hwmod: %s: MPU register target at va %p\n",
2328                  oh->name, va_start);
2329
2330         oh->_mpu_rt_va = va_start;
2331         return 0;
2332 }
2333
2334 static void __init parse_module_flags(struct omap_hwmod *oh,
2335                                       struct device_node *np)
2336 {
2337         if (of_find_property(np, "ti,no-reset-on-init", NULL))
2338                 oh->flags |= HWMOD_INIT_NO_RESET;
2339         if (of_find_property(np, "ti,no-idle-on-init", NULL))
2340                 oh->flags |= HWMOD_INIT_NO_IDLE;
2341         if (of_find_property(np, "ti,no-idle", NULL))
2342                 oh->flags |= HWMOD_NO_IDLE;
2343 }
2344
2345 /**
2346  * _init - initialize internal data for the hwmod @oh
2347  * @oh: struct omap_hwmod *
2348  * @n: (unused)
2349  *
2350  * Look up the clocks and the address space used by the MPU to access
2351  * registers belonging to the hwmod @oh.  @oh must already be
2352  * registered at this point.  This is the first of two phases for
2353  * hwmod initialization.  Code called here does not touch any hardware
2354  * registers, it simply prepares internal data structures.  Returns 0
2355  * upon success or if the hwmod isn't registered or if the hwmod's
2356  * address space is not defined, or -EINVAL upon failure.
2357  */
2358 static int __init _init(struct omap_hwmod *oh, void *data)
2359 {
2360         int r, index;
2361         struct device_node *np = NULL;
2362         struct device_node *bus;
2363
2364         if (oh->_state != _HWMOD_STATE_REGISTERED)
2365                 return 0;
2366
2367         bus = of_find_node_by_name(NULL, "ocp");
2368         if (!bus)
2369                 return -ENODEV;
2370
2371         r = of_dev_hwmod_lookup(bus, oh, &index, &np);
2372         if (r)
2373                 pr_debug("omap_hwmod: %s missing dt data\n", oh->name);
2374         else if (np && index)
2375                 pr_warn("omap_hwmod: %s using broken dt data from %pOFn\n",
2376                         oh->name, np);
2377
2378         r = _init_mpu_rt_base(oh, NULL, index, np);
2379         if (r < 0) {
2380                 WARN(1, "omap_hwmod: %s: doesn't have mpu register target base\n",
2381                      oh->name);
2382                 return 0;
2383         }
2384
2385         r = _init_clocks(oh, np);
2386         if (r < 0) {
2387                 WARN(1, "omap_hwmod: %s: couldn't init clocks\n", oh->name);
2388                 return -EINVAL;
2389         }
2390
2391         if (np) {
2392                 struct device_node *child;
2393
2394                 parse_module_flags(oh, np);
2395                 child = of_get_next_child(np, NULL);
2396                 if (child)
2397                         parse_module_flags(oh, child);
2398         }
2399
2400         oh->_state = _HWMOD_STATE_INITIALIZED;
2401
2402         return 0;
2403 }
2404
2405 /**
2406  * _setup_iclk_autoidle - configure an IP block's interface clocks
2407  * @oh: struct omap_hwmod *
2408  *
2409  * Set up the module's interface clocks.  XXX This function is still mostly
2410  * a stub; implementing this properly requires iclk autoidle usecounting in
2411  * the clock code.   No return value.
2412  */
2413 static void _setup_iclk_autoidle(struct omap_hwmod *oh)
2414 {
2415         struct omap_hwmod_ocp_if *os;
2416
2417         if (oh->_state != _HWMOD_STATE_INITIALIZED)
2418                 return;
2419
2420         list_for_each_entry(os, &oh->slave_ports, node) {
2421                 if (!os->_clk)
2422                         continue;
2423
2424                 if (os->flags & OCPIF_SWSUP_IDLE) {
2425                         /*
2426                          * we might have multiple users of one iclk with
2427                          * different requirements, disable autoidle when
2428                          * the module is enabled, e.g. dss iclk
2429                          */
2430                 } else {
2431                         /* we are enabling autoidle afterwards anyways */
2432                         clk_enable(os->_clk);
2433                 }
2434         }
2435
2436         return;
2437 }
2438
2439 /**
2440  * _setup_reset - reset an IP block during the setup process
2441  * @oh: struct omap_hwmod *
2442  *
2443  * Reset the IP block corresponding to the hwmod @oh during the setup
2444  * process.  The IP block is first enabled so it can be successfully
2445  * reset.  Returns 0 upon success or a negative error code upon
2446  * failure.
2447  */
2448 static int _setup_reset(struct omap_hwmod *oh)
2449 {
2450         int r = 0;
2451
2452         if (oh->_state != _HWMOD_STATE_INITIALIZED)
2453                 return -EINVAL;
2454
2455         if (oh->flags & HWMOD_EXT_OPT_MAIN_CLK)
2456                 return -EPERM;
2457
2458         if (oh->rst_lines_cnt == 0) {
2459                 r = _enable(oh);
2460                 if (r) {
2461                         pr_warn("omap_hwmod: %s: cannot be enabled for reset (%d)\n",
2462                                 oh->name, oh->_state);
2463                         return -EINVAL;
2464                 }
2465         }
2466
2467         if (!(oh->flags & HWMOD_INIT_NO_RESET))
2468                 r = _reset(oh);
2469
2470         return r;
2471 }
2472
2473 /**
2474  * _setup_postsetup - transition to the appropriate state after _setup
2475  * @oh: struct omap_hwmod *
2476  *
2477  * Place an IP block represented by @oh into a "post-setup" state --
2478  * either IDLE, ENABLED, or DISABLED.  ("post-setup" simply means that
2479  * this function is called at the end of _setup().)  The postsetup
2480  * state for an IP block can be changed by calling
2481  * omap_hwmod_enter_postsetup_state() early in the boot process,
2482  * before one of the omap_hwmod_setup*() functions are called for the
2483  * IP block.
2484  *
2485  * The IP block stays in this state until a PM runtime-based driver is
2486  * loaded for that IP block.  A post-setup state of IDLE is
2487  * appropriate for almost all IP blocks with runtime PM-enabled
2488  * drivers, since those drivers are able to enable the IP block.  A
2489  * post-setup state of ENABLED is appropriate for kernels with PM
2490  * runtime disabled.  The DISABLED state is appropriate for unusual IP
2491  * blocks such as the MPU WDTIMER on kernels without WDTIMER drivers
2492  * included, since the WDTIMER starts running on reset and will reset
2493  * the MPU if left active.
2494  *
2495  * This post-setup mechanism is deprecated.  Once all of the OMAP
2496  * drivers have been converted to use PM runtime, and all of the IP
2497  * block data and interconnect data is available to the hwmod code, it
2498  * should be possible to replace this mechanism with a "lazy reset"
2499  * arrangement.  In a "lazy reset" setup, each IP block is enabled
2500  * when the driver first probes, then all remaining IP blocks without
2501  * drivers are either shut down or enabled after the drivers have
2502  * loaded.  However, this cannot take place until the above
2503  * preconditions have been met, since otherwise the late reset code
2504  * has no way of knowing which IP blocks are in use by drivers, and
2505  * which ones are unused.
2506  *
2507  * No return value.
2508  */
2509 static void _setup_postsetup(struct omap_hwmod *oh)
2510 {
2511         u8 postsetup_state;
2512
2513         if (oh->rst_lines_cnt > 0)
2514                 return;
2515
2516         postsetup_state = oh->_postsetup_state;
2517         if (postsetup_state == _HWMOD_STATE_UNKNOWN)
2518                 postsetup_state = _HWMOD_STATE_ENABLED;
2519
2520         /*
2521          * XXX HWMOD_INIT_NO_IDLE does not belong in hwmod data -
2522          * it should be set by the core code as a runtime flag during startup
2523          */
2524         if ((oh->flags & (HWMOD_INIT_NO_IDLE | HWMOD_NO_IDLE)) &&
2525             (postsetup_state == _HWMOD_STATE_IDLE)) {
2526                 oh->_int_flags |= _HWMOD_SKIP_ENABLE;
2527                 postsetup_state = _HWMOD_STATE_ENABLED;
2528         }
2529
2530         if (postsetup_state == _HWMOD_STATE_IDLE)
2531                 _idle(oh);
2532         else if (postsetup_state == _HWMOD_STATE_DISABLED)
2533                 _shutdown(oh);
2534         else if (postsetup_state != _HWMOD_STATE_ENABLED)
2535                 WARN(1, "hwmod: %s: unknown postsetup state %d! defaulting to enabled\n",
2536                      oh->name, postsetup_state);
2537
2538         return;
2539 }
2540
2541 /**
2542  * _setup - prepare IP block hardware for use
2543  * @oh: struct omap_hwmod *
2544  * @n: (unused, pass NULL)
2545  *
2546  * Configure the IP block represented by @oh.  This may include
2547  * enabling the IP block, resetting it, and placing it into a
2548  * post-setup state, depending on the type of IP block and applicable
2549  * flags.  IP blocks are reset to prevent any previous configuration
2550  * by the bootloader or previous operating system from interfering
2551  * with power management or other parts of the system.  The reset can
2552  * be avoided; see omap_hwmod_no_setup_reset().  This is the second of
2553  * two phases for hwmod initialization.  Code called here generally
2554  * affects the IP block hardware, or system integration hardware
2555  * associated with the IP block.  Returns 0.
2556  */
2557 static int _setup(struct omap_hwmod *oh, void *data)
2558 {
2559         if (oh->_state != _HWMOD_STATE_INITIALIZED)
2560                 return 0;
2561
2562         if (oh->parent_hwmod) {
2563                 int r;
2564
2565                 r = _enable(oh->parent_hwmod);
2566                 WARN(r, "hwmod: %s: setup: failed to enable parent hwmod %s\n",
2567                      oh->name, oh->parent_hwmod->name);
2568         }
2569
2570         _setup_iclk_autoidle(oh);
2571
2572         if (!_setup_reset(oh))
2573                 _setup_postsetup(oh);
2574
2575         if (oh->parent_hwmod) {
2576                 u8 postsetup_state;
2577
2578                 postsetup_state = oh->parent_hwmod->_postsetup_state;
2579
2580                 if (postsetup_state == _HWMOD_STATE_IDLE)
2581                         _idle(oh->parent_hwmod);
2582                 else if (postsetup_state == _HWMOD_STATE_DISABLED)
2583                         _shutdown(oh->parent_hwmod);
2584                 else if (postsetup_state != _HWMOD_STATE_ENABLED)
2585                         WARN(1, "hwmod: %s: unknown postsetup state %d! defaulting to enabled\n",
2586                              oh->parent_hwmod->name, postsetup_state);
2587         }
2588
2589         return 0;
2590 }
2591
2592 /**
2593  * _register - register a struct omap_hwmod
2594  * @oh: struct omap_hwmod *
2595  *
2596  * Registers the omap_hwmod @oh.  Returns -EEXIST if an omap_hwmod
2597  * already has been registered by the same name; -EINVAL if the
2598  * omap_hwmod is in the wrong state, if @oh is NULL, if the
2599  * omap_hwmod's class field is NULL; if the omap_hwmod is missing a
2600  * name, or if the omap_hwmod's class is missing a name; or 0 upon
2601  * success.
2602  *
2603  * XXX The data should be copied into bootmem, so the original data
2604  * should be marked __initdata and freed after init.  This would allow
2605  * unneeded omap_hwmods to be freed on multi-OMAP configurations.  Note
2606  * that the copy process would be relatively complex due to the large number
2607  * of substructures.
2608  */
2609 static int _register(struct omap_hwmod *oh)
2610 {
2611         if (!oh || !oh->name || !oh->class || !oh->class->name ||
2612             (oh->_state != _HWMOD_STATE_UNKNOWN))
2613                 return -EINVAL;
2614
2615         pr_debug("omap_hwmod: %s: registering\n", oh->name);
2616
2617         if (_lookup(oh->name))
2618                 return -EEXIST;
2619
2620         list_add_tail(&oh->node, &omap_hwmod_list);
2621
2622         INIT_LIST_HEAD(&oh->slave_ports);
2623         spin_lock_init(&oh->_lock);
2624         lockdep_set_class(&oh->_lock, &oh->hwmod_key);
2625
2626         oh->_state = _HWMOD_STATE_REGISTERED;
2627
2628         /*
2629          * XXX Rather than doing a strcmp(), this should test a flag
2630          * set in the hwmod data, inserted by the autogenerator code.
2631          */
2632         if (!strcmp(oh->name, MPU_INITIATOR_NAME))
2633                 mpu_oh = oh;
2634
2635         return 0;
2636 }
2637
2638 /**
2639  * _add_link - add an interconnect between two IP blocks
2640  * @oi: pointer to a struct omap_hwmod_ocp_if record
2641  *
2642  * Add struct omap_hwmod_link records connecting the slave IP block
2643  * specified in @oi->slave to @oi.  This code is assumed to run before
2644  * preemption or SMP has been enabled, thus avoiding the need for
2645  * locking in this code.  Changes to this assumption will require
2646  * additional locking.  Returns 0.
2647  */
2648 static int _add_link(struct omap_hwmod_ocp_if *oi)
2649 {
2650         pr_debug("omap_hwmod: %s -> %s: adding link\n", oi->master->name,
2651                  oi->slave->name);
2652
2653         list_add(&oi->node, &oi->slave->slave_ports);
2654         oi->slave->slaves_cnt++;
2655
2656         return 0;
2657 }
2658
2659 /**
2660  * _register_link - register a struct omap_hwmod_ocp_if
2661  * @oi: struct omap_hwmod_ocp_if *
2662  *
2663  * Registers the omap_hwmod_ocp_if record @oi.  Returns -EEXIST if it
2664  * has already been registered; -EINVAL if @oi is NULL or if the
2665  * record pointed to by @oi is missing required fields; or 0 upon
2666  * success.
2667  *
2668  * XXX The data should be copied into bootmem, so the original data
2669  * should be marked __initdata and freed after init.  This would allow
2670  * unneeded omap_hwmods to be freed on multi-OMAP configurations.
2671  */
2672 static int __init _register_link(struct omap_hwmod_ocp_if *oi)
2673 {
2674         if (!oi || !oi->master || !oi->slave || !oi->user)
2675                 return -EINVAL;
2676
2677         if (oi->_int_flags & _OCPIF_INT_FLAGS_REGISTERED)
2678                 return -EEXIST;
2679
2680         pr_debug("omap_hwmod: registering link from %s to %s\n",
2681                  oi->master->name, oi->slave->name);
2682
2683         /*
2684          * Register the connected hwmods, if they haven't been
2685          * registered already
2686          */
2687         if (oi->master->_state != _HWMOD_STATE_REGISTERED)
2688                 _register(oi->master);
2689
2690         if (oi->slave->_state != _HWMOD_STATE_REGISTERED)
2691                 _register(oi->slave);
2692
2693         _add_link(oi);
2694
2695         oi->_int_flags |= _OCPIF_INT_FLAGS_REGISTERED;
2696
2697         return 0;
2698 }
2699
2700 /* Static functions intended only for use in soc_ops field function pointers */
2701
2702 /**
2703  * _omap2xxx_3xxx_wait_target_ready - wait for a module to leave slave idle
2704  * @oh: struct omap_hwmod *
2705  *
2706  * Wait for a module @oh to leave slave idle.  Returns 0 if the module
2707  * does not have an IDLEST bit or if the module successfully leaves
2708  * slave idle; otherwise, pass along the return value of the
2709  * appropriate *_cm*_wait_module_ready() function.
2710  */
2711 static int _omap2xxx_3xxx_wait_target_ready(struct omap_hwmod *oh)
2712 {
2713         if (!oh)
2714                 return -EINVAL;
2715
2716         if (oh->flags & HWMOD_NO_IDLEST)
2717                 return 0;
2718
2719         if (!_find_mpu_rt_port(oh))
2720                 return 0;
2721
2722         /* XXX check module SIDLEMODE, hardreset status, enabled clocks */
2723
2724         return omap_cm_wait_module_ready(0, oh->prcm.omap2.module_offs,
2725                                          oh->prcm.omap2.idlest_reg_id,
2726                                          oh->prcm.omap2.idlest_idle_bit);
2727 }
2728
2729 /**
2730  * _omap4_wait_target_ready - wait for a module to leave slave idle
2731  * @oh: struct omap_hwmod *
2732  *
2733  * Wait for a module @oh to leave slave idle.  Returns 0 if the module
2734  * does not have an IDLEST bit or if the module successfully leaves
2735  * slave idle; otherwise, pass along the return value of the
2736  * appropriate *_cm*_wait_module_ready() function.
2737  */
2738 static int _omap4_wait_target_ready(struct omap_hwmod *oh)
2739 {
2740         if (!oh)
2741                 return -EINVAL;
2742
2743         if (oh->flags & HWMOD_NO_IDLEST || !oh->clkdm)
2744                 return 0;
2745
2746         if (!_find_mpu_rt_port(oh))
2747                 return 0;
2748
2749         if (_omap4_clkctrl_managed_by_clkfwk(oh))
2750                 return 0;
2751
2752         if (!_omap4_has_clkctrl_clock(oh))
2753                 return 0;
2754
2755         /* XXX check module SIDLEMODE, hardreset status */
2756
2757         return omap_cm_wait_module_ready(oh->clkdm->prcm_partition,
2758                                          oh->clkdm->cm_inst,
2759                                          oh->prcm.omap4.clkctrl_offs, 0);
2760 }
2761
2762 /**
2763  * _omap2_assert_hardreset - call OMAP2 PRM hardreset fn with hwmod args
2764  * @oh: struct omap_hwmod * to assert hardreset
2765  * @ohri: hardreset line data
2766  *
2767  * Call omap2_prm_assert_hardreset() with parameters extracted from
2768  * the hwmod @oh and the hardreset line data @ohri.  Only intended for
2769  * use as an soc_ops function pointer.  Passes along the return value
2770  * from omap2_prm_assert_hardreset().  XXX This function is scheduled
2771  * for removal when the PRM code is moved into drivers/.
2772  */
2773 static int _omap2_assert_hardreset(struct omap_hwmod *oh,
2774                                    struct omap_hwmod_rst_info *ohri)
2775 {
2776         return omap_prm_assert_hardreset(ohri->rst_shift, 0,
2777                                          oh->prcm.omap2.module_offs, 0);
2778 }
2779
2780 /**
2781  * _omap2_deassert_hardreset - call OMAP2 PRM hardreset fn with hwmod args
2782  * @oh: struct omap_hwmod * to deassert hardreset
2783  * @ohri: hardreset line data
2784  *
2785  * Call omap2_prm_deassert_hardreset() with parameters extracted from
2786  * the hwmod @oh and the hardreset line data @ohri.  Only intended for
2787  * use as an soc_ops function pointer.  Passes along the return value
2788  * from omap2_prm_deassert_hardreset().  XXX This function is
2789  * scheduled for removal when the PRM code is moved into drivers/.
2790  */
2791 static int _omap2_deassert_hardreset(struct omap_hwmod *oh,
2792                                      struct omap_hwmod_rst_info *ohri)
2793 {
2794         return omap_prm_deassert_hardreset(ohri->rst_shift, ohri->st_shift, 0,
2795                                            oh->prcm.omap2.module_offs, 0, 0);
2796 }
2797
2798 /**
2799  * _omap2_is_hardreset_asserted - call OMAP2 PRM hardreset fn with hwmod args
2800  * @oh: struct omap_hwmod * to test hardreset
2801  * @ohri: hardreset line data
2802  *
2803  * Call omap2_prm_is_hardreset_asserted() with parameters extracted
2804  * from the hwmod @oh and the hardreset line data @ohri.  Only
2805  * intended for use as an soc_ops function pointer.  Passes along the
2806  * return value from omap2_prm_is_hardreset_asserted().  XXX This
2807  * function is scheduled for removal when the PRM code is moved into
2808  * drivers/.
2809  */
2810 static int _omap2_is_hardreset_asserted(struct omap_hwmod *oh,
2811                                         struct omap_hwmod_rst_info *ohri)
2812 {
2813         return omap_prm_is_hardreset_asserted(ohri->st_shift, 0,
2814                                               oh->prcm.omap2.module_offs, 0);
2815 }
2816
2817 /**
2818  * _omap4_assert_hardreset - call OMAP4 PRM hardreset fn with hwmod args
2819  * @oh: struct omap_hwmod * to assert hardreset
2820  * @ohri: hardreset line data
2821  *
2822  * Call omap4_prminst_assert_hardreset() with parameters extracted
2823  * from the hwmod @oh and the hardreset line data @ohri.  Only
2824  * intended for use as an soc_ops function pointer.  Passes along the
2825  * return value from omap4_prminst_assert_hardreset().  XXX This
2826  * function is scheduled for removal when the PRM code is moved into
2827  * drivers/.
2828  */
2829 static int _omap4_assert_hardreset(struct omap_hwmod *oh,
2830                                    struct omap_hwmod_rst_info *ohri)
2831 {
2832         if (!oh->clkdm)
2833                 return -EINVAL;
2834
2835         return omap_prm_assert_hardreset(ohri->rst_shift,
2836                                          oh->clkdm->pwrdm.ptr->prcm_partition,
2837                                          oh->clkdm->pwrdm.ptr->prcm_offs,
2838                                          oh->prcm.omap4.rstctrl_offs);
2839 }
2840
2841 /**
2842  * _omap4_deassert_hardreset - call OMAP4 PRM hardreset fn with hwmod args
2843  * @oh: struct omap_hwmod * to deassert hardreset
2844  * @ohri: hardreset line data
2845  *
2846  * Call omap4_prminst_deassert_hardreset() with parameters extracted
2847  * from the hwmod @oh and the hardreset line data @ohri.  Only
2848  * intended for use as an soc_ops function pointer.  Passes along the
2849  * return value from omap4_prminst_deassert_hardreset().  XXX This
2850  * function is scheduled for removal when the PRM code is moved into
2851  * drivers/.
2852  */
2853 static int _omap4_deassert_hardreset(struct omap_hwmod *oh,
2854                                      struct omap_hwmod_rst_info *ohri)
2855 {
2856         if (!oh->clkdm)
2857                 return -EINVAL;
2858
2859         if (ohri->st_shift)
2860                 pr_err("omap_hwmod: %s: %s: hwmod data error: OMAP4 does not support st_shift\n",
2861                        oh->name, ohri->name);
2862         return omap_prm_deassert_hardreset(ohri->rst_shift, ohri->rst_shift,
2863                                            oh->clkdm->pwrdm.ptr->prcm_partition,
2864                                            oh->clkdm->pwrdm.ptr->prcm_offs,
2865                                            oh->prcm.omap4.rstctrl_offs,
2866                                            oh->prcm.omap4.rstctrl_offs +
2867                                            OMAP4_RST_CTRL_ST_OFFSET);
2868 }
2869
2870 /**
2871  * _omap4_is_hardreset_asserted - call OMAP4 PRM hardreset fn with hwmod args
2872  * @oh: struct omap_hwmod * to test hardreset
2873  * @ohri: hardreset line data
2874  *
2875  * Call omap4_prminst_is_hardreset_asserted() with parameters
2876  * extracted from the hwmod @oh and the hardreset line data @ohri.
2877  * Only intended for use as an soc_ops function pointer.  Passes along
2878  * the return value from omap4_prminst_is_hardreset_asserted().  XXX
2879  * This function is scheduled for removal when the PRM code is moved
2880  * into drivers/.
2881  */
2882 static int _omap4_is_hardreset_asserted(struct omap_hwmod *oh,
2883                                         struct omap_hwmod_rst_info *ohri)
2884 {
2885         if (!oh->clkdm)
2886                 return -EINVAL;
2887
2888         return omap_prm_is_hardreset_asserted(ohri->rst_shift,
2889                                               oh->clkdm->pwrdm.ptr->
2890                                               prcm_partition,
2891                                               oh->clkdm->pwrdm.ptr->prcm_offs,
2892                                               oh->prcm.omap4.rstctrl_offs);
2893 }
2894
2895 /**
2896  * _omap4_disable_direct_prcm - disable direct PRCM control for hwmod
2897  * @oh: struct omap_hwmod * to disable control for
2898  *
2899  * Disables direct PRCM clkctrl done by hwmod core. Instead, the hwmod
2900  * will be using its main_clk to enable/disable the module. Returns
2901  * 0 if successful.
2902  */
2903 static int _omap4_disable_direct_prcm(struct omap_hwmod *oh)
2904 {
2905         if (!oh)
2906                 return -EINVAL;
2907
2908         oh->prcm.omap4.flags |= HWMOD_OMAP4_CLKFWK_CLKCTR_CLOCK;
2909
2910         return 0;
2911 }
2912
2913 /**
2914  * _am33xx_deassert_hardreset - call AM33XX PRM hardreset fn with hwmod args
2915  * @oh: struct omap_hwmod * to deassert hardreset
2916  * @ohri: hardreset line data
2917  *
2918  * Call am33xx_prminst_deassert_hardreset() with parameters extracted
2919  * from the hwmod @oh and the hardreset line data @ohri.  Only
2920  * intended for use as an soc_ops function pointer.  Passes along the
2921  * return value from am33xx_prminst_deassert_hardreset().  XXX This
2922  * function is scheduled for removal when the PRM code is moved into
2923  * drivers/.
2924  */
2925 static int _am33xx_deassert_hardreset(struct omap_hwmod *oh,
2926                                      struct omap_hwmod_rst_info *ohri)
2927 {
2928         return omap_prm_deassert_hardreset(ohri->rst_shift, ohri->st_shift,
2929                                            oh->clkdm->pwrdm.ptr->prcm_partition,
2930                                            oh->clkdm->pwrdm.ptr->prcm_offs,
2931                                            oh->prcm.omap4.rstctrl_offs,
2932                                            oh->prcm.omap4.rstst_offs);
2933 }
2934
2935 /* Public functions */
2936
2937 u32 omap_hwmod_read(struct omap_hwmod *oh, u16 reg_offs)
2938 {
2939         if (oh->flags & HWMOD_16BIT_REG)
2940                 return readw_relaxed(oh->_mpu_rt_va + reg_offs);
2941         else
2942                 return readl_relaxed(oh->_mpu_rt_va + reg_offs);
2943 }
2944
2945 void omap_hwmod_write(u32 v, struct omap_hwmod *oh, u16 reg_offs)
2946 {
2947         if (oh->flags & HWMOD_16BIT_REG)
2948                 writew_relaxed(v, oh->_mpu_rt_va + reg_offs);
2949         else
2950                 writel_relaxed(v, oh->_mpu_rt_va + reg_offs);
2951 }
2952
2953 /**
2954  * omap_hwmod_softreset - reset a module via SYSCONFIG.SOFTRESET bit
2955  * @oh: struct omap_hwmod *
2956  *
2957  * This is a public function exposed to drivers. Some drivers may need to do
2958  * some settings before and after resetting the device.  Those drivers after
2959  * doing the necessary settings could use this function to start a reset by
2960  * setting the SYSCONFIG.SOFTRESET bit.
2961  */
2962 int omap_hwmod_softreset(struct omap_hwmod *oh)
2963 {
2964         u32 v;
2965         int ret;
2966
2967         if (!oh || !(oh->_sysc_cache))
2968                 return -EINVAL;
2969
2970         v = oh->_sysc_cache;
2971         ret = _set_softreset(oh, &v);
2972         if (ret)
2973                 goto error;
2974         _write_sysconfig(v, oh);
2975
2976         ret = _clear_softreset(oh, &v);
2977         if (ret)
2978                 goto error;
2979         _write_sysconfig(v, oh);
2980
2981 error:
2982         return ret;
2983 }
2984
2985 /**
2986  * omap_hwmod_lookup - look up a registered omap_hwmod by name
2987  * @name: name of the omap_hwmod to look up
2988  *
2989  * Given a @name of an omap_hwmod, return a pointer to the registered
2990  * struct omap_hwmod *, or NULL upon error.
2991  */
2992 struct omap_hwmod *omap_hwmod_lookup(const char *name)
2993 {
2994         struct omap_hwmod *oh;
2995
2996         if (!name)
2997                 return NULL;
2998
2999         oh = _lookup(name);
3000
3001         return oh;
3002 }
3003
3004 /**
3005  * omap_hwmod_for_each - call function for each registered omap_hwmod
3006  * @fn: pointer to a callback function
3007  * @data: void * data to pass to callback function
3008  *
3009  * Call @fn for each registered omap_hwmod, passing @data to each
3010  * function.  @fn must return 0 for success or any other value for
3011  * failure.  If @fn returns non-zero, the iteration across omap_hwmods
3012  * will stop and the non-zero return value will be passed to the
3013  * caller of omap_hwmod_for_each().  @fn is called with
3014  * omap_hwmod_for_each() held.
3015  */
3016 int omap_hwmod_for_each(int (*fn)(struct omap_hwmod *oh, void *data),
3017                         void *data)
3018 {
3019         struct omap_hwmod *temp_oh;
3020         int ret = 0;
3021
3022         if (!fn)
3023                 return -EINVAL;
3024
3025         list_for_each_entry(temp_oh, &omap_hwmod_list, node) {
3026                 ret = (*fn)(temp_oh, data);
3027                 if (ret)
3028                         break;
3029         }
3030
3031         return ret;
3032 }
3033
3034 /**
3035  * omap_hwmod_register_links - register an array of hwmod links
3036  * @ois: pointer to an array of omap_hwmod_ocp_if to register
3037  *
3038  * Intended to be called early in boot before the clock framework is
3039  * initialized.  If @ois is not null, will register all omap_hwmods
3040  * listed in @ois that are valid for this chip.  Returns -EINVAL if
3041  * omap_hwmod_init() hasn't been called before calling this function,
3042  * -ENOMEM if the link memory area can't be allocated, or 0 upon
3043  * success.
3044  */
3045 int __init omap_hwmod_register_links(struct omap_hwmod_ocp_if **ois)
3046 {
3047         int r, i;
3048
3049         if (!inited)
3050                 return -EINVAL;
3051
3052         if (!ois)
3053                 return 0;
3054
3055         if (ois[0] == NULL) /* Empty list */
3056                 return 0;
3057
3058         i = 0;
3059         do {
3060                 r = _register_link(ois[i]);
3061                 WARN(r && r != -EEXIST,
3062                      "omap_hwmod: _register_link(%s -> %s) returned %d\n",
3063                      ois[i]->master->name, ois[i]->slave->name, r);
3064         } while (ois[++i]);
3065
3066         return 0;
3067 }
3068
3069 /**
3070  * _ensure_mpu_hwmod_is_setup - ensure the MPU SS hwmod is init'ed and set up
3071  * @oh: pointer to the hwmod currently being set up (usually not the MPU)
3072  *
3073  * If the hwmod data corresponding to the MPU subsystem IP block
3074  * hasn't been initialized and set up yet, do so now.  This must be
3075  * done first since sleep dependencies may be added from other hwmods
3076  * to the MPU.  Intended to be called only by omap_hwmod_setup*().  No
3077  * return value.
3078  */
3079 static void __init _ensure_mpu_hwmod_is_setup(struct omap_hwmod *oh)
3080 {
3081         if (!mpu_oh || mpu_oh->_state == _HWMOD_STATE_UNKNOWN)
3082                 pr_err("omap_hwmod: %s: MPU initiator hwmod %s not yet registered\n",
3083                        __func__, MPU_INITIATOR_NAME);
3084         else if (mpu_oh->_state == _HWMOD_STATE_REGISTERED && oh != mpu_oh)
3085                 omap_hwmod_setup_one(MPU_INITIATOR_NAME);
3086 }
3087
3088 /**
3089  * omap_hwmod_setup_one - set up a single hwmod
3090  * @oh_name: const char * name of the already-registered hwmod to set up
3091  *
3092  * Initialize and set up a single hwmod.  Intended to be used for a
3093  * small number of early devices, such as the timer IP blocks used for
3094  * the scheduler clock.  Must be called after omap2_clk_init().
3095  * Resolves the struct clk names to struct clk pointers for each
3096  * registered omap_hwmod.  Also calls _setup() on each hwmod.  Returns
3097  * -EINVAL upon error or 0 upon success.
3098  */
3099 int __init omap_hwmod_setup_one(const char *oh_name)
3100 {
3101         struct omap_hwmod *oh;
3102
3103         pr_debug("omap_hwmod: %s: %s\n", oh_name, __func__);
3104
3105         oh = _lookup(oh_name);
3106         if (!oh) {
3107                 WARN(1, "omap_hwmod: %s: hwmod not yet registered\n", oh_name);
3108                 return -EINVAL;
3109         }
3110
3111         _ensure_mpu_hwmod_is_setup(oh);
3112
3113         _init(oh, NULL);
3114         _setup(oh, NULL);
3115
3116         return 0;
3117 }
3118
3119 static void omap_hwmod_check_one(struct device *dev,
3120                                  const char *name, s8 v1, u8 v2)
3121 {
3122         if (v1 < 0)
3123                 return;
3124
3125         if (v1 != v2)
3126                 dev_warn(dev, "%s %d != %d\n", name, v1, v2);
3127 }
3128
3129 /**
3130  * omap_hwmod_check_sysc - check sysc against platform sysc
3131  * @dev: struct device
3132  * @data: module data
3133  * @sysc_fields: new sysc configuration
3134  */
3135 static int omap_hwmod_check_sysc(struct device *dev,
3136                                  const struct ti_sysc_module_data *data,
3137                                  struct sysc_regbits *sysc_fields)
3138 {
3139         const struct sysc_regbits *regbits = data->cap->regbits;
3140
3141         omap_hwmod_check_one(dev, "dmadisable_shift",
3142                              regbits->dmadisable_shift,
3143                              sysc_fields->dmadisable_shift);
3144         omap_hwmod_check_one(dev, "midle_shift",
3145                              regbits->midle_shift,
3146                              sysc_fields->midle_shift);
3147         omap_hwmod_check_one(dev, "sidle_shift",
3148                              regbits->sidle_shift,
3149                              sysc_fields->sidle_shift);
3150         omap_hwmod_check_one(dev, "clkact_shift",
3151                              regbits->clkact_shift,
3152                              sysc_fields->clkact_shift);
3153         omap_hwmod_check_one(dev, "enwkup_shift",
3154                              regbits->enwkup_shift,
3155                              sysc_fields->enwkup_shift);
3156         omap_hwmod_check_one(dev, "srst_shift",
3157                              regbits->srst_shift,
3158                              sysc_fields->srst_shift);
3159         omap_hwmod_check_one(dev, "autoidle_shift",
3160                              regbits->autoidle_shift,
3161                              sysc_fields->autoidle_shift);
3162
3163         return 0;
3164 }
3165
3166 /**
3167  * omap_hwmod_init_regbits - init sysconfig specific register bits
3168  * @dev: struct device
3169  * @data: module data
3170  * @sysc_fields: new sysc configuration
3171  */
3172 static int omap_hwmod_init_regbits(struct device *dev,
3173                                    const struct ti_sysc_module_data *data,
3174                                    struct sysc_regbits **sysc_fields)
3175 {
3176         *sysc_fields = NULL;
3177
3178         switch (data->cap->type) {
3179         case TI_SYSC_OMAP2:
3180         case TI_SYSC_OMAP2_TIMER:
3181                 *sysc_fields = &omap_hwmod_sysc_type1;
3182                 break;
3183         case TI_SYSC_OMAP3_SHAM:
3184                 *sysc_fields = &omap3_sham_sysc_fields;
3185                 break;
3186         case TI_SYSC_OMAP3_AES:
3187                 *sysc_fields = &omap3xxx_aes_sysc_fields;
3188                 break;
3189         case TI_SYSC_OMAP4:
3190         case TI_SYSC_OMAP4_TIMER:
3191                 *sysc_fields = &omap_hwmod_sysc_type2;
3192                 break;
3193         case TI_SYSC_OMAP4_SIMPLE:
3194                 *sysc_fields = &omap_hwmod_sysc_type3;
3195                 break;
3196         case TI_SYSC_OMAP34XX_SR:
3197                 *sysc_fields = &omap34xx_sr_sysc_fields;
3198                 break;
3199         case TI_SYSC_OMAP36XX_SR:
3200                 *sysc_fields = &omap36xx_sr_sysc_fields;
3201                 break;
3202         case TI_SYSC_OMAP4_SR:
3203                 *sysc_fields = &omap36xx_sr_sysc_fields;
3204                 break;
3205         case TI_SYSC_OMAP4_MCASP:
3206                 *sysc_fields = &omap_hwmod_sysc_type_mcasp;
3207                 break;
3208         case TI_SYSC_OMAP4_USB_HOST_FS:
3209                 *sysc_fields = &omap_hwmod_sysc_type_usb_host_fs;
3210                 break;
3211         default:
3212                 return -EINVAL;
3213         }
3214
3215         return omap_hwmod_check_sysc(dev, data, *sysc_fields);
3216 }
3217
3218 /**
3219  * omap_hwmod_init_reg_offs - initialize sysconfig register offsets
3220  * @dev: struct device
3221  * @data: module data
3222  * @rev_offs: revision register offset
3223  * @sysc_offs: sysc register offset
3224  * @syss_offs: syss register offset
3225  */
3226 static int omap_hwmod_init_reg_offs(struct device *dev,
3227                                     const struct ti_sysc_module_data *data,
3228                                     s32 *rev_offs, s32 *sysc_offs,
3229                                     s32 *syss_offs)
3230 {
3231         *rev_offs = -ENODEV;
3232         *sysc_offs = 0;
3233         *syss_offs = 0;
3234
3235         if (data->offsets[SYSC_REVISION] >= 0)
3236                 *rev_offs = data->offsets[SYSC_REVISION];
3237
3238         if (data->offsets[SYSC_SYSCONFIG] >= 0)
3239                 *sysc_offs = data->offsets[SYSC_SYSCONFIG];
3240
3241         if (data->offsets[SYSC_SYSSTATUS] >= 0)
3242                 *syss_offs = data->offsets[SYSC_SYSSTATUS];
3243
3244         return 0;
3245 }
3246
3247 /**
3248  * omap_hwmod_init_sysc_flags - initialize sysconfig features
3249  * @dev: struct device
3250  * @data: module data
3251  * @sysc_flags: module configuration
3252  */
3253 static int omap_hwmod_init_sysc_flags(struct device *dev,
3254                                       const struct ti_sysc_module_data *data,
3255                                       u32 *sysc_flags)
3256 {
3257         *sysc_flags = 0;
3258
3259         switch (data->cap->type) {
3260         case TI_SYSC_OMAP2:
3261         case TI_SYSC_OMAP2_TIMER:
3262                 /* See SYSC_OMAP2_* in include/dt-bindings/bus/ti-sysc.h */
3263                 if (data->cfg->sysc_val & SYSC_OMAP2_CLOCKACTIVITY)
3264                         *sysc_flags |= SYSC_HAS_CLOCKACTIVITY;
3265                 if (data->cfg->sysc_val & SYSC_OMAP2_EMUFREE)
3266                         *sysc_flags |= SYSC_HAS_EMUFREE;
3267                 if (data->cfg->sysc_val & SYSC_OMAP2_ENAWAKEUP)
3268                         *sysc_flags |= SYSC_HAS_ENAWAKEUP;
3269                 if (data->cfg->sysc_val & SYSC_OMAP2_SOFTRESET)
3270                         *sysc_flags |= SYSC_HAS_SOFTRESET;
3271                 if (data->cfg->sysc_val & SYSC_OMAP2_AUTOIDLE)
3272                         *sysc_flags |= SYSC_HAS_AUTOIDLE;
3273                 break;
3274         case TI_SYSC_OMAP4:
3275         case TI_SYSC_OMAP4_TIMER:
3276                 /* See SYSC_OMAP4_* in include/dt-bindings/bus/ti-sysc.h */
3277                 if (data->cfg->sysc_val & SYSC_OMAP4_DMADISABLE)
3278                         *sysc_flags |= SYSC_HAS_DMADISABLE;
3279                 if (data->cfg->sysc_val & SYSC_OMAP4_FREEEMU)
3280                         *sysc_flags |= SYSC_HAS_EMUFREE;
3281                 if (data->cfg->sysc_val & SYSC_OMAP4_SOFTRESET)
3282                         *sysc_flags |= SYSC_HAS_SOFTRESET;
3283                 break;
3284         case TI_SYSC_OMAP34XX_SR:
3285         case TI_SYSC_OMAP36XX_SR:
3286                 /* See SYSC_OMAP3_SR_* in include/dt-bindings/bus/ti-sysc.h */
3287                 if (data->cfg->sysc_val & SYSC_OMAP3_SR_ENAWAKEUP)
3288                         *sysc_flags |= SYSC_HAS_ENAWAKEUP;
3289                 break;
3290         default:
3291                 if (data->cap->regbits->emufree_shift >= 0)
3292                         *sysc_flags |= SYSC_HAS_EMUFREE;
3293                 if (data->cap->regbits->enwkup_shift >= 0)
3294                         *sysc_flags |= SYSC_HAS_ENAWAKEUP;
3295                 if (data->cap->regbits->srst_shift >= 0)
3296                         *sysc_flags |= SYSC_HAS_SOFTRESET;
3297                 if (data->cap->regbits->autoidle_shift >= 0)
3298                         *sysc_flags |= SYSC_HAS_AUTOIDLE;
3299                 break;
3300         }
3301
3302         if (data->cap->regbits->midle_shift >= 0 &&
3303             data->cfg->midlemodes)
3304                 *sysc_flags |= SYSC_HAS_MIDLEMODE;
3305
3306         if (data->cap->regbits->sidle_shift >= 0 &&
3307             data->cfg->sidlemodes)
3308                 *sysc_flags |= SYSC_HAS_SIDLEMODE;
3309
3310         if (data->cfg->quirks & SYSC_QUIRK_UNCACHED)
3311                 *sysc_flags |= SYSC_NO_CACHE;
3312         if (data->cfg->quirks & SYSC_QUIRK_RESET_STATUS)
3313                 *sysc_flags |= SYSC_HAS_RESET_STATUS;
3314
3315         if (data->cfg->syss_mask & 1)
3316                 *sysc_flags |= SYSS_HAS_RESET_STATUS;
3317
3318         return 0;
3319 }
3320
3321 /**
3322  * omap_hwmod_init_idlemodes - initialize module idle modes
3323  * @dev: struct device
3324  * @data: module data
3325  * @idlemodes: module supported idle modes
3326  */
3327 static int omap_hwmod_init_idlemodes(struct device *dev,
3328                                      const struct ti_sysc_module_data *data,
3329                                      u32 *idlemodes)
3330 {
3331         *idlemodes = 0;
3332
3333         if (data->cfg->midlemodes & BIT(SYSC_IDLE_FORCE))
3334                 *idlemodes |= MSTANDBY_FORCE;
3335         if (data->cfg->midlemodes & BIT(SYSC_IDLE_NO))
3336                 *idlemodes |= MSTANDBY_NO;
3337         if (data->cfg->midlemodes & BIT(SYSC_IDLE_SMART))
3338                 *idlemodes |= MSTANDBY_SMART;
3339         if (data->cfg->midlemodes & BIT(SYSC_IDLE_SMART_WKUP))
3340                 *idlemodes |= MSTANDBY_SMART_WKUP;
3341
3342         if (data->cfg->sidlemodes & BIT(SYSC_IDLE_FORCE))
3343                 *idlemodes |= SIDLE_FORCE;
3344         if (data->cfg->sidlemodes & BIT(SYSC_IDLE_NO))
3345                 *idlemodes |= SIDLE_NO;
3346         if (data->cfg->sidlemodes & BIT(SYSC_IDLE_SMART))
3347                 *idlemodes |= SIDLE_SMART;
3348         if (data->cfg->sidlemodes & BIT(SYSC_IDLE_SMART_WKUP))
3349                 *idlemodes |= SIDLE_SMART_WKUP;
3350
3351         return 0;
3352 }
3353
3354 /**
3355  * omap_hwmod_check_module - check new module against platform data
3356  * @dev: struct device
3357  * @oh: module
3358  * @data: new module data
3359  * @sysc_fields: sysc register bits
3360  * @rev_offs: revision register offset
3361  * @sysc_offs: sysconfig register offset
3362  * @syss_offs: sysstatus register offset
3363  * @sysc_flags: sysc specific flags
3364  * @idlemodes: sysc supported idlemodes
3365  */
3366 static int omap_hwmod_check_module(struct device *dev,
3367                                    struct omap_hwmod *oh,
3368                                    const struct ti_sysc_module_data *data,
3369                                    struct sysc_regbits *sysc_fields,
3370                                    s32 rev_offs, s32 sysc_offs,
3371                                    s32 syss_offs, u32 sysc_flags,
3372                                    u32 idlemodes)
3373 {
3374         if (!oh->class->sysc)
3375                 return -ENODEV;
3376
3377         if (sysc_fields != oh->class->sysc->sysc_fields)
3378                 dev_warn(dev, "sysc_fields %p != %p\n", sysc_fields,
3379                          oh->class->sysc->sysc_fields);
3380
3381         if (rev_offs != oh->class->sysc->rev_offs)
3382                 dev_warn(dev, "rev_offs %08x != %08x\n", rev_offs,
3383                          oh->class->sysc->rev_offs);
3384         if (sysc_offs != oh->class->sysc->sysc_offs)
3385                 dev_warn(dev, "sysc_offs %08x != %08x\n", sysc_offs,
3386                          oh->class->sysc->sysc_offs);
3387         if (syss_offs != oh->class->sysc->syss_offs)
3388                 dev_warn(dev, "syss_offs %08x != %08x\n", syss_offs,
3389                          oh->class->sysc->syss_offs);
3390
3391         if (sysc_flags != oh->class->sysc->sysc_flags)
3392                 dev_warn(dev, "sysc_flags %08x != %08x\n", sysc_flags,
3393                          oh->class->sysc->sysc_flags);
3394
3395         if (idlemodes != oh->class->sysc->idlemodes)
3396                 dev_warn(dev, "idlemodes %08x != %08x\n", idlemodes,
3397                          oh->class->sysc->idlemodes);
3398
3399         if (data->cfg->srst_udelay != oh->class->sysc->srst_udelay)
3400                 dev_warn(dev, "srst_udelay %i != %i\n",
3401                          data->cfg->srst_udelay,
3402                          oh->class->sysc->srst_udelay);
3403
3404         return 0;
3405 }
3406
3407 /**
3408  * omap_hwmod_allocate_module - allocate new module
3409  * @dev: struct device
3410  * @oh: module
3411  * @sysc_fields: sysc register bits
3412  * @clockdomain: clockdomain
3413  * @rev_offs: revision register offset
3414  * @sysc_offs: sysconfig register offset
3415  * @syss_offs: sysstatus register offset
3416  * @sysc_flags: sysc specific flags
3417  * @idlemodes: sysc supported idlemodes
3418  *
3419  * Note that the allocations here cannot use devm as ti-sysc can rebind.
3420  */
3421 static int omap_hwmod_allocate_module(struct device *dev, struct omap_hwmod *oh,
3422                                       const struct ti_sysc_module_data *data,
3423                                       struct sysc_regbits *sysc_fields,
3424                                       struct clockdomain *clkdm,
3425                                       s32 rev_offs, s32 sysc_offs,
3426                                       s32 syss_offs, u32 sysc_flags,
3427                                       u32 idlemodes)
3428 {
3429         struct omap_hwmod_class_sysconfig *sysc;
3430         struct omap_hwmod_class *class = NULL;
3431         struct omap_hwmod_ocp_if *oi = NULL;
3432         void __iomem *regs = NULL;
3433         unsigned long flags;
3434
3435         sysc = kzalloc(sizeof(*sysc), GFP_KERNEL);
3436         if (!sysc)
3437                 return -ENOMEM;
3438
3439         sysc->sysc_fields = sysc_fields;
3440         sysc->rev_offs = rev_offs;
3441         sysc->sysc_offs = sysc_offs;
3442         sysc->syss_offs = syss_offs;
3443         sysc->sysc_flags = sysc_flags;
3444         sysc->idlemodes = idlemodes;
3445         sysc->srst_udelay = data->cfg->srst_udelay;
3446
3447         if (!oh->_mpu_rt_va) {
3448                 regs = ioremap(data->module_pa,
3449                                data->module_size);
3450                 if (!regs)
3451                         return -ENOMEM;
3452         }
3453
3454         /*
3455          * We may need a new oh->class as the other devices in the same class
3456          * may not yet have ioremapped their registers.
3457          */
3458         if (oh->class->name && strcmp(oh->class->name, data->name)) {
3459                 class = kmemdup(oh->class, sizeof(*oh->class), GFP_KERNEL);
3460                 if (!class)
3461                         return -ENOMEM;
3462         }
3463
3464         if (list_empty(&oh->slave_ports)) {
3465                 oi = kcalloc(1, sizeof(*oi), GFP_KERNEL);
3466                 if (!oi)
3467                         return -ENOMEM;
3468
3469                 /*
3470                  * Note that we assume interconnect interface clocks will be
3471                  * managed by the interconnect driver for OCPIF_SWSUP_IDLE case
3472                  * on omap24xx and omap3.
3473                  */
3474                 oi->slave = oh;
3475                 oi->user = OCP_USER_MPU | OCP_USER_SDMA;
3476         }
3477
3478         spin_lock_irqsave(&oh->_lock, flags);
3479         if (regs)
3480                 oh->_mpu_rt_va = regs;
3481         if (class)
3482                 oh->class = class;
3483         oh->class->sysc = sysc;
3484         if (oi)
3485                 _add_link(oi);
3486         if (clkdm)
3487                 oh->clkdm = clkdm;
3488         oh->_state = _HWMOD_STATE_INITIALIZED;
3489         oh->_postsetup_state = _HWMOD_STATE_DEFAULT;
3490         _setup(oh, NULL);
3491         spin_unlock_irqrestore(&oh->_lock, flags);
3492
3493         return 0;
3494 }
3495
3496 static const struct omap_hwmod_reset omap24xx_reset_quirks[] = {
3497         { .match = "msdi", .len = 4, .reset = omap_msdi_reset, },
3498 };
3499
3500 static const struct omap_hwmod_reset dra7_reset_quirks[] = {
3501         { .match = "pcie", .len = 4, .reset = dra7xx_pciess_reset, },
3502 };
3503
3504 static const struct omap_hwmod_reset omap_reset_quirks[] = {
3505         { .match = "dss", .len = 3, .reset = omap_dss_reset, },
3506         { .match = "hdq1w", .len = 5, .reset = omap_hdq1w_reset, },
3507         { .match = "i2c", .len = 3, .reset = omap_i2c_reset, },
3508         { .match = "wd_timer", .len = 8, .reset = omap2_wd_timer_reset, },
3509 };
3510
3511 static void
3512 omap_hwmod_init_reset_quirk(struct device *dev, struct omap_hwmod *oh,
3513                             const struct ti_sysc_module_data *data,
3514                             const struct omap_hwmod_reset *quirks,
3515                             int quirks_sz)
3516 {
3517         const struct omap_hwmod_reset *quirk;
3518         int i;
3519
3520         for (i = 0; i < quirks_sz; i++) {
3521                 quirk = &quirks[i];
3522                 if (!strncmp(data->name, quirk->match, quirk->len)) {
3523                         oh->class->reset = quirk->reset;
3524
3525                         return;
3526                 }
3527         }
3528 }
3529
3530 static void
3531 omap_hwmod_init_reset_quirks(struct device *dev, struct omap_hwmod *oh,
3532                              const struct ti_sysc_module_data *data)
3533 {
3534         if (soc_is_omap24xx())
3535                 omap_hwmod_init_reset_quirk(dev, oh, data,
3536                                             omap24xx_reset_quirks,
3537                                             ARRAY_SIZE(omap24xx_reset_quirks));
3538
3539         if (soc_is_dra7xx())
3540                 omap_hwmod_init_reset_quirk(dev, oh, data, dra7_reset_quirks,
3541                                             ARRAY_SIZE(dra7_reset_quirks));
3542
3543         omap_hwmod_init_reset_quirk(dev, oh, data, omap_reset_quirks,
3544                                     ARRAY_SIZE(omap_reset_quirks));
3545 }
3546
3547 /**
3548  * omap_hwmod_init_module - initialize new module
3549  * @dev: struct device
3550  * @data: module data
3551  * @cookie: cookie for the caller to use for later calls
3552  */
3553 int omap_hwmod_init_module(struct device *dev,
3554                            const struct ti_sysc_module_data *data,
3555                            struct ti_sysc_cookie *cookie)
3556 {
3557         struct omap_hwmod *oh;
3558         struct sysc_regbits *sysc_fields;
3559         s32 rev_offs, sysc_offs, syss_offs;
3560         u32 sysc_flags, idlemodes;
3561         int error;
3562
3563         if (!dev || !data || !data->name || !cookie)
3564                 return -EINVAL;
3565
3566         oh = _lookup(data->name);
3567         if (!oh) {
3568                 oh = kzalloc(sizeof(*oh), GFP_KERNEL);
3569                 if (!oh)
3570                         return -ENOMEM;
3571
3572                 oh->name = data->name;
3573                 oh->_state = _HWMOD_STATE_UNKNOWN;
3574                 lockdep_register_key(&oh->hwmod_key);
3575
3576                 /* Unused, can be handled by PRM driver handling resets */
3577                 oh->prcm.omap4.flags = HWMOD_OMAP4_NO_CONTEXT_LOSS_BIT;
3578
3579                 oh->class = kzalloc(sizeof(*oh->class), GFP_KERNEL);
3580                 if (!oh->class) {
3581                         kfree(oh);
3582                         return -ENOMEM;
3583                 }
3584
3585                 omap_hwmod_init_reset_quirks(dev, oh, data);
3586
3587                 oh->class->name = data->name;
3588                 mutex_lock(&list_lock);
3589                 error = _register(oh);
3590                 mutex_unlock(&list_lock);
3591         }
3592
3593         cookie->data = oh;
3594
3595         error = omap_hwmod_init_regbits(dev, data, &sysc_fields);
3596         if (error)
3597                 return error;
3598
3599         error = omap_hwmod_init_reg_offs(dev, data, &rev_offs,
3600                                          &sysc_offs, &syss_offs);
3601         if (error)
3602                 return error;
3603
3604         error = omap_hwmod_init_sysc_flags(dev, data, &sysc_flags);
3605         if (error)
3606                 return error;
3607
3608         error = omap_hwmod_init_idlemodes(dev, data, &idlemodes);
3609         if (error)
3610                 return error;
3611
3612         if (data->cfg->quirks & SYSC_QUIRK_NO_IDLE)
3613                 oh->flags |= HWMOD_NO_IDLE;
3614         if (data->cfg->quirks & SYSC_QUIRK_NO_IDLE_ON_INIT)
3615                 oh->flags |= HWMOD_INIT_NO_IDLE;
3616         if (data->cfg->quirks & SYSC_QUIRK_NO_RESET_ON_INIT)
3617                 oh->flags |= HWMOD_INIT_NO_RESET;
3618         if (data->cfg->quirks & SYSC_QUIRK_USE_CLOCKACT)
3619                 oh->flags |= HWMOD_SET_DEFAULT_CLOCKACT;
3620         if (data->cfg->quirks & SYSC_QUIRK_SWSUP_SIDLE)
3621                 oh->flags |= HWMOD_SWSUP_SIDLE;
3622         if (data->cfg->quirks & SYSC_QUIRK_SWSUP_SIDLE_ACT)
3623                 oh->flags |= HWMOD_SWSUP_SIDLE_ACT;
3624         if (data->cfg->quirks & SYSC_QUIRK_SWSUP_MSTANDBY)
3625                 oh->flags |= HWMOD_SWSUP_MSTANDBY;
3626
3627         error = omap_hwmod_check_module(dev, oh, data, sysc_fields,
3628                                         rev_offs, sysc_offs, syss_offs,
3629                                         sysc_flags, idlemodes);
3630         if (!error)
3631                 return error;
3632
3633         return omap_hwmod_allocate_module(dev, oh, data, sysc_fields,
3634                                           cookie->clkdm, rev_offs,
3635                                           sysc_offs, syss_offs,
3636                                           sysc_flags, idlemodes);
3637 }
3638
3639 /**
3640  * omap_hwmod_setup_earlycon_flags - set up flags for early console
3641  *
3642  * Enable DEBUG_OMAPUART_FLAGS for uart hwmod that is being used as
3643  * early concole so that hwmod core doesn't reset and keep it in idle
3644  * that specific uart.
3645  */
3646 #ifdef CONFIG_SERIAL_EARLYCON
3647 static void __init omap_hwmod_setup_earlycon_flags(void)
3648 {
3649         struct device_node *np;
3650         struct omap_hwmod *oh;
3651         const char *uart;
3652
3653         np = of_find_node_by_path("/chosen");
3654         if (np) {
3655                 uart = of_get_property(np, "stdout-path", NULL);
3656                 if (uart) {
3657                         np = of_find_node_by_path(uart);
3658                         if (np) {
3659                                 uart = of_get_property(np, "ti,hwmods", NULL);
3660                                 oh = omap_hwmod_lookup(uart);
3661                                 if (!oh) {
3662                                         uart = of_get_property(np->parent,
3663                                                                "ti,hwmods",
3664                                                                NULL);
3665                                         oh = omap_hwmod_lookup(uart);
3666                                 }
3667                                 if (oh)
3668                                         oh->flags |= DEBUG_OMAPUART_FLAGS;
3669                         }
3670                 }
3671         }
3672 }
3673 #endif
3674
3675 /**
3676  * omap_hwmod_setup_all - set up all registered IP blocks
3677  *
3678  * Initialize and set up all IP blocks registered with the hwmod code.
3679  * Must be called after omap2_clk_init().  Resolves the struct clk
3680  * names to struct clk pointers for each registered omap_hwmod.  Also
3681  * calls _setup() on each hwmod.  Returns 0 upon success.
3682  */
3683 static int __init omap_hwmod_setup_all(void)
3684 {
3685         _ensure_mpu_hwmod_is_setup(NULL);
3686
3687         omap_hwmod_for_each(_init, NULL);
3688 #ifdef CONFIG_SERIAL_EARLYCON
3689         omap_hwmod_setup_earlycon_flags();
3690 #endif
3691         omap_hwmod_for_each(_setup, NULL);
3692
3693         return 0;
3694 }
3695 omap_postcore_initcall(omap_hwmod_setup_all);
3696
3697 /**
3698  * omap_hwmod_enable - enable an omap_hwmod
3699  * @oh: struct omap_hwmod *
3700  *
3701  * Enable an omap_hwmod @oh.  Intended to be called by omap_device_enable().
3702  * Returns -EINVAL on error or passes along the return value from _enable().
3703  */
3704 int omap_hwmod_enable(struct omap_hwmod *oh)
3705 {
3706         int r;
3707         unsigned long flags;
3708
3709         if (!oh)
3710                 return -EINVAL;
3711
3712         spin_lock_irqsave(&oh->_lock, flags);
3713         r = _enable(oh);
3714         spin_unlock_irqrestore(&oh->_lock, flags);
3715
3716         return r;
3717 }
3718
3719 /**
3720  * omap_hwmod_idle - idle an omap_hwmod
3721  * @oh: struct omap_hwmod *
3722  *
3723  * Idle an omap_hwmod @oh.  Intended to be called by omap_device_idle().
3724  * Returns -EINVAL on error or passes along the return value from _idle().
3725  */
3726 int omap_hwmod_idle(struct omap_hwmod *oh)
3727 {
3728         int r;
3729         unsigned long flags;
3730
3731         if (!oh)
3732                 return -EINVAL;
3733
3734         spin_lock_irqsave(&oh->_lock, flags);
3735         r = _idle(oh);
3736         spin_unlock_irqrestore(&oh->_lock, flags);
3737
3738         return r;
3739 }
3740
3741 /**
3742  * omap_hwmod_shutdown - shutdown an omap_hwmod
3743  * @oh: struct omap_hwmod *
3744  *
3745  * Shutdown an omap_hwmod @oh.  Intended to be called by
3746  * omap_device_shutdown().  Returns -EINVAL on error or passes along
3747  * the return value from _shutdown().
3748  */
3749 int omap_hwmod_shutdown(struct omap_hwmod *oh)
3750 {
3751         int r;
3752         unsigned long flags;
3753
3754         if (!oh)
3755                 return -EINVAL;
3756
3757         spin_lock_irqsave(&oh->_lock, flags);
3758         r = _shutdown(oh);
3759         spin_unlock_irqrestore(&oh->_lock, flags);
3760
3761         return r;
3762 }
3763
3764 /*
3765  * IP block data retrieval functions
3766  */
3767
3768 /**
3769  * omap_hwmod_get_pwrdm - return pointer to this module's main powerdomain
3770  * @oh: struct omap_hwmod *
3771  *
3772  * Return the powerdomain pointer associated with the OMAP module
3773  * @oh's main clock.  If @oh does not have a main clk, return the
3774  * powerdomain associated with the interface clock associated with the
3775  * module's MPU port. (XXX Perhaps this should use the SDMA port
3776  * instead?)  Returns NULL on error, or a struct powerdomain * on
3777  * success.
3778  */
3779 struct powerdomain *omap_hwmod_get_pwrdm(struct omap_hwmod *oh)
3780 {
3781         struct clk *c;
3782         struct omap_hwmod_ocp_if *oi;
3783         struct clockdomain *clkdm;
3784         struct clk_hw_omap *clk;
3785
3786         if (!oh)
3787                 return NULL;
3788
3789         if (oh->clkdm)
3790                 return oh->clkdm->pwrdm.ptr;
3791
3792         if (oh->_clk) {
3793                 c = oh->_clk;
3794         } else {
3795                 oi = _find_mpu_rt_port(oh);
3796                 if (!oi)
3797                         return NULL;
3798                 c = oi->_clk;
3799         }
3800
3801         clk = to_clk_hw_omap(__clk_get_hw(c));
3802         clkdm = clk->clkdm;
3803         if (!clkdm)
3804                 return NULL;
3805
3806         return clkdm->pwrdm.ptr;
3807 }
3808
3809 /**
3810  * omap_hwmod_get_mpu_rt_va - return the module's base address (for the MPU)
3811  * @oh: struct omap_hwmod *
3812  *
3813  * Returns the virtual address corresponding to the beginning of the
3814  * module's register target, in the address range that is intended to
3815  * be used by the MPU.  Returns the virtual address upon success or NULL
3816  * upon error.
3817  */
3818 void __iomem *omap_hwmod_get_mpu_rt_va(struct omap_hwmod *oh)
3819 {
3820         if (!oh)
3821                 return NULL;
3822
3823         if (oh->_int_flags & _HWMOD_NO_MPU_PORT)
3824                 return NULL;
3825
3826         if (oh->_state == _HWMOD_STATE_UNKNOWN)
3827                 return NULL;
3828
3829         return oh->_mpu_rt_va;
3830 }
3831
3832 /*
3833  * XXX what about functions for drivers to save/restore ocp_sysconfig
3834  * for context save/restore operations?
3835  */
3836
3837 /**
3838  * omap_hwmod_assert_hardreset - assert the HW reset line of submodules
3839  * contained in the hwmod module.
3840  * @oh: struct omap_hwmod *
3841  * @name: name of the reset line to lookup and assert
3842  *
3843  * Some IP like dsp, ipu or iva contain processor that require
3844  * an HW reset line to be assert / deassert in order to enable fully
3845  * the IP.  Returns -EINVAL if @oh is null or if the operation is not
3846  * yet supported on this OMAP; otherwise, passes along the return value
3847  * from _assert_hardreset().
3848  */
3849 int omap_hwmod_assert_hardreset(struct omap_hwmod *oh, const char *name)
3850 {
3851         int ret;
3852         unsigned long flags;
3853
3854         if (!oh)
3855                 return -EINVAL;
3856
3857         spin_lock_irqsave(&oh->_lock, flags);
3858         ret = _assert_hardreset(oh, name);
3859         spin_unlock_irqrestore(&oh->_lock, flags);
3860
3861         return ret;
3862 }
3863
3864 /**
3865  * omap_hwmod_deassert_hardreset - deassert the HW reset line of submodules
3866  * contained in the hwmod module.
3867  * @oh: struct omap_hwmod *
3868  * @name: name of the reset line to look up and deassert
3869  *
3870  * Some IP like dsp, ipu or iva contain processor that require
3871  * an HW reset line to be assert / deassert in order to enable fully
3872  * the IP.  Returns -EINVAL if @oh is null or if the operation is not
3873  * yet supported on this OMAP; otherwise, passes along the return value
3874  * from _deassert_hardreset().
3875  */
3876 int omap_hwmod_deassert_hardreset(struct omap_hwmod *oh, const char *name)
3877 {
3878         int ret;
3879         unsigned long flags;
3880
3881         if (!oh)
3882                 return -EINVAL;
3883
3884         spin_lock_irqsave(&oh->_lock, flags);
3885         ret = _deassert_hardreset(oh, name);
3886         spin_unlock_irqrestore(&oh->_lock, flags);
3887
3888         return ret;
3889 }
3890
3891 /**
3892  * omap_hwmod_for_each_by_class - call @fn for each hwmod of class @classname
3893  * @classname: struct omap_hwmod_class name to search for
3894  * @fn: callback function pointer to call for each hwmod in class @classname
3895  * @user: arbitrary context data to pass to the callback function
3896  *
3897  * For each omap_hwmod of class @classname, call @fn.
3898  * If the callback function returns something other than
3899  * zero, the iterator is terminated, and the callback function's return
3900  * value is passed back to the caller.  Returns 0 upon success, -EINVAL
3901  * if @classname or @fn are NULL, or passes back the error code from @fn.
3902  */
3903 int omap_hwmod_for_each_by_class(const char *classname,
3904                                  int (*fn)(struct omap_hwmod *oh,
3905                                            void *user),
3906                                  void *user)
3907 {
3908         struct omap_hwmod *temp_oh;
3909         int ret = 0;
3910
3911         if (!classname || !fn)
3912                 return -EINVAL;
3913
3914         pr_debug("omap_hwmod: %s: looking for modules of class %s\n",
3915                  __func__, classname);
3916
3917         list_for_each_entry(temp_oh, &omap_hwmod_list, node) {
3918                 if (!strcmp(temp_oh->class->name, classname)) {
3919                         pr_debug("omap_hwmod: %s: %s: calling callback fn\n",
3920                                  __func__, temp_oh->name);
3921                         ret = (*fn)(temp_oh, user);
3922                         if (ret)
3923                                 break;
3924                 }
3925         }
3926
3927         if (ret)
3928                 pr_debug("omap_hwmod: %s: iterator terminated early: %d\n",
3929                          __func__, ret);
3930
3931         return ret;
3932 }
3933
3934 /**
3935  * omap_hwmod_set_postsetup_state - set the post-_setup() state for this hwmod
3936  * @oh: struct omap_hwmod *
3937  * @state: state that _setup() should leave the hwmod in
3938  *
3939  * Sets the hwmod state that @oh will enter at the end of _setup()
3940  * (called by omap_hwmod_setup_*()).  See also the documentation
3941  * for _setup_postsetup(), above.  Returns 0 upon success or
3942  * -EINVAL if there is a problem with the arguments or if the hwmod is
3943  * in the wrong state.
3944  */
3945 int omap_hwmod_set_postsetup_state(struct omap_hwmod *oh, u8 state)
3946 {
3947         int ret;
3948         unsigned long flags;
3949
3950         if (!oh)
3951                 return -EINVAL;
3952
3953         if (state != _HWMOD_STATE_DISABLED &&
3954             state != _HWMOD_STATE_ENABLED &&
3955             state != _HWMOD_STATE_IDLE)
3956                 return -EINVAL;
3957
3958         spin_lock_irqsave(&oh->_lock, flags);
3959
3960         if (oh->_state != _HWMOD_STATE_REGISTERED) {
3961                 ret = -EINVAL;
3962                 goto ohsps_unlock;
3963         }
3964
3965         oh->_postsetup_state = state;
3966         ret = 0;
3967
3968 ohsps_unlock:
3969         spin_unlock_irqrestore(&oh->_lock, flags);
3970
3971         return ret;
3972 }
3973
3974 /**
3975  * omap_hwmod_get_context_loss_count - get lost context count
3976  * @oh: struct omap_hwmod *
3977  *
3978  * Returns the context loss count of associated @oh
3979  * upon success, or zero if no context loss data is available.
3980  *
3981  * On OMAP4, this queries the per-hwmod context loss register,
3982  * assuming one exists.  If not, or on OMAP2/3, this queries the
3983  * enclosing powerdomain context loss count.
3984  */
3985 int omap_hwmod_get_context_loss_count(struct omap_hwmod *oh)
3986 {
3987         struct powerdomain *pwrdm;
3988         int ret = 0;
3989
3990         if (soc_ops.get_context_lost)
3991                 return soc_ops.get_context_lost(oh);
3992
3993         pwrdm = omap_hwmod_get_pwrdm(oh);
3994         if (pwrdm)
3995                 ret = pwrdm_get_context_loss_count(pwrdm);
3996
3997         return ret;
3998 }
3999
4000 /**
4001  * omap_hwmod_init - initialize the hwmod code
4002  *
4003  * Sets up some function pointers needed by the hwmod code to operate on the
4004  * currently-booted SoC.  Intended to be called once during kernel init
4005  * before any hwmods are registered.  No return value.
4006  */
4007 void __init omap_hwmod_init(void)
4008 {
4009         if (cpu_is_omap24xx()) {
4010                 soc_ops.wait_target_ready = _omap2xxx_3xxx_wait_target_ready;
4011                 soc_ops.assert_hardreset = _omap2_assert_hardreset;
4012                 soc_ops.deassert_hardreset = _omap2_deassert_hardreset;
4013                 soc_ops.is_hardreset_asserted = _omap2_is_hardreset_asserted;
4014         } else if (cpu_is_omap34xx()) {
4015                 soc_ops.wait_target_ready = _omap2xxx_3xxx_wait_target_ready;
4016                 soc_ops.assert_hardreset = _omap2_assert_hardreset;
4017                 soc_ops.deassert_hardreset = _omap2_deassert_hardreset;
4018                 soc_ops.is_hardreset_asserted = _omap2_is_hardreset_asserted;
4019                 soc_ops.init_clkdm = _init_clkdm;
4020         } else if (cpu_is_omap44xx() || soc_is_omap54xx() || soc_is_dra7xx()) {
4021                 soc_ops.enable_module = _omap4_enable_module;
4022                 soc_ops.disable_module = _omap4_disable_module;
4023                 soc_ops.wait_target_ready = _omap4_wait_target_ready;
4024                 soc_ops.assert_hardreset = _omap4_assert_hardreset;
4025                 soc_ops.deassert_hardreset = _omap4_deassert_hardreset;
4026                 soc_ops.is_hardreset_asserted = _omap4_is_hardreset_asserted;
4027                 soc_ops.init_clkdm = _init_clkdm;
4028                 soc_ops.update_context_lost = _omap4_update_context_lost;
4029                 soc_ops.get_context_lost = _omap4_get_context_lost;
4030                 soc_ops.disable_direct_prcm = _omap4_disable_direct_prcm;
4031                 soc_ops.xlate_clkctrl = _omap4_xlate_clkctrl;
4032         } else if (cpu_is_ti814x() || cpu_is_ti816x() || soc_is_am33xx() ||
4033                    soc_is_am43xx()) {
4034                 soc_ops.enable_module = _omap4_enable_module;
4035                 soc_ops.disable_module = _omap4_disable_module;
4036                 soc_ops.wait_target_ready = _omap4_wait_target_ready;
4037                 soc_ops.assert_hardreset = _omap4_assert_hardreset;
4038                 soc_ops.deassert_hardreset = _am33xx_deassert_hardreset;
4039                 soc_ops.is_hardreset_asserted = _omap4_is_hardreset_asserted;
4040                 soc_ops.init_clkdm = _init_clkdm;
4041                 soc_ops.disable_direct_prcm = _omap4_disable_direct_prcm;
4042                 soc_ops.xlate_clkctrl = _omap4_xlate_clkctrl;
4043         } else {
4044                 WARN(1, "omap_hwmod: unknown SoC type\n");
4045         }
4046
4047         _init_clkctrl_providers();
4048
4049         inited = true;
4050 }
4051
4052 /**
4053  * omap_hwmod_get_main_clk - get pointer to main clock name
4054  * @oh: struct omap_hwmod *
4055  *
4056  * Returns the main clock name assocated with @oh upon success,
4057  * or NULL if @oh is NULL.
4058  */
4059 const char *omap_hwmod_get_main_clk(struct omap_hwmod *oh)
4060 {
4061         if (!oh)
4062                 return NULL;
4063
4064         return oh->main_clk;
4065 }