OSDN Git Service

x86/msr-index: Cleanup bit defines
[android-x86/kernel.git] / arch / x86 / include / asm / msr-index.h
1 #ifndef _ASM_X86_MSR_INDEX_H
2 #define _ASM_X86_MSR_INDEX_H
3
4 #include <linux/bits.h>
5
6 /*
7  * CPU model specific register (MSR) numbers.
8  *
9  * Do not add new entries to this file unless the definitions are shared
10  * between multiple compilation units.
11  */
12
13 /* x86-64 specific MSRs */
14 #define MSR_EFER                0xc0000080 /* extended feature register */
15 #define MSR_STAR                0xc0000081 /* legacy mode SYSCALL target */
16 #define MSR_LSTAR               0xc0000082 /* long mode SYSCALL target */
17 #define MSR_CSTAR               0xc0000083 /* compat mode SYSCALL target */
18 #define MSR_SYSCALL_MASK        0xc0000084 /* EFLAGS mask for syscall */
19 #define MSR_FS_BASE             0xc0000100 /* 64bit FS base */
20 #define MSR_GS_BASE             0xc0000101 /* 64bit GS base */
21 #define MSR_KERNEL_GS_BASE      0xc0000102 /* SwapGS GS shadow */
22 #define MSR_TSC_AUX             0xc0000103 /* Auxiliary TSC */
23
24 /* EFER bits: */
25 #define _EFER_SCE               0  /* SYSCALL/SYSRET */
26 #define _EFER_LME               8  /* Long mode enable */
27 #define _EFER_LMA               10 /* Long mode active (read-only) */
28 #define _EFER_NX                11 /* No execute enable */
29 #define _EFER_SVME              12 /* Enable virtualization */
30 #define _EFER_LMSLE             13 /* Long Mode Segment Limit Enable */
31 #define _EFER_FFXSR             14 /* Enable Fast FXSAVE/FXRSTOR */
32
33 #define EFER_SCE                (1<<_EFER_SCE)
34 #define EFER_LME                (1<<_EFER_LME)
35 #define EFER_LMA                (1<<_EFER_LMA)
36 #define EFER_NX                 (1<<_EFER_NX)
37 #define EFER_SVME               (1<<_EFER_SVME)
38 #define EFER_LMSLE              (1<<_EFER_LMSLE)
39 #define EFER_FFXSR              (1<<_EFER_FFXSR)
40
41 /* Intel MSRs. Some also available on other CPUs */
42 #define MSR_IA32_SPEC_CTRL              0x00000048 /* Speculation Control */
43 #define SPEC_CTRL_IBRS                  BIT(0)     /* Indirect Branch Restricted Speculation */
44 #define SPEC_CTRL_STIBP_SHIFT           1          /* Single Thread Indirect Branch Predictor (STIBP) bit */
45 #define SPEC_CTRL_STIBP                 BIT(SPEC_CTRL_STIBP_SHIFT)      /* STIBP mask */
46 #define SPEC_CTRL_SSBD_SHIFT            2          /* Speculative Store Bypass Disable bit */
47 #define SPEC_CTRL_SSBD                  BIT(SPEC_CTRL_SSBD_SHIFT)       /* Speculative Store Bypass Disable */
48
49 #define MSR_IA32_PRED_CMD               0x00000049 /* Prediction Command */
50 #define PRED_CMD_IBPB                   BIT(0)     /* Indirect Branch Prediction Barrier */
51
52 #define MSR_IA32_PERFCTR0               0x000000c1
53 #define MSR_IA32_PERFCTR1               0x000000c2
54 #define MSR_FSB_FREQ                    0x000000cd
55 #define MSR_PLATFORM_INFO               0x000000ce
56
57 #define MSR_NHM_SNB_PKG_CST_CFG_CTL     0x000000e2
58 #define NHM_C3_AUTO_DEMOTE              (1UL << 25)
59 #define NHM_C1_AUTO_DEMOTE              (1UL << 26)
60 #define ATM_LNC_C6_AUTO_DEMOTE          (1UL << 25)
61 #define SNB_C1_AUTO_UNDEMOTE            (1UL << 27)
62 #define SNB_C3_AUTO_UNDEMOTE            (1UL << 28)
63
64 #define MSR_MTRRcap                     0x000000fe
65
66 #define MSR_IA32_ARCH_CAPABILITIES      0x0000010a
67 #define ARCH_CAP_RDCL_NO                BIT(0)  /* Not susceptible to Meltdown */
68 #define ARCH_CAP_IBRS_ALL               BIT(1)  /* Enhanced IBRS support */
69 #define ARCH_CAP_SKIP_VMENTRY_L1DFLUSH  BIT(3)  /* Skip L1D flush on vmentry */
70 #define ARCH_CAP_SSB_NO                 BIT(4)  /*
71                                                  * Not susceptible to Speculative Store Bypass
72                                                  * attack, so no Speculative Store Bypass
73                                                  * control required.
74                                                  */
75
76 #define MSR_IA32_FLUSH_CMD              0x0000010b
77 #define L1D_FLUSH                       BIT(0)  /*
78                                                  * Writeback and invalidate the
79                                                  * L1 data cache.
80                                                  */
81
82 #define MSR_IA32_BBL_CR_CTL             0x00000119
83 #define MSR_IA32_BBL_CR_CTL3            0x0000011e
84
85 #define MSR_IA32_SYSENTER_CS            0x00000174
86 #define MSR_IA32_SYSENTER_ESP           0x00000175
87 #define MSR_IA32_SYSENTER_EIP           0x00000176
88
89 #define MSR_IA32_MCG_CAP                0x00000179
90 #define MSR_IA32_MCG_STATUS             0x0000017a
91 #define MSR_IA32_MCG_CTL                0x0000017b
92 #define MSR_IA32_MCG_EXT_CTL            0x000004d0
93
94 #define MSR_OFFCORE_RSP_0               0x000001a6
95 #define MSR_OFFCORE_RSP_1               0x000001a7
96 #define MSR_TURBO_RATIO_LIMIT           0x000001ad
97 #define MSR_TURBO_RATIO_LIMIT1          0x000001ae
98 #define MSR_TURBO_RATIO_LIMIT2          0x000001af
99
100 #define MSR_LBR_SELECT                  0x000001c8
101 #define MSR_LBR_TOS                     0x000001c9
102 #define MSR_LBR_NHM_FROM                0x00000680
103 #define MSR_LBR_NHM_TO                  0x000006c0
104 #define MSR_LBR_CORE_FROM               0x00000040
105 #define MSR_LBR_CORE_TO                 0x00000060
106
107 #define MSR_LBR_INFO_0                  0x00000dc0 /* ... 0xddf for _31 */
108 #define LBR_INFO_MISPRED                BIT_ULL(63)
109 #define LBR_INFO_IN_TX                  BIT_ULL(62)
110 #define LBR_INFO_ABORT                  BIT_ULL(61)
111 #define LBR_INFO_CYCLES                 0xffff
112
113 #define MSR_IA32_PEBS_ENABLE            0x000003f1
114 #define MSR_IA32_DS_AREA                0x00000600
115 #define MSR_IA32_PERF_CAPABILITIES      0x00000345
116 #define MSR_PEBS_LD_LAT_THRESHOLD       0x000003f6
117
118 #define MSR_IA32_RTIT_CTL               0x00000570
119 #define MSR_IA32_RTIT_STATUS            0x00000571
120 #define MSR_IA32_RTIT_ADDR0_A           0x00000580
121 #define MSR_IA32_RTIT_ADDR0_B           0x00000581
122 #define MSR_IA32_RTIT_ADDR1_A           0x00000582
123 #define MSR_IA32_RTIT_ADDR1_B           0x00000583
124 #define MSR_IA32_RTIT_ADDR2_A           0x00000584
125 #define MSR_IA32_RTIT_ADDR2_B           0x00000585
126 #define MSR_IA32_RTIT_ADDR3_A           0x00000586
127 #define MSR_IA32_RTIT_ADDR3_B           0x00000587
128 #define MSR_IA32_RTIT_CR3_MATCH         0x00000572
129 #define MSR_IA32_RTIT_OUTPUT_BASE       0x00000560
130 #define MSR_IA32_RTIT_OUTPUT_MASK       0x00000561
131
132 #define MSR_MTRRfix64K_00000            0x00000250
133 #define MSR_MTRRfix16K_80000            0x00000258
134 #define MSR_MTRRfix16K_A0000            0x00000259
135 #define MSR_MTRRfix4K_C0000             0x00000268
136 #define MSR_MTRRfix4K_C8000             0x00000269
137 #define MSR_MTRRfix4K_D0000             0x0000026a
138 #define MSR_MTRRfix4K_D8000             0x0000026b
139 #define MSR_MTRRfix4K_E0000             0x0000026c
140 #define MSR_MTRRfix4K_E8000             0x0000026d
141 #define MSR_MTRRfix4K_F0000             0x0000026e
142 #define MSR_MTRRfix4K_F8000             0x0000026f
143 #define MSR_MTRRdefType                 0x000002ff
144
145 #define MSR_IA32_CR_PAT                 0x00000277
146
147 #define MSR_IA32_DEBUGCTLMSR            0x000001d9
148 #define MSR_IA32_LASTBRANCHFROMIP       0x000001db
149 #define MSR_IA32_LASTBRANCHTOIP         0x000001dc
150 #define MSR_IA32_LASTINTFROMIP          0x000001dd
151 #define MSR_IA32_LASTINTTOIP            0x000001de
152
153 /* DEBUGCTLMSR bits (others vary by model): */
154 #define DEBUGCTLMSR_LBR                 (1UL <<  0) /* last branch recording */
155 #define DEBUGCTLMSR_BTF_SHIFT           1
156 #define DEBUGCTLMSR_BTF                 (1UL <<  1) /* single-step on branches */
157 #define DEBUGCTLMSR_TR                  (1UL <<  6)
158 #define DEBUGCTLMSR_BTS                 (1UL <<  7)
159 #define DEBUGCTLMSR_BTINT               (1UL <<  8)
160 #define DEBUGCTLMSR_BTS_OFF_OS          (1UL <<  9)
161 #define DEBUGCTLMSR_BTS_OFF_USR         (1UL << 10)
162 #define DEBUGCTLMSR_FREEZE_LBRS_ON_PMI  (1UL << 11)
163
164 #define MSR_PEBS_FRONTEND               0x000003f7
165
166 #define MSR_IA32_POWER_CTL              0x000001fc
167
168 #define MSR_IA32_MC0_CTL                0x00000400
169 #define MSR_IA32_MC0_STATUS             0x00000401
170 #define MSR_IA32_MC0_ADDR               0x00000402
171 #define MSR_IA32_MC0_MISC               0x00000403
172
173 /* C-state Residency Counters */
174 #define MSR_PKG_C3_RESIDENCY            0x000003f8
175 #define MSR_PKG_C6_RESIDENCY            0x000003f9
176 #define MSR_PKG_C7_RESIDENCY            0x000003fa
177 #define MSR_CORE_C3_RESIDENCY           0x000003fc
178 #define MSR_CORE_C6_RESIDENCY           0x000003fd
179 #define MSR_CORE_C7_RESIDENCY           0x000003fe
180 #define MSR_KNL_CORE_C6_RESIDENCY       0x000003ff
181 #define MSR_PKG_C2_RESIDENCY            0x0000060d
182 #define MSR_PKG_C8_RESIDENCY            0x00000630
183 #define MSR_PKG_C9_RESIDENCY            0x00000631
184 #define MSR_PKG_C10_RESIDENCY           0x00000632
185
186 /* Interrupt Response Limit */
187 #define MSR_PKGC3_IRTL                  0x0000060a
188 #define MSR_PKGC6_IRTL                  0x0000060b
189 #define MSR_PKGC7_IRTL                  0x0000060c
190 #define MSR_PKGC8_IRTL                  0x00000633
191 #define MSR_PKGC9_IRTL                  0x00000634
192 #define MSR_PKGC10_IRTL                 0x00000635
193
194 /* Run Time Average Power Limiting (RAPL) Interface */
195
196 #define MSR_RAPL_POWER_UNIT             0x00000606
197
198 #define MSR_PKG_POWER_LIMIT             0x00000610
199 #define MSR_PKG_ENERGY_STATUS           0x00000611
200 #define MSR_PKG_PERF_STATUS             0x00000613
201 #define MSR_PKG_POWER_INFO              0x00000614
202
203 #define MSR_DRAM_POWER_LIMIT            0x00000618
204 #define MSR_DRAM_ENERGY_STATUS          0x00000619
205 #define MSR_DRAM_PERF_STATUS            0x0000061b
206 #define MSR_DRAM_POWER_INFO             0x0000061c
207
208 #define MSR_PP0_POWER_LIMIT             0x00000638
209 #define MSR_PP0_ENERGY_STATUS           0x00000639
210 #define MSR_PP0_POLICY                  0x0000063a
211 #define MSR_PP0_PERF_STATUS             0x0000063b
212
213 #define MSR_PP1_POWER_LIMIT             0x00000640
214 #define MSR_PP1_ENERGY_STATUS           0x00000641
215 #define MSR_PP1_POLICY                  0x00000642
216
217 /* Config TDP MSRs */
218 #define MSR_CONFIG_TDP_NOMINAL          0x00000648
219 #define MSR_CONFIG_TDP_LEVEL_1          0x00000649
220 #define MSR_CONFIG_TDP_LEVEL_2          0x0000064A
221 #define MSR_CONFIG_TDP_CONTROL          0x0000064B
222 #define MSR_TURBO_ACTIVATION_RATIO      0x0000064C
223
224 #define MSR_PLATFORM_ENERGY_STATUS      0x0000064D
225
226 #define MSR_PKG_WEIGHTED_CORE_C0_RES    0x00000658
227 #define MSR_PKG_ANY_CORE_C0_RES         0x00000659
228 #define MSR_PKG_ANY_GFXE_C0_RES         0x0000065A
229 #define MSR_PKG_BOTH_CORE_GFXE_C0_RES   0x0000065B
230
231 #define MSR_CORE_C1_RES                 0x00000660
232
233 #define MSR_CC6_DEMOTION_POLICY_CONFIG  0x00000668
234 #define MSR_MC6_DEMOTION_POLICY_CONFIG  0x00000669
235
236 #define MSR_CORE_PERF_LIMIT_REASONS     0x00000690
237 #define MSR_GFX_PERF_LIMIT_REASONS      0x000006B0
238 #define MSR_RING_PERF_LIMIT_REASONS     0x000006B1
239
240 /* Hardware P state interface */
241 #define MSR_PPERF                       0x0000064e
242 #define MSR_PERF_LIMIT_REASONS          0x0000064f
243 #define MSR_PM_ENABLE                   0x00000770
244 #define MSR_HWP_CAPABILITIES            0x00000771
245 #define MSR_HWP_REQUEST_PKG             0x00000772
246 #define MSR_HWP_INTERRUPT               0x00000773
247 #define MSR_HWP_REQUEST                 0x00000774
248 #define MSR_HWP_STATUS                  0x00000777
249
250 /* CPUID.6.EAX */
251 #define HWP_BASE_BIT                    (1<<7)
252 #define HWP_NOTIFICATIONS_BIT           (1<<8)
253 #define HWP_ACTIVITY_WINDOW_BIT         (1<<9)
254 #define HWP_ENERGY_PERF_PREFERENCE_BIT  (1<<10)
255 #define HWP_PACKAGE_LEVEL_REQUEST_BIT   (1<<11)
256
257 /* IA32_HWP_CAPABILITIES */
258 #define HWP_HIGHEST_PERF(x)             (((x) >> 0) & 0xff)
259 #define HWP_GUARANTEED_PERF(x)          (((x) >> 8) & 0xff)
260 #define HWP_MOSTEFFICIENT_PERF(x)       (((x) >> 16) & 0xff)
261 #define HWP_LOWEST_PERF(x)              (((x) >> 24) & 0xff)
262
263 /* IA32_HWP_REQUEST */
264 #define HWP_MIN_PERF(x)                 (x & 0xff)
265 #define HWP_MAX_PERF(x)                 ((x & 0xff) << 8)
266 #define HWP_DESIRED_PERF(x)             ((x & 0xff) << 16)
267 #define HWP_ENERGY_PERF_PREFERENCE(x)   ((x & 0xff) << 24)
268 #define HWP_ACTIVITY_WINDOW(x)          ((x & 0xff3) << 32)
269 #define HWP_PACKAGE_CONTROL(x)          ((x & 0x1) << 42)
270
271 /* IA32_HWP_STATUS */
272 #define HWP_GUARANTEED_CHANGE(x)        (x & 0x1)
273 #define HWP_EXCURSION_TO_MINIMUM(x)     (x & 0x4)
274
275 /* IA32_HWP_INTERRUPT */
276 #define HWP_CHANGE_TO_GUARANTEED_INT(x) (x & 0x1)
277 #define HWP_EXCURSION_TO_MINIMUM_INT(x) (x & 0x2)
278
279 #define MSR_AMD64_MC0_MASK              0xc0010044
280
281 #define MSR_IA32_MCx_CTL(x)             (MSR_IA32_MC0_CTL + 4*(x))
282 #define MSR_IA32_MCx_STATUS(x)          (MSR_IA32_MC0_STATUS + 4*(x))
283 #define MSR_IA32_MCx_ADDR(x)            (MSR_IA32_MC0_ADDR + 4*(x))
284 #define MSR_IA32_MCx_MISC(x)            (MSR_IA32_MC0_MISC + 4*(x))
285
286 #define MSR_AMD64_MCx_MASK(x)           (MSR_AMD64_MC0_MASK + (x))
287
288 /* These are consecutive and not in the normal 4er MCE bank block */
289 #define MSR_IA32_MC0_CTL2               0x00000280
290 #define MSR_IA32_MCx_CTL2(x)            (MSR_IA32_MC0_CTL2 + (x))
291
292 #define MSR_P6_PERFCTR0                 0x000000c1
293 #define MSR_P6_PERFCTR1                 0x000000c2
294 #define MSR_P6_EVNTSEL0                 0x00000186
295 #define MSR_P6_EVNTSEL1                 0x00000187
296
297 #define MSR_KNC_PERFCTR0               0x00000020
298 #define MSR_KNC_PERFCTR1               0x00000021
299 #define MSR_KNC_EVNTSEL0               0x00000028
300 #define MSR_KNC_EVNTSEL1               0x00000029
301
302 /* Alternative perfctr range with full access. */
303 #define MSR_IA32_PMC0                   0x000004c1
304
305 /* AMD64 MSRs. Not complete. See the architecture manual for a more
306    complete list. */
307
308 #define MSR_AMD64_PATCH_LEVEL           0x0000008b
309 #define MSR_AMD64_TSC_RATIO             0xc0000104
310 #define MSR_AMD64_NB_CFG                0xc001001f
311 #define MSR_AMD64_PATCH_LOADER          0xc0010020
312 #define MSR_AMD64_OSVW_ID_LENGTH        0xc0010140
313 #define MSR_AMD64_OSVW_STATUS           0xc0010141
314 #define MSR_AMD64_LS_CFG                0xc0011020
315 #define MSR_AMD64_DC_CFG                0xc0011022
316 #define MSR_AMD64_BU_CFG2               0xc001102a
317 #define MSR_AMD64_IBSFETCHCTL           0xc0011030
318 #define MSR_AMD64_IBSFETCHLINAD         0xc0011031
319 #define MSR_AMD64_IBSFETCHPHYSAD        0xc0011032
320 #define MSR_AMD64_IBSFETCH_REG_COUNT    3
321 #define MSR_AMD64_IBSFETCH_REG_MASK     ((1UL<<MSR_AMD64_IBSFETCH_REG_COUNT)-1)
322 #define MSR_AMD64_IBSOPCTL              0xc0011033
323 #define MSR_AMD64_IBSOPRIP              0xc0011034
324 #define MSR_AMD64_IBSOPDATA             0xc0011035
325 #define MSR_AMD64_IBSOPDATA2            0xc0011036
326 #define MSR_AMD64_IBSOPDATA3            0xc0011037
327 #define MSR_AMD64_IBSDCLINAD            0xc0011038
328 #define MSR_AMD64_IBSDCPHYSAD           0xc0011039
329 #define MSR_AMD64_IBSOP_REG_COUNT       7
330 #define MSR_AMD64_IBSOP_REG_MASK        ((1UL<<MSR_AMD64_IBSOP_REG_COUNT)-1)
331 #define MSR_AMD64_IBSCTL                0xc001103a
332 #define MSR_AMD64_IBSBRTARGET           0xc001103b
333 #define MSR_AMD64_IBSOPDATA4            0xc001103d
334 #define MSR_AMD64_IBS_REG_COUNT_MAX     8 /* includes MSR_AMD64_IBSBRTARGET */
335
336 #define MSR_AMD64_VIRT_SPEC_CTRL        0xc001011f
337
338 /* Fam 17h MSRs */
339 #define MSR_F17H_IRPERF                 0xc00000e9
340
341 /* Fam 16h MSRs */
342 #define MSR_F16H_L2I_PERF_CTL           0xc0010230
343 #define MSR_F16H_L2I_PERF_CTR           0xc0010231
344 #define MSR_F16H_DR1_ADDR_MASK          0xc0011019
345 #define MSR_F16H_DR2_ADDR_MASK          0xc001101a
346 #define MSR_F16H_DR3_ADDR_MASK          0xc001101b
347 #define MSR_F16H_DR0_ADDR_MASK          0xc0011027
348
349 /* Fam 15h MSRs */
350 #define MSR_F15H_PERF_CTL               0xc0010200
351 #define MSR_F15H_PERF_CTR               0xc0010201
352 #define MSR_F15H_NB_PERF_CTL            0xc0010240
353 #define MSR_F15H_NB_PERF_CTR            0xc0010241
354 #define MSR_F15H_PTSC                   0xc0010280
355 #define MSR_F15H_IC_CFG                 0xc0011021
356
357 /* Fam 10h MSRs */
358 #define MSR_FAM10H_MMIO_CONF_BASE       0xc0010058
359 #define FAM10H_MMIO_CONF_ENABLE         (1<<0)
360 #define FAM10H_MMIO_CONF_BUSRANGE_MASK  0xf
361 #define FAM10H_MMIO_CONF_BUSRANGE_SHIFT 2
362 #define FAM10H_MMIO_CONF_BASE_MASK      0xfffffffULL
363 #define FAM10H_MMIO_CONF_BASE_SHIFT     20
364 #define MSR_FAM10H_NODE_ID              0xc001100c
365 #define MSR_F10H_DECFG                  0xc0011029
366 #define MSR_F10H_DECFG_LFENCE_SERIALIZE_BIT     1
367 #define MSR_F10H_DECFG_LFENCE_SERIALIZE         BIT_ULL(MSR_F10H_DECFG_LFENCE_SERIALIZE_BIT)
368
369 /* K8 MSRs */
370 #define MSR_K8_TOP_MEM1                 0xc001001a
371 #define MSR_K8_TOP_MEM2                 0xc001001d
372 #define MSR_K8_SYSCFG                   0xc0010010
373 #define MSR_K8_INT_PENDING_MSG          0xc0010055
374 /* C1E active bits in int pending message */
375 #define K8_INTP_C1E_ACTIVE_MASK         0x18000000
376 #define MSR_K8_TSEG_ADDR                0xc0010112
377 #define MSR_K8_TSEG_MASK                0xc0010113
378 #define K8_MTRRFIXRANGE_DRAM_ENABLE     0x00040000 /* MtrrFixDramEn bit    */
379 #define K8_MTRRFIXRANGE_DRAM_MODIFY     0x00080000 /* MtrrFixDramModEn bit */
380 #define K8_MTRR_RDMEM_WRMEM_MASK        0x18181818 /* Mask: RdMem|WrMem    */
381
382 /* K7 MSRs */
383 #define MSR_K7_EVNTSEL0                 0xc0010000
384 #define MSR_K7_PERFCTR0                 0xc0010004
385 #define MSR_K7_EVNTSEL1                 0xc0010001
386 #define MSR_K7_PERFCTR1                 0xc0010005
387 #define MSR_K7_EVNTSEL2                 0xc0010002
388 #define MSR_K7_PERFCTR2                 0xc0010006
389 #define MSR_K7_EVNTSEL3                 0xc0010003
390 #define MSR_K7_PERFCTR3                 0xc0010007
391 #define MSR_K7_CLK_CTL                  0xc001001b
392 #define MSR_K7_HWCR                     0xc0010015
393 #define MSR_K7_FID_VID_CTL              0xc0010041
394 #define MSR_K7_FID_VID_STATUS           0xc0010042
395
396 /* K6 MSRs */
397 #define MSR_K6_WHCR                     0xc0000082
398 #define MSR_K6_UWCCR                    0xc0000085
399 #define MSR_K6_EPMR                     0xc0000086
400 #define MSR_K6_PSOR                     0xc0000087
401 #define MSR_K6_PFIR                     0xc0000088
402
403 /* Centaur-Hauls/IDT defined MSRs. */
404 #define MSR_IDT_FCR1                    0x00000107
405 #define MSR_IDT_FCR2                    0x00000108
406 #define MSR_IDT_FCR3                    0x00000109
407 #define MSR_IDT_FCR4                    0x0000010a
408
409 #define MSR_IDT_MCR0                    0x00000110
410 #define MSR_IDT_MCR1                    0x00000111
411 #define MSR_IDT_MCR2                    0x00000112
412 #define MSR_IDT_MCR3                    0x00000113
413 #define MSR_IDT_MCR4                    0x00000114
414 #define MSR_IDT_MCR5                    0x00000115
415 #define MSR_IDT_MCR6                    0x00000116
416 #define MSR_IDT_MCR7                    0x00000117
417 #define MSR_IDT_MCR_CTRL                0x00000120
418
419 /* VIA Cyrix defined MSRs*/
420 #define MSR_VIA_FCR                     0x00001107
421 #define MSR_VIA_LONGHAUL                0x0000110a
422 #define MSR_VIA_RNG                     0x0000110b
423 #define MSR_VIA_BCR2                    0x00001147
424
425 /* Transmeta defined MSRs */
426 #define MSR_TMTA_LONGRUN_CTRL           0x80868010
427 #define MSR_TMTA_LONGRUN_FLAGS          0x80868011
428 #define MSR_TMTA_LRTI_READOUT           0x80868018
429 #define MSR_TMTA_LRTI_VOLT_MHZ          0x8086801a
430
431 /* Intel defined MSRs. */
432 #define MSR_IA32_P5_MC_ADDR             0x00000000
433 #define MSR_IA32_P5_MC_TYPE             0x00000001
434 #define MSR_IA32_TSC                    0x00000010
435 #define MSR_IA32_PLATFORM_ID            0x00000017
436 #define MSR_IA32_EBL_CR_POWERON         0x0000002a
437 #define MSR_EBC_FREQUENCY_ID            0x0000002c
438 #define MSR_SMI_COUNT                   0x00000034
439 #define MSR_IA32_FEATURE_CONTROL        0x0000003a
440 #define MSR_IA32_TSC_ADJUST             0x0000003b
441 #define MSR_IA32_BNDCFGS                0x00000d90
442
443 #define MSR_IA32_BNDCFGS_RSVD           0x00000ffc
444
445 #define MSR_IA32_XSS                    0x00000da0
446
447 #define FEATURE_CONTROL_LOCKED                          (1<<0)
448 #define FEATURE_CONTROL_VMXON_ENABLED_INSIDE_SMX        (1<<1)
449 #define FEATURE_CONTROL_VMXON_ENABLED_OUTSIDE_SMX       (1<<2)
450 #define FEATURE_CONTROL_LMCE                            (1<<20)
451
452 #define MSR_IA32_APICBASE               0x0000001b
453 #define MSR_IA32_APICBASE_BSP           (1<<8)
454 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
455 #define MSR_IA32_APICBASE_BASE          (0xfffff<<12)
456
457 #define MSR_IA32_TSCDEADLINE            0x000006e0
458
459 #define MSR_IA32_UCODE_WRITE            0x00000079
460 #define MSR_IA32_UCODE_REV              0x0000008b
461
462 #define MSR_IA32_SMM_MONITOR_CTL        0x0000009b
463 #define MSR_IA32_SMBASE                 0x0000009e
464
465 #define MSR_IA32_PERF_STATUS            0x00000198
466 #define MSR_IA32_PERF_CTL               0x00000199
467 #define INTEL_PERF_CTL_MASK             0xffff
468 #define MSR_AMD_PSTATE_DEF_BASE         0xc0010064
469 #define MSR_AMD_PERF_STATUS             0xc0010063
470 #define MSR_AMD_PERF_CTL                0xc0010062
471
472 #define MSR_IA32_MPERF                  0x000000e7
473 #define MSR_IA32_APERF                  0x000000e8
474
475 #define MSR_IA32_THERM_CONTROL          0x0000019a
476 #define MSR_IA32_THERM_INTERRUPT        0x0000019b
477
478 #define THERM_INT_HIGH_ENABLE           (1 << 0)
479 #define THERM_INT_LOW_ENABLE            (1 << 1)
480 #define THERM_INT_PLN_ENABLE            (1 << 24)
481
482 #define MSR_IA32_THERM_STATUS           0x0000019c
483
484 #define THERM_STATUS_PROCHOT            (1 << 0)
485 #define THERM_STATUS_POWER_LIMIT        (1 << 10)
486
487 #define MSR_THERM2_CTL                  0x0000019d
488
489 #define MSR_THERM2_CTL_TM_SELECT        (1ULL << 16)
490
491 #define MSR_IA32_MISC_ENABLE            0x000001a0
492
493 #define MSR_IA32_TEMPERATURE_TARGET     0x000001a2
494
495 #define MSR_MISC_PWR_MGMT               0x000001aa
496
497 #define MSR_IA32_ENERGY_PERF_BIAS       0x000001b0
498 #define ENERGY_PERF_BIAS_PERFORMANCE    0
499 #define ENERGY_PERF_BIAS_NORMAL         6
500 #define ENERGY_PERF_BIAS_POWERSAVE      15
501
502 #define MSR_IA32_PACKAGE_THERM_STATUS           0x000001b1
503
504 #define PACKAGE_THERM_STATUS_PROCHOT            (1 << 0)
505 #define PACKAGE_THERM_STATUS_POWER_LIMIT        (1 << 10)
506
507 #define MSR_IA32_PACKAGE_THERM_INTERRUPT        0x000001b2
508
509 #define PACKAGE_THERM_INT_HIGH_ENABLE           (1 << 0)
510 #define PACKAGE_THERM_INT_LOW_ENABLE            (1 << 1)
511 #define PACKAGE_THERM_INT_PLN_ENABLE            (1 << 24)
512
513 /* Thermal Thresholds Support */
514 #define THERM_INT_THRESHOLD0_ENABLE    (1 << 15)
515 #define THERM_SHIFT_THRESHOLD0        8
516 #define THERM_MASK_THRESHOLD0          (0x7f << THERM_SHIFT_THRESHOLD0)
517 #define THERM_INT_THRESHOLD1_ENABLE    (1 << 23)
518 #define THERM_SHIFT_THRESHOLD1        16
519 #define THERM_MASK_THRESHOLD1          (0x7f << THERM_SHIFT_THRESHOLD1)
520 #define THERM_STATUS_THRESHOLD0        (1 << 6)
521 #define THERM_LOG_THRESHOLD0           (1 << 7)
522 #define THERM_STATUS_THRESHOLD1        (1 << 8)
523 #define THERM_LOG_THRESHOLD1           (1 << 9)
524
525 /* MISC_ENABLE bits: architectural */
526 #define MSR_IA32_MISC_ENABLE_FAST_STRING_BIT            0
527 #define MSR_IA32_MISC_ENABLE_FAST_STRING                (1ULL << MSR_IA32_MISC_ENABLE_FAST_STRING_BIT)
528 #define MSR_IA32_MISC_ENABLE_TCC_BIT                    1
529 #define MSR_IA32_MISC_ENABLE_TCC                        (1ULL << MSR_IA32_MISC_ENABLE_TCC_BIT)
530 #define MSR_IA32_MISC_ENABLE_EMON_BIT                   7
531 #define MSR_IA32_MISC_ENABLE_EMON                       (1ULL << MSR_IA32_MISC_ENABLE_EMON_BIT)
532 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL_BIT            11
533 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL                (1ULL << MSR_IA32_MISC_ENABLE_BTS_UNAVAIL_BIT)
534 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL_BIT           12
535 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL               (1ULL << MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL_BIT)
536 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP_BIT     16
537 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP         (1ULL << MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP_BIT)
538 #define MSR_IA32_MISC_ENABLE_MWAIT_BIT                  18
539 #define MSR_IA32_MISC_ENABLE_MWAIT                      (1ULL << MSR_IA32_MISC_ENABLE_MWAIT_BIT)
540 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID_BIT            22
541 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID                (1ULL << MSR_IA32_MISC_ENABLE_LIMIT_CPUID_BIT)
542 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE_BIT           23
543 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE               (1ULL << MSR_IA32_MISC_ENABLE_XTPR_DISABLE_BIT)
544 #define MSR_IA32_MISC_ENABLE_XD_DISABLE_BIT             34
545 #define MSR_IA32_MISC_ENABLE_XD_DISABLE                 (1ULL << MSR_IA32_MISC_ENABLE_XD_DISABLE_BIT)
546
547 /* MISC_ENABLE bits: model-specific, meaning may vary from core to core */
548 #define MSR_IA32_MISC_ENABLE_X87_COMPAT_BIT             2
549 #define MSR_IA32_MISC_ENABLE_X87_COMPAT                 (1ULL << MSR_IA32_MISC_ENABLE_X87_COMPAT_BIT)
550 #define MSR_IA32_MISC_ENABLE_TM1_BIT                    3
551 #define MSR_IA32_MISC_ENABLE_TM1                        (1ULL << MSR_IA32_MISC_ENABLE_TM1_BIT)
552 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE_BIT     4
553 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE         (1ULL << MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE_BIT)
554 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE_BIT        6
555 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE            (1ULL << MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE_BIT)
556 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK_BIT          8
557 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK              (1ULL << MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK_BIT)
558 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE_BIT       9
559 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE_BIT)
560 #define MSR_IA32_MISC_ENABLE_FERR_BIT                   10
561 #define MSR_IA32_MISC_ENABLE_FERR                       (1ULL << MSR_IA32_MISC_ENABLE_FERR_BIT)
562 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX_BIT         10
563 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX             (1ULL << MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX_BIT)
564 #define MSR_IA32_MISC_ENABLE_TM2_BIT                    13
565 #define MSR_IA32_MISC_ENABLE_TM2                        (1ULL << MSR_IA32_MISC_ENABLE_TM2_BIT)
566 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE_BIT       19
567 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE_BIT)
568 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK_BIT         20
569 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK             (1ULL << MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK_BIT)
570 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT_BIT            24
571 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT                (1ULL << MSR_IA32_MISC_ENABLE_L1D_CONTEXT_BIT)
572 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE_BIT       37
573 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE_BIT)
574 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE_BIT          38
575 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE              (1ULL << MSR_IA32_MISC_ENABLE_TURBO_DISABLE_BIT)
576 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE_BIT        39
577 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE            (1ULL << MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE_BIT)
578
579 #define MSR_IA32_TSC_DEADLINE           0x000006E0
580
581
582 #define MSR_TSX_FORCE_ABORT             0x0000010F
583
584 #define MSR_TFA_RTM_FORCE_ABORT_BIT     0
585 #define MSR_TFA_RTM_FORCE_ABORT         BIT_ULL(MSR_TFA_RTM_FORCE_ABORT_BIT)
586
587 /* P4/Xeon+ specific */
588 #define MSR_IA32_MCG_EAX                0x00000180
589 #define MSR_IA32_MCG_EBX                0x00000181
590 #define MSR_IA32_MCG_ECX                0x00000182
591 #define MSR_IA32_MCG_EDX                0x00000183
592 #define MSR_IA32_MCG_ESI                0x00000184
593 #define MSR_IA32_MCG_EDI                0x00000185
594 #define MSR_IA32_MCG_EBP                0x00000186
595 #define MSR_IA32_MCG_ESP                0x00000187
596 #define MSR_IA32_MCG_EFLAGS             0x00000188
597 #define MSR_IA32_MCG_EIP                0x00000189
598 #define MSR_IA32_MCG_RESERVED           0x0000018a
599
600 /* Pentium IV performance counter MSRs */
601 #define MSR_P4_BPU_PERFCTR0             0x00000300
602 #define MSR_P4_BPU_PERFCTR1             0x00000301
603 #define MSR_P4_BPU_PERFCTR2             0x00000302
604 #define MSR_P4_BPU_PERFCTR3             0x00000303
605 #define MSR_P4_MS_PERFCTR0              0x00000304
606 #define MSR_P4_MS_PERFCTR1              0x00000305
607 #define MSR_P4_MS_PERFCTR2              0x00000306
608 #define MSR_P4_MS_PERFCTR3              0x00000307
609 #define MSR_P4_FLAME_PERFCTR0           0x00000308
610 #define MSR_P4_FLAME_PERFCTR1           0x00000309
611 #define MSR_P4_FLAME_PERFCTR2           0x0000030a
612 #define MSR_P4_FLAME_PERFCTR3           0x0000030b
613 #define MSR_P4_IQ_PERFCTR0              0x0000030c
614 #define MSR_P4_IQ_PERFCTR1              0x0000030d
615 #define MSR_P4_IQ_PERFCTR2              0x0000030e
616 #define MSR_P4_IQ_PERFCTR3              0x0000030f
617 #define MSR_P4_IQ_PERFCTR4              0x00000310
618 #define MSR_P4_IQ_PERFCTR5              0x00000311
619 #define MSR_P4_BPU_CCCR0                0x00000360
620 #define MSR_P4_BPU_CCCR1                0x00000361
621 #define MSR_P4_BPU_CCCR2                0x00000362
622 #define MSR_P4_BPU_CCCR3                0x00000363
623 #define MSR_P4_MS_CCCR0                 0x00000364
624 #define MSR_P4_MS_CCCR1                 0x00000365
625 #define MSR_P4_MS_CCCR2                 0x00000366
626 #define MSR_P4_MS_CCCR3                 0x00000367
627 #define MSR_P4_FLAME_CCCR0              0x00000368
628 #define MSR_P4_FLAME_CCCR1              0x00000369
629 #define MSR_P4_FLAME_CCCR2              0x0000036a
630 #define MSR_P4_FLAME_CCCR3              0x0000036b
631 #define MSR_P4_IQ_CCCR0                 0x0000036c
632 #define MSR_P4_IQ_CCCR1                 0x0000036d
633 #define MSR_P4_IQ_CCCR2                 0x0000036e
634 #define MSR_P4_IQ_CCCR3                 0x0000036f
635 #define MSR_P4_IQ_CCCR4                 0x00000370
636 #define MSR_P4_IQ_CCCR5                 0x00000371
637 #define MSR_P4_ALF_ESCR0                0x000003ca
638 #define MSR_P4_ALF_ESCR1                0x000003cb
639 #define MSR_P4_BPU_ESCR0                0x000003b2
640 #define MSR_P4_BPU_ESCR1                0x000003b3
641 #define MSR_P4_BSU_ESCR0                0x000003a0
642 #define MSR_P4_BSU_ESCR1                0x000003a1
643 #define MSR_P4_CRU_ESCR0                0x000003b8
644 #define MSR_P4_CRU_ESCR1                0x000003b9
645 #define MSR_P4_CRU_ESCR2                0x000003cc
646 #define MSR_P4_CRU_ESCR3                0x000003cd
647 #define MSR_P4_CRU_ESCR4                0x000003e0
648 #define MSR_P4_CRU_ESCR5                0x000003e1
649 #define MSR_P4_DAC_ESCR0                0x000003a8
650 #define MSR_P4_DAC_ESCR1                0x000003a9
651 #define MSR_P4_FIRM_ESCR0               0x000003a4
652 #define MSR_P4_FIRM_ESCR1               0x000003a5
653 #define MSR_P4_FLAME_ESCR0              0x000003a6
654 #define MSR_P4_FLAME_ESCR1              0x000003a7
655 #define MSR_P4_FSB_ESCR0                0x000003a2
656 #define MSR_P4_FSB_ESCR1                0x000003a3
657 #define MSR_P4_IQ_ESCR0                 0x000003ba
658 #define MSR_P4_IQ_ESCR1                 0x000003bb
659 #define MSR_P4_IS_ESCR0                 0x000003b4
660 #define MSR_P4_IS_ESCR1                 0x000003b5
661 #define MSR_P4_ITLB_ESCR0               0x000003b6
662 #define MSR_P4_ITLB_ESCR1               0x000003b7
663 #define MSR_P4_IX_ESCR0                 0x000003c8
664 #define MSR_P4_IX_ESCR1                 0x000003c9
665 #define MSR_P4_MOB_ESCR0                0x000003aa
666 #define MSR_P4_MOB_ESCR1                0x000003ab
667 #define MSR_P4_MS_ESCR0                 0x000003c0
668 #define MSR_P4_MS_ESCR1                 0x000003c1
669 #define MSR_P4_PMH_ESCR0                0x000003ac
670 #define MSR_P4_PMH_ESCR1                0x000003ad
671 #define MSR_P4_RAT_ESCR0                0x000003bc
672 #define MSR_P4_RAT_ESCR1                0x000003bd
673 #define MSR_P4_SAAT_ESCR0               0x000003ae
674 #define MSR_P4_SAAT_ESCR1               0x000003af
675 #define MSR_P4_SSU_ESCR0                0x000003be
676 #define MSR_P4_SSU_ESCR1                0x000003bf /* guess: not in manual */
677
678 #define MSR_P4_TBPU_ESCR0               0x000003c2
679 #define MSR_P4_TBPU_ESCR1               0x000003c3
680 #define MSR_P4_TC_ESCR0                 0x000003c4
681 #define MSR_P4_TC_ESCR1                 0x000003c5
682 #define MSR_P4_U2L_ESCR0                0x000003b0
683 #define MSR_P4_U2L_ESCR1                0x000003b1
684
685 #define MSR_P4_PEBS_MATRIX_VERT         0x000003f2
686
687 /* Intel Core-based CPU performance counters */
688 #define MSR_CORE_PERF_FIXED_CTR0        0x00000309
689 #define MSR_CORE_PERF_FIXED_CTR1        0x0000030a
690 #define MSR_CORE_PERF_FIXED_CTR2        0x0000030b
691 #define MSR_CORE_PERF_FIXED_CTR_CTRL    0x0000038d
692 #define MSR_CORE_PERF_GLOBAL_STATUS     0x0000038e
693 #define MSR_CORE_PERF_GLOBAL_CTRL       0x0000038f
694 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL   0x00000390
695
696 /* Geode defined MSRs */
697 #define MSR_GEODE_BUSCONT_CONF0         0x00001900
698
699 /* Intel VT MSRs */
700 #define MSR_IA32_VMX_BASIC              0x00000480
701 #define MSR_IA32_VMX_PINBASED_CTLS      0x00000481
702 #define MSR_IA32_VMX_PROCBASED_CTLS     0x00000482
703 #define MSR_IA32_VMX_EXIT_CTLS          0x00000483
704 #define MSR_IA32_VMX_ENTRY_CTLS         0x00000484
705 #define MSR_IA32_VMX_MISC               0x00000485
706 #define MSR_IA32_VMX_CR0_FIXED0         0x00000486
707 #define MSR_IA32_VMX_CR0_FIXED1         0x00000487
708 #define MSR_IA32_VMX_CR4_FIXED0         0x00000488
709 #define MSR_IA32_VMX_CR4_FIXED1         0x00000489
710 #define MSR_IA32_VMX_VMCS_ENUM          0x0000048a
711 #define MSR_IA32_VMX_PROCBASED_CTLS2    0x0000048b
712 #define MSR_IA32_VMX_EPT_VPID_CAP       0x0000048c
713 #define MSR_IA32_VMX_TRUE_PINBASED_CTLS  0x0000048d
714 #define MSR_IA32_VMX_TRUE_PROCBASED_CTLS 0x0000048e
715 #define MSR_IA32_VMX_TRUE_EXIT_CTLS      0x0000048f
716 #define MSR_IA32_VMX_TRUE_ENTRY_CTLS     0x00000490
717 #define MSR_IA32_VMX_VMFUNC             0x00000491
718
719 /* VMX_BASIC bits and bitmasks */
720 #define VMX_BASIC_VMCS_SIZE_SHIFT       32
721 #define VMX_BASIC_TRUE_CTLS             (1ULL << 55)
722 #define VMX_BASIC_64            0x0001000000000000LLU
723 #define VMX_BASIC_MEM_TYPE_SHIFT        50
724 #define VMX_BASIC_MEM_TYPE_MASK 0x003c000000000000LLU
725 #define VMX_BASIC_MEM_TYPE_WB   6LLU
726 #define VMX_BASIC_INOUT         0x0040000000000000LLU
727
728 /* MSR_IA32_VMX_MISC bits */
729 #define MSR_IA32_VMX_MISC_VMWRITE_SHADOW_RO_FIELDS (1ULL << 29)
730 #define MSR_IA32_VMX_MISC_PREEMPTION_TIMER_SCALE   0x1F
731 /* AMD-V MSRs */
732
733 #define MSR_VM_CR                       0xc0010114
734 #define MSR_VM_IGNNE                    0xc0010115
735 #define MSR_VM_HSAVE_PA                 0xc0010117
736
737 #endif /* _ASM_X86_MSR_INDEX_H */