OSDN Git Service

cc167dcc788f75bcc502c9b95e535af266bf88be
[uclinux-h8/linux.git] / drivers / gpu / drm / nouveau / nvkm / engine / mpeg / nv40.c
1 /*
2  * Copyright 2012 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Ben Skeggs
23  */
24 #include "nv31.h"
25
26 #include <subdev/instmem.h>
27
28 /*******************************************************************************
29  * MPEG object classes
30  ******************************************************************************/
31
32 bool
33 nv40_mpeg_mthd_dma(struct nvkm_device *device, u32 mthd, u32 data)
34 {
35         struct nvkm_instmem *imem = device->imem;
36         u32 inst = data << 4;
37         u32 dma0 = imem->func->rd32(imem, inst + 0);
38         u32 dma1 = imem->func->rd32(imem, inst + 4);
39         u32 dma2 = imem->func->rd32(imem, inst + 8);
40         u32 base = (dma2 & 0xfffff000) | (dma0 >> 20);
41         u32 size = dma1 + 1;
42
43         /* only allow linear DMA objects */
44         if (!(dma0 & 0x00002000))
45                 return false;
46
47         if (mthd == 0x0190) {
48                 /* DMA_CMD */
49                 nvkm_mask(device, 0x00b300, 0x00030000, (dma0 & 0x00030000));
50                 nvkm_wr32(device, 0x00b334, base);
51                 nvkm_wr32(device, 0x00b324, size);
52         } else
53         if (mthd == 0x01a0) {
54                 /* DMA_DATA */
55                 nvkm_mask(device, 0x00b300, 0x000c0000, (dma0 & 0x00030000) << 2);
56                 nvkm_wr32(device, 0x00b360, base);
57                 nvkm_wr32(device, 0x00b364, size);
58         } else {
59                 /* DMA_IMAGE, VRAM only */
60                 if (dma0 & 0x00030000)
61                         return false;
62
63                 nvkm_wr32(device, 0x00b370, base);
64                 nvkm_wr32(device, 0x00b374, size);
65         }
66
67         return true;
68 }
69
70 struct nvkm_oclass
71 nv40_mpeg_sclass[] = {
72         { 0x3174, &nv31_mpeg_ofuncs },
73         {}
74 };
75
76 /*******************************************************************************
77  * PMPEG engine/subdev functions
78  ******************************************************************************/
79
80 static void
81 nv40_mpeg_intr(struct nvkm_subdev *subdev)
82 {
83         struct nv31_mpeg *mpeg = (void *)subdev;
84         struct nvkm_device *device = mpeg->base.engine.subdev.device;
85         u32 stat;
86
87         if ((stat = nvkm_rd32(device, 0x00b100)))
88                 nv31_mpeg_intr(subdev);
89
90         if ((stat = nvkm_rd32(device, 0x00b800))) {
91                 nvkm_error(subdev, "PMSRCH %08x\n", stat);
92                 nvkm_wr32(device, 0x00b800, stat);
93         }
94 }
95
96 static int
97 nv40_mpeg_ctor(struct nvkm_object *parent, struct nvkm_object *engine,
98                struct nvkm_oclass *oclass, void *data, u32 size,
99                struct nvkm_object **pobject)
100 {
101         struct nv31_mpeg *mpeg;
102         int ret;
103
104         ret = nvkm_mpeg_create(parent, engine, oclass, &mpeg);
105         *pobject = nv_object(mpeg);
106         if (ret)
107                 return ret;
108
109         mpeg->mthd_dma = nv40_mpeg_mthd_dma;
110         nv_subdev(mpeg)->unit = 0x00000002;
111         nv_subdev(mpeg)->intr = nv40_mpeg_intr;
112         nv_engine(mpeg)->cclass = &nv31_mpeg_cclass;
113         nv_engine(mpeg)->sclass = nv40_mpeg_sclass;
114         nv_engine(mpeg)->tile_prog = nv31_mpeg_tile_prog;
115         return 0;
116 }
117
118 struct nvkm_oclass
119 nv40_mpeg_oclass = {
120         .handle = NV_ENGINE(MPEG, 0x40),
121         .ofuncs = &(struct nvkm_ofuncs) {
122                 .ctor = nv40_mpeg_ctor,
123                 .dtor = _nvkm_mpeg_dtor,
124                 .init = nv31_mpeg_init,
125                 .fini = _nvkm_mpeg_fini,
126         },
127 };