OSDN Git Service

Merge "cnss2: Add support for genoa sdio"
[sagit-ice-cold/kernel_xiaomi_msm8998.git] / drivers / gpu / drm / panel / panel-simple.c
1 /*
2  * Copyright (C) 2013, NVIDIA Corporation.  All rights reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sub license,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the
12  * next paragraph) shall be included in all copies or substantial portions
13  * of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT. IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
21  * DEALINGS IN THE SOFTWARE.
22  */
23
24 #include <linux/backlight.h>
25 #include <linux/gpio/consumer.h>
26 #include <linux/module.h>
27 #include <linux/of_platform.h>
28 #include <linux/platform_device.h>
29 #include <linux/regulator/consumer.h>
30
31 #include <drm/drmP.h>
32 #include <drm/drm_crtc.h>
33 #include <drm/drm_mipi_dsi.h>
34 #include <drm/drm_panel.h>
35
36 #include <video/display_timing.h>
37 #include <video/videomode.h>
38
39 struct panel_desc {
40         const struct drm_display_mode *modes;
41         unsigned int num_modes;
42         const struct display_timing *timings;
43         unsigned int num_timings;
44
45         unsigned int bpc;
46
47         struct {
48                 unsigned int width;
49                 unsigned int height;
50         } size;
51
52         /**
53          * @prepare: the time (in milliseconds) that it takes for the panel to
54          *           become ready and start receiving video data
55          * @enable: the time (in milliseconds) that it takes for the panel to
56          *          display the first valid frame after starting to receive
57          *          video data
58          * @disable: the time (in milliseconds) that it takes for the panel to
59          *           turn the display off (no content is visible)
60          * @unprepare: the time (in milliseconds) that it takes for the panel
61          *             to power itself down completely
62          */
63         struct {
64                 unsigned int prepare;
65                 unsigned int enable;
66                 unsigned int disable;
67                 unsigned int unprepare;
68         } delay;
69
70         u32 bus_format;
71 };
72
73 struct panel_simple {
74         struct drm_panel base;
75         bool prepared;
76         bool enabled;
77
78         const struct panel_desc *desc;
79
80         struct backlight_device *backlight;
81         struct regulator *supply;
82         struct i2c_adapter *ddc;
83
84         struct gpio_desc *enable_gpio;
85 };
86
87 static inline struct panel_simple *to_panel_simple(struct drm_panel *panel)
88 {
89         return container_of(panel, struct panel_simple, base);
90 }
91
92 static int panel_simple_get_fixed_modes(struct panel_simple *panel)
93 {
94         struct drm_connector *connector = panel->base.connector;
95         struct drm_device *drm = panel->base.drm;
96         struct drm_display_mode *mode;
97         unsigned int i, num = 0;
98
99         if (!panel->desc)
100                 return 0;
101
102         for (i = 0; i < panel->desc->num_timings; i++) {
103                 const struct display_timing *dt = &panel->desc->timings[i];
104                 struct videomode vm;
105
106                 videomode_from_timing(dt, &vm);
107                 mode = drm_mode_create(drm);
108                 if (!mode) {
109                         dev_err(drm->dev, "failed to add mode %ux%u\n",
110                                 dt->hactive.typ, dt->vactive.typ);
111                         continue;
112                 }
113
114                 drm_display_mode_from_videomode(&vm, mode);
115                 drm_mode_set_name(mode);
116
117                 drm_mode_probed_add(connector, mode);
118                 num++;
119         }
120
121         for (i = 0; i < panel->desc->num_modes; i++) {
122                 const struct drm_display_mode *m = &panel->desc->modes[i];
123
124                 mode = drm_mode_duplicate(drm, m);
125                 if (!mode) {
126                         dev_err(drm->dev, "failed to add mode %ux%u@%u\n",
127                                 m->hdisplay, m->vdisplay, m->vrefresh);
128                         continue;
129                 }
130
131                 drm_mode_set_name(mode);
132
133                 drm_mode_probed_add(connector, mode);
134                 num++;
135         }
136
137         connector->display_info.bpc = panel->desc->bpc;
138         connector->display_info.width_mm = panel->desc->size.width;
139         connector->display_info.height_mm = panel->desc->size.height;
140         if (panel->desc->bus_format)
141                 drm_display_info_set_bus_formats(&connector->display_info,
142                                                  &panel->desc->bus_format, 1);
143
144         return num;
145 }
146
147 static int panel_simple_disable(struct drm_panel *panel)
148 {
149         struct panel_simple *p = to_panel_simple(panel);
150
151         if (!p->enabled)
152                 return 0;
153
154         if (p->backlight) {
155                 p->backlight->props.power = FB_BLANK_POWERDOWN;
156                 backlight_update_status(p->backlight);
157         }
158
159         if (p->desc->delay.disable)
160                 msleep(p->desc->delay.disable);
161
162         p->enabled = false;
163
164         return 0;
165 }
166
167 static int panel_simple_unprepare(struct drm_panel *panel)
168 {
169         struct panel_simple *p = to_panel_simple(panel);
170
171         if (!p->prepared)
172                 return 0;
173
174         if (p->enable_gpio)
175                 gpiod_set_value_cansleep(p->enable_gpio, 0);
176
177         regulator_disable(p->supply);
178
179         if (p->desc->delay.unprepare)
180                 msleep(p->desc->delay.unprepare);
181
182         p->prepared = false;
183
184         return 0;
185 }
186
187 static int panel_simple_prepare(struct drm_panel *panel)
188 {
189         struct panel_simple *p = to_panel_simple(panel);
190         int err;
191
192         if (p->prepared)
193                 return 0;
194
195         err = regulator_enable(p->supply);
196         if (err < 0) {
197                 dev_err(panel->dev, "failed to enable supply: %d\n", err);
198                 return err;
199         }
200
201         if (p->enable_gpio)
202                 gpiod_set_value_cansleep(p->enable_gpio, 1);
203
204         if (p->desc->delay.prepare)
205                 msleep(p->desc->delay.prepare);
206
207         p->prepared = true;
208
209         return 0;
210 }
211
212 static int panel_simple_enable(struct drm_panel *panel)
213 {
214         struct panel_simple *p = to_panel_simple(panel);
215
216         if (p->enabled)
217                 return 0;
218
219         if (p->desc->delay.enable)
220                 msleep(p->desc->delay.enable);
221
222         if (p->backlight) {
223                 p->backlight->props.power = FB_BLANK_UNBLANK;
224                 backlight_update_status(p->backlight);
225         }
226
227         p->enabled = true;
228
229         return 0;
230 }
231
232 static int panel_simple_get_modes(struct drm_panel *panel)
233 {
234         struct panel_simple *p = to_panel_simple(panel);
235         int num = 0;
236
237         /* probe EDID if a DDC bus is available */
238         if (p->ddc) {
239                 struct edid *edid = drm_get_edid(panel->connector, p->ddc);
240                 drm_mode_connector_update_edid_property(panel->connector, edid);
241                 if (edid) {
242                         num += drm_add_edid_modes(panel->connector, edid);
243                         kfree(edid);
244                 }
245         }
246
247         /* add hard-coded panel modes */
248         num += panel_simple_get_fixed_modes(p);
249
250         return num;
251 }
252
253 static int panel_simple_get_timings(struct drm_panel *panel,
254                                     unsigned int num_timings,
255                                     struct display_timing *timings)
256 {
257         struct panel_simple *p = to_panel_simple(panel);
258         unsigned int i;
259
260         if (p->desc->num_timings < num_timings)
261                 num_timings = p->desc->num_timings;
262
263         if (timings)
264                 for (i = 0; i < num_timings; i++)
265                         timings[i] = p->desc->timings[i];
266
267         return p->desc->num_timings;
268 }
269
270 static const struct drm_panel_funcs panel_simple_funcs = {
271         .disable = panel_simple_disable,
272         .unprepare = panel_simple_unprepare,
273         .prepare = panel_simple_prepare,
274         .enable = panel_simple_enable,
275         .get_modes = panel_simple_get_modes,
276         .get_timings = panel_simple_get_timings,
277 };
278
279 static int panel_simple_probe(struct device *dev, const struct panel_desc *desc)
280 {
281         struct device_node *backlight, *ddc;
282         struct panel_simple *panel;
283         int err;
284
285         panel = devm_kzalloc(dev, sizeof(*panel), GFP_KERNEL);
286         if (!panel)
287                 return -ENOMEM;
288
289         panel->enabled = false;
290         panel->prepared = false;
291         panel->desc = desc;
292
293         panel->supply = devm_regulator_get(dev, "power");
294         if (IS_ERR(panel->supply))
295                 return PTR_ERR(panel->supply);
296
297         panel->enable_gpio = devm_gpiod_get_optional(dev, "enable",
298                                                      GPIOD_OUT_LOW);
299         if (IS_ERR(panel->enable_gpio)) {
300                 err = PTR_ERR(panel->enable_gpio);
301                 dev_err(dev, "failed to request GPIO: %d\n", err);
302                 return err;
303         }
304
305         backlight = of_parse_phandle(dev->of_node, "backlight", 0);
306         if (backlight) {
307                 panel->backlight = of_find_backlight_by_node(backlight);
308                 of_node_put(backlight);
309
310                 if (!panel->backlight)
311                         return -EPROBE_DEFER;
312         }
313
314         ddc = of_parse_phandle(dev->of_node, "ddc-i2c-bus", 0);
315         if (ddc) {
316                 panel->ddc = of_find_i2c_adapter_by_node(ddc);
317                 of_node_put(ddc);
318
319                 if (!panel->ddc) {
320                         err = -EPROBE_DEFER;
321                         goto free_backlight;
322                 }
323         }
324
325         drm_panel_init(&panel->base);
326         panel->base.dev = dev;
327         panel->base.funcs = &panel_simple_funcs;
328
329         err = drm_panel_add(&panel->base);
330         if (err < 0)
331                 goto free_ddc;
332
333         dev_set_drvdata(dev, panel);
334
335         return 0;
336
337 free_ddc:
338         if (panel->ddc)
339                 put_device(&panel->ddc->dev);
340 free_backlight:
341         if (panel->backlight)
342                 put_device(&panel->backlight->dev);
343
344         return err;
345 }
346
347 static int panel_simple_remove(struct device *dev)
348 {
349         struct panel_simple *panel = dev_get_drvdata(dev);
350
351         drm_panel_detach(&panel->base);
352         drm_panel_remove(&panel->base);
353
354         panel_simple_disable(&panel->base);
355         panel_simple_unprepare(&panel->base);
356
357         if (panel->ddc)
358                 put_device(&panel->ddc->dev);
359
360         if (panel->backlight)
361                 put_device(&panel->backlight->dev);
362
363         return 0;
364 }
365
366 static void panel_simple_shutdown(struct device *dev)
367 {
368         struct panel_simple *panel = dev_get_drvdata(dev);
369
370         panel_simple_disable(&panel->base);
371         panel_simple_unprepare(&panel->base);
372 }
373
374 static const struct drm_display_mode ampire_am800480r3tmqwa1h_mode = {
375         .clock = 33333,
376         .hdisplay = 800,
377         .hsync_start = 800 + 0,
378         .hsync_end = 800 + 0 + 255,
379         .htotal = 800 + 0 + 255 + 0,
380         .vdisplay = 480,
381         .vsync_start = 480 + 2,
382         .vsync_end = 480 + 2 + 45,
383         .vtotal = 480 + 2 + 45 + 0,
384         .vrefresh = 60,
385         .flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_PVSYNC,
386 };
387
388 static const struct panel_desc ampire_am800480r3tmqwa1h = {
389         .modes = &ampire_am800480r3tmqwa1h_mode,
390         .num_modes = 1,
391         .bpc = 6,
392         .size = {
393                 .width = 152,
394                 .height = 91,
395         },
396         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
397 };
398
399 static const struct drm_display_mode auo_b101aw03_mode = {
400         .clock = 51450,
401         .hdisplay = 1024,
402         .hsync_start = 1024 + 156,
403         .hsync_end = 1024 + 156 + 8,
404         .htotal = 1024 + 156 + 8 + 156,
405         .vdisplay = 600,
406         .vsync_start = 600 + 16,
407         .vsync_end = 600 + 16 + 6,
408         .vtotal = 600 + 16 + 6 + 16,
409         .vrefresh = 60,
410 };
411
412 static const struct panel_desc auo_b101aw03 = {
413         .modes = &auo_b101aw03_mode,
414         .num_modes = 1,
415         .bpc = 6,
416         .size = {
417                 .width = 223,
418                 .height = 125,
419         },
420 };
421
422 static const struct drm_display_mode auo_b101ean01_mode = {
423         .clock = 72500,
424         .hdisplay = 1280,
425         .hsync_start = 1280 + 119,
426         .hsync_end = 1280 + 119 + 32,
427         .htotal = 1280 + 119 + 32 + 21,
428         .vdisplay = 800,
429         .vsync_start = 800 + 4,
430         .vsync_end = 800 + 4 + 20,
431         .vtotal = 800 + 4 + 20 + 8,
432         .vrefresh = 60,
433 };
434
435 static const struct panel_desc auo_b101ean01 = {
436         .modes = &auo_b101ean01_mode,
437         .num_modes = 1,
438         .bpc = 6,
439         .size = {
440                 .width = 217,
441                 .height = 136,
442         },
443 };
444
445 static const struct drm_display_mode auo_b101xtn01_mode = {
446         .clock = 72000,
447         .hdisplay = 1366,
448         .hsync_start = 1366 + 20,
449         .hsync_end = 1366 + 20 + 70,
450         .htotal = 1366 + 20 + 70,
451         .vdisplay = 768,
452         .vsync_start = 768 + 14,
453         .vsync_end = 768 + 14 + 42,
454         .vtotal = 768 + 14 + 42,
455         .vrefresh = 60,
456         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
457 };
458
459 static const struct panel_desc auo_b101xtn01 = {
460         .modes = &auo_b101xtn01_mode,
461         .num_modes = 1,
462         .bpc = 6,
463         .size = {
464                 .width = 223,
465                 .height = 125,
466         },
467 };
468
469 static const struct drm_display_mode auo_b116xw03_mode = {
470         .clock = 70589,
471         .hdisplay = 1366,
472         .hsync_start = 1366 + 40,
473         .hsync_end = 1366 + 40 + 40,
474         .htotal = 1366 + 40 + 40 + 32,
475         .vdisplay = 768,
476         .vsync_start = 768 + 10,
477         .vsync_end = 768 + 10 + 12,
478         .vtotal = 768 + 10 + 12 + 6,
479         .vrefresh = 60,
480 };
481
482 static const struct panel_desc auo_b116xw03 = {
483         .modes = &auo_b116xw03_mode,
484         .num_modes = 1,
485         .bpc = 6,
486         .size = {
487                 .width = 256,
488                 .height = 144,
489         },
490 };
491
492 static const struct drm_display_mode auo_b133xtn01_mode = {
493         .clock = 69500,
494         .hdisplay = 1366,
495         .hsync_start = 1366 + 48,
496         .hsync_end = 1366 + 48 + 32,
497         .htotal = 1366 + 48 + 32 + 20,
498         .vdisplay = 768,
499         .vsync_start = 768 + 3,
500         .vsync_end = 768 + 3 + 6,
501         .vtotal = 768 + 3 + 6 + 13,
502         .vrefresh = 60,
503 };
504
505 static const struct panel_desc auo_b133xtn01 = {
506         .modes = &auo_b133xtn01_mode,
507         .num_modes = 1,
508         .bpc = 6,
509         .size = {
510                 .width = 293,
511                 .height = 165,
512         },
513 };
514
515 static const struct drm_display_mode auo_b133htn01_mode = {
516         .clock = 150660,
517         .hdisplay = 1920,
518         .hsync_start = 1920 + 172,
519         .hsync_end = 1920 + 172 + 80,
520         .htotal = 1920 + 172 + 80 + 60,
521         .vdisplay = 1080,
522         .vsync_start = 1080 + 25,
523         .vsync_end = 1080 + 25 + 10,
524         .vtotal = 1080 + 25 + 10 + 10,
525         .vrefresh = 60,
526 };
527
528 static const struct panel_desc auo_b133htn01 = {
529         .modes = &auo_b133htn01_mode,
530         .num_modes = 1,
531         .bpc = 6,
532         .size = {
533                 .width = 293,
534                 .height = 165,
535         },
536         .delay = {
537                 .prepare = 105,
538                 .enable = 20,
539                 .unprepare = 50,
540         },
541 };
542
543 static const struct drm_display_mode avic_tm070ddh03_mode = {
544         .clock = 51200,
545         .hdisplay = 1024,
546         .hsync_start = 1024 + 160,
547         .hsync_end = 1024 + 160 + 4,
548         .htotal = 1024 + 160 + 4 + 156,
549         .vdisplay = 600,
550         .vsync_start = 600 + 17,
551         .vsync_end = 600 + 17 + 1,
552         .vtotal = 600 + 17 + 1 + 17,
553         .vrefresh = 60,
554 };
555
556 static const struct panel_desc avic_tm070ddh03 = {
557         .modes = &avic_tm070ddh03_mode,
558         .num_modes = 1,
559         .bpc = 8,
560         .size = {
561                 .width = 154,
562                 .height = 90,
563         },
564         .delay = {
565                 .prepare = 20,
566                 .enable = 200,
567                 .disable = 200,
568         },
569 };
570
571 static const struct drm_display_mode chunghwa_claa101wa01a_mode = {
572         .clock = 72070,
573         .hdisplay = 1366,
574         .hsync_start = 1366 + 58,
575         .hsync_end = 1366 + 58 + 58,
576         .htotal = 1366 + 58 + 58 + 58,
577         .vdisplay = 768,
578         .vsync_start = 768 + 4,
579         .vsync_end = 768 + 4 + 4,
580         .vtotal = 768 + 4 + 4 + 4,
581         .vrefresh = 60,
582 };
583
584 static const struct panel_desc chunghwa_claa101wa01a = {
585         .modes = &chunghwa_claa101wa01a_mode,
586         .num_modes = 1,
587         .bpc = 6,
588         .size = {
589                 .width = 220,
590                 .height = 120,
591         },
592 };
593
594 static const struct drm_display_mode chunghwa_claa101wb01_mode = {
595         .clock = 69300,
596         .hdisplay = 1366,
597         .hsync_start = 1366 + 48,
598         .hsync_end = 1366 + 48 + 32,
599         .htotal = 1366 + 48 + 32 + 20,
600         .vdisplay = 768,
601         .vsync_start = 768 + 16,
602         .vsync_end = 768 + 16 + 8,
603         .vtotal = 768 + 16 + 8 + 16,
604         .vrefresh = 60,
605 };
606
607 static const struct panel_desc chunghwa_claa101wb01 = {
608         .modes = &chunghwa_claa101wb01_mode,
609         .num_modes = 1,
610         .bpc = 6,
611         .size = {
612                 .width = 223,
613                 .height = 125,
614         },
615 };
616
617 static const struct drm_display_mode edt_et057090dhu_mode = {
618         .clock = 25175,
619         .hdisplay = 640,
620         .hsync_start = 640 + 16,
621         .hsync_end = 640 + 16 + 30,
622         .htotal = 640 + 16 + 30 + 114,
623         .vdisplay = 480,
624         .vsync_start = 480 + 10,
625         .vsync_end = 480 + 10 + 3,
626         .vtotal = 480 + 10 + 3 + 32,
627         .vrefresh = 60,
628         .flags = DRM_MODE_FLAG_NVSYNC | DRM_MODE_FLAG_NHSYNC,
629 };
630
631 static const struct panel_desc edt_et057090dhu = {
632         .modes = &edt_et057090dhu_mode,
633         .num_modes = 1,
634         .bpc = 6,
635         .size = {
636                 .width = 115,
637                 .height = 86,
638         },
639 };
640
641 static const struct drm_display_mode edt_etm0700g0dh6_mode = {
642         .clock = 33260,
643         .hdisplay = 800,
644         .hsync_start = 800 + 40,
645         .hsync_end = 800 + 40 + 128,
646         .htotal = 800 + 40 + 128 + 88,
647         .vdisplay = 480,
648         .vsync_start = 480 + 10,
649         .vsync_end = 480 + 10 + 2,
650         .vtotal = 480 + 10 + 2 + 33,
651         .vrefresh = 60,
652         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
653 };
654
655 static const struct panel_desc edt_etm0700g0dh6 = {
656         .modes = &edt_etm0700g0dh6_mode,
657         .num_modes = 1,
658         .bpc = 6,
659         .size = {
660                 .width = 152,
661                 .height = 91,
662         },
663 };
664
665 static const struct drm_display_mode foxlink_fl500wvr00_a0t_mode = {
666         .clock = 32260,
667         .hdisplay = 800,
668         .hsync_start = 800 + 168,
669         .hsync_end = 800 + 168 + 64,
670         .htotal = 800 + 168 + 64 + 88,
671         .vdisplay = 480,
672         .vsync_start = 480 + 37,
673         .vsync_end = 480 + 37 + 2,
674         .vtotal = 480 + 37 + 2 + 8,
675         .vrefresh = 60,
676 };
677
678 static const struct panel_desc foxlink_fl500wvr00_a0t = {
679         .modes = &foxlink_fl500wvr00_a0t_mode,
680         .num_modes = 1,
681         .bpc = 8,
682         .size = {
683                 .width = 108,
684                 .height = 65,
685         },
686         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
687 };
688
689 static const struct drm_display_mode giantplus_gpg482739qs5_mode = {
690         .clock = 9000,
691         .hdisplay = 480,
692         .hsync_start = 480 + 5,
693         .hsync_end = 480 + 5 + 1,
694         .htotal = 480 + 5 + 1 + 40,
695         .vdisplay = 272,
696         .vsync_start = 272 + 8,
697         .vsync_end = 272 + 8 + 1,
698         .vtotal = 272 + 8 + 1 + 8,
699         .vrefresh = 60,
700 };
701
702 static const struct panel_desc giantplus_gpg482739qs5 = {
703         .modes = &giantplus_gpg482739qs5_mode,
704         .num_modes = 1,
705         .bpc = 8,
706         .size = {
707                 .width = 95,
708                 .height = 54,
709         },
710         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
711 };
712
713 static const struct display_timing hannstar_hsd070pww1_timing = {
714         .pixelclock = { 64300000, 71100000, 82000000 },
715         .hactive = { 1280, 1280, 1280 },
716         .hfront_porch = { 1, 1, 10 },
717         .hback_porch = { 1, 1, 10 },
718         /*
719          * According to the data sheet, the minimum horizontal blanking interval
720          * is 54 clocks (1 + 52 + 1), but tests with a Nitrogen6X have shown the
721          * minimum working horizontal blanking interval to be 60 clocks.
722          */
723         .hsync_len = { 58, 158, 661 },
724         .vactive = { 800, 800, 800 },
725         .vfront_porch = { 1, 1, 10 },
726         .vback_porch = { 1, 1, 10 },
727         .vsync_len = { 1, 21, 203 },
728         .flags = DISPLAY_FLAGS_DE_HIGH,
729 };
730
731 static const struct panel_desc hannstar_hsd070pww1 = {
732         .timings = &hannstar_hsd070pww1_timing,
733         .num_timings = 1,
734         .bpc = 6,
735         .size = {
736                 .width = 151,
737                 .height = 94,
738         },
739         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
740 };
741
742 static const struct display_timing hannstar_hsd100pxn1_timing = {
743         .pixelclock = { 55000000, 65000000, 75000000 },
744         .hactive = { 1024, 1024, 1024 },
745         .hfront_porch = { 40, 40, 40 },
746         .hback_porch = { 220, 220, 220 },
747         .hsync_len = { 20, 60, 100 },
748         .vactive = { 768, 768, 768 },
749         .vfront_porch = { 7, 7, 7 },
750         .vback_porch = { 21, 21, 21 },
751         .vsync_len = { 10, 10, 10 },
752         .flags = DISPLAY_FLAGS_DE_HIGH,
753 };
754
755 static const struct panel_desc hannstar_hsd100pxn1 = {
756         .timings = &hannstar_hsd100pxn1_timing,
757         .num_timings = 1,
758         .bpc = 6,
759         .size = {
760                 .width = 203,
761                 .height = 152,
762         },
763         .bus_format = MEDIA_BUS_FMT_RGB666_1X7X3_SPWG,
764 };
765
766 static const struct drm_display_mode hitachi_tx23d38vm0caa_mode = {
767         .clock = 33333,
768         .hdisplay = 800,
769         .hsync_start = 800 + 85,
770         .hsync_end = 800 + 85 + 86,
771         .htotal = 800 + 85 + 86 + 85,
772         .vdisplay = 480,
773         .vsync_start = 480 + 16,
774         .vsync_end = 480 + 16 + 13,
775         .vtotal = 480 + 16 + 13 + 16,
776         .vrefresh = 60,
777 };
778
779 static const struct panel_desc hitachi_tx23d38vm0caa = {
780         .modes = &hitachi_tx23d38vm0caa_mode,
781         .num_modes = 1,
782         .bpc = 6,
783         .size = {
784                 .width = 195,
785                 .height = 117,
786         },
787 };
788
789 static const struct drm_display_mode innolux_at043tn24_mode = {
790         .clock = 9000,
791         .hdisplay = 480,
792         .hsync_start = 480 + 2,
793         .hsync_end = 480 + 2 + 41,
794         .htotal = 480 + 2 + 41 + 2,
795         .vdisplay = 272,
796         .vsync_start = 272 + 2,
797         .vsync_end = 272 + 2 + 11,
798         .vtotal = 272 + 2 + 11 + 2,
799         .vrefresh = 60,
800         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
801 };
802
803 static const struct panel_desc innolux_at043tn24 = {
804         .modes = &innolux_at043tn24_mode,
805         .num_modes = 1,
806         .bpc = 8,
807         .size = {
808                 .width = 95,
809                 .height = 54,
810         },
811         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
812 };
813
814 static const struct drm_display_mode innolux_g121i1_l01_mode = {
815         .clock = 71000,
816         .hdisplay = 1280,
817         .hsync_start = 1280 + 64,
818         .hsync_end = 1280 + 64 + 32,
819         .htotal = 1280 + 64 + 32 + 64,
820         .vdisplay = 800,
821         .vsync_start = 800 + 9,
822         .vsync_end = 800 + 9 + 6,
823         .vtotal = 800 + 9 + 6 + 9,
824         .vrefresh = 60,
825 };
826
827 static const struct panel_desc innolux_g121i1_l01 = {
828         .modes = &innolux_g121i1_l01_mode,
829         .num_modes = 1,
830         .bpc = 6,
831         .size = {
832                 .width = 261,
833                 .height = 163,
834         },
835 };
836
837 static const struct drm_display_mode innolux_n116bge_mode = {
838         .clock = 76420,
839         .hdisplay = 1366,
840         .hsync_start = 1366 + 136,
841         .hsync_end = 1366 + 136 + 30,
842         .htotal = 1366 + 136 + 30 + 60,
843         .vdisplay = 768,
844         .vsync_start = 768 + 8,
845         .vsync_end = 768 + 8 + 12,
846         .vtotal = 768 + 8 + 12 + 12,
847         .vrefresh = 60,
848         .flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_NVSYNC,
849 };
850
851 static const struct panel_desc innolux_n116bge = {
852         .modes = &innolux_n116bge_mode,
853         .num_modes = 1,
854         .bpc = 6,
855         .size = {
856                 .width = 256,
857                 .height = 144,
858         },
859 };
860
861 static const struct drm_display_mode innolux_n156bge_l21_mode = {
862         .clock = 69300,
863         .hdisplay = 1366,
864         .hsync_start = 1366 + 16,
865         .hsync_end = 1366 + 16 + 34,
866         .htotal = 1366 + 16 + 34 + 50,
867         .vdisplay = 768,
868         .vsync_start = 768 + 2,
869         .vsync_end = 768 + 2 + 6,
870         .vtotal = 768 + 2 + 6 + 12,
871         .vrefresh = 60,
872 };
873
874 static const struct panel_desc innolux_n156bge_l21 = {
875         .modes = &innolux_n156bge_l21_mode,
876         .num_modes = 1,
877         .bpc = 6,
878         .size = {
879                 .width = 344,
880                 .height = 193,
881         },
882 };
883
884 static const struct drm_display_mode innolux_zj070na_01p_mode = {
885         .clock = 51501,
886         .hdisplay = 1024,
887         .hsync_start = 1024 + 128,
888         .hsync_end = 1024 + 128 + 64,
889         .htotal = 1024 + 128 + 64 + 128,
890         .vdisplay = 600,
891         .vsync_start = 600 + 16,
892         .vsync_end = 600 + 16 + 4,
893         .vtotal = 600 + 16 + 4 + 16,
894         .vrefresh = 60,
895 };
896
897 static const struct panel_desc innolux_zj070na_01p = {
898         .modes = &innolux_zj070na_01p_mode,
899         .num_modes = 1,
900         .bpc = 6,
901         .size = {
902                 .width = 1024,
903                 .height = 600,
904         },
905 };
906
907 static const struct drm_display_mode lg_lb070wv8_mode = {
908         .clock = 33246,
909         .hdisplay = 800,
910         .hsync_start = 800 + 88,
911         .hsync_end = 800 + 88 + 80,
912         .htotal = 800 + 88 + 80 + 88,
913         .vdisplay = 480,
914         .vsync_start = 480 + 10,
915         .vsync_end = 480 + 10 + 25,
916         .vtotal = 480 + 10 + 25 + 10,
917         .vrefresh = 60,
918 };
919
920 static const struct panel_desc lg_lb070wv8 = {
921         .modes = &lg_lb070wv8_mode,
922         .num_modes = 1,
923         .bpc = 16,
924         .size = {
925                 .width = 151,
926                 .height = 91,
927         },
928         .bus_format = MEDIA_BUS_FMT_RGB888_1X7X4_SPWG,
929 };
930
931 static const struct drm_display_mode lg_lp129qe_mode = {
932         .clock = 285250,
933         .hdisplay = 2560,
934         .hsync_start = 2560 + 48,
935         .hsync_end = 2560 + 48 + 32,
936         .htotal = 2560 + 48 + 32 + 80,
937         .vdisplay = 1700,
938         .vsync_start = 1700 + 3,
939         .vsync_end = 1700 + 3 + 10,
940         .vtotal = 1700 + 3 + 10 + 36,
941         .vrefresh = 60,
942 };
943
944 static const struct panel_desc lg_lp129qe = {
945         .modes = &lg_lp129qe_mode,
946         .num_modes = 1,
947         .bpc = 8,
948         .size = {
949                 .width = 272,
950                 .height = 181,
951         },
952 };
953
954 static const struct drm_display_mode nec_nl4827hc19_05b_mode = {
955         .clock = 10870,
956         .hdisplay = 480,
957         .hsync_start = 480 + 2,
958         .hsync_end = 480 + 2 + 41,
959         .htotal = 480 + 2 + 41 + 2,
960         .vdisplay = 272,
961         .vsync_start = 272 + 2,
962         .vsync_end = 272 + 2 + 4,
963         .vtotal = 272 + 2 + 4 + 2,
964         .vrefresh = 74,
965 };
966
967 static const struct panel_desc nec_nl4827hc19_05b = {
968         .modes = &nec_nl4827hc19_05b_mode,
969         .num_modes = 1,
970         .bpc = 8,
971         .size = {
972                 .width = 95,
973                 .height = 54,
974         },
975         .bus_format = MEDIA_BUS_FMT_RGB888_1X24
976 };
977
978 static const struct display_timing okaya_rs800480t_7x0gp_timing = {
979         .pixelclock = { 30000000, 30000000, 40000000 },
980         .hactive = { 800, 800, 800 },
981         .hfront_porch = { 40, 40, 40 },
982         .hback_porch = { 40, 40, 40 },
983         .hsync_len = { 1, 48, 48 },
984         .vactive = { 480, 480, 480 },
985         .vfront_porch = { 13, 13, 13 },
986         .vback_porch = { 29, 29, 29 },
987         .vsync_len = { 3, 3, 3 },
988         .flags = DISPLAY_FLAGS_DE_HIGH,
989 };
990
991 static const struct panel_desc okaya_rs800480t_7x0gp = {
992         .timings = &okaya_rs800480t_7x0gp_timing,
993         .num_timings = 1,
994         .bpc = 6,
995         .size = {
996                 .width = 154,
997                 .height = 87,
998         },
999         .delay = {
1000                 .prepare = 41,
1001                 .enable = 50,
1002                 .unprepare = 41,
1003                 .disable = 50,
1004         },
1005         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1006 };
1007
1008 static const struct drm_display_mode ortustech_com43h4m85ulc_mode  = {
1009         .clock = 25000,
1010         .hdisplay = 480,
1011         .hsync_start = 480 + 10,
1012         .hsync_end = 480 + 10 + 10,
1013         .htotal = 480 + 10 + 10 + 15,
1014         .vdisplay = 800,
1015         .vsync_start = 800 + 3,
1016         .vsync_end = 800 + 3 + 3,
1017         .vtotal = 800 + 3 + 3 + 3,
1018         .vrefresh = 60,
1019 };
1020
1021 static const struct panel_desc ortustech_com43h4m85ulc = {
1022         .modes = &ortustech_com43h4m85ulc_mode,
1023         .num_modes = 1,
1024         .bpc = 8,
1025         .size = {
1026                 .width = 56,
1027                 .height = 93,
1028         },
1029         .bus_format = MEDIA_BUS_FMT_RGB888_1X24,
1030 };
1031
1032 static const struct drm_display_mode samsung_ltn101nt05_mode = {
1033         .clock = 54030,
1034         .hdisplay = 1024,
1035         .hsync_start = 1024 + 24,
1036         .hsync_end = 1024 + 24 + 136,
1037         .htotal = 1024 + 24 + 136 + 160,
1038         .vdisplay = 600,
1039         .vsync_start = 600 + 3,
1040         .vsync_end = 600 + 3 + 6,
1041         .vtotal = 600 + 3 + 6 + 61,
1042         .vrefresh = 60,
1043 };
1044
1045 static const struct panel_desc samsung_ltn101nt05 = {
1046         .modes = &samsung_ltn101nt05_mode,
1047         .num_modes = 1,
1048         .bpc = 6,
1049         .size = {
1050                 .width = 1024,
1051                 .height = 600,
1052         },
1053 };
1054
1055 static const struct drm_display_mode samsung_ltn140at29_301_mode = {
1056         .clock = 76300,
1057         .hdisplay = 1366,
1058         .hsync_start = 1366 + 64,
1059         .hsync_end = 1366 + 64 + 48,
1060         .htotal = 1366 + 64 + 48 + 128,
1061         .vdisplay = 768,
1062         .vsync_start = 768 + 2,
1063         .vsync_end = 768 + 2 + 5,
1064         .vtotal = 768 + 2 + 5 + 17,
1065         .vrefresh = 60,
1066 };
1067
1068 static const struct panel_desc samsung_ltn140at29_301 = {
1069         .modes = &samsung_ltn140at29_301_mode,
1070         .num_modes = 1,
1071         .bpc = 6,
1072         .size = {
1073                 .width = 320,
1074                 .height = 187,
1075         },
1076 };
1077
1078 static const struct drm_display_mode shelly_sca07010_bfn_lnn_mode = {
1079         .clock = 33300,
1080         .hdisplay = 800,
1081         .hsync_start = 800 + 1,
1082         .hsync_end = 800 + 1 + 64,
1083         .htotal = 800 + 1 + 64 + 64,
1084         .vdisplay = 480,
1085         .vsync_start = 480 + 1,
1086         .vsync_end = 480 + 1 + 23,
1087         .vtotal = 480 + 1 + 23 + 22,
1088         .vrefresh = 60,
1089 };
1090
1091 static const struct panel_desc shelly_sca07010_bfn_lnn = {
1092         .modes = &shelly_sca07010_bfn_lnn_mode,
1093         .num_modes = 1,
1094         .size = {
1095                 .width = 152,
1096                 .height = 91,
1097         },
1098         .bus_format = MEDIA_BUS_FMT_RGB666_1X18,
1099 };
1100
1101 static const struct of_device_id platform_of_match[] = {
1102         {
1103                 .compatible = "ampire,am800480r3tmqwa1h",
1104                 .data = &ampire_am800480r3tmqwa1h,
1105         }, {
1106                 .compatible = "auo,b101aw03",
1107                 .data = &auo_b101aw03,
1108         }, {
1109                 .compatible = "auo,b101ean01",
1110                 .data = &auo_b101ean01,
1111         }, {
1112                 .compatible = "auo,b101xtn01",
1113                 .data = &auo_b101xtn01,
1114         }, {
1115                 .compatible = "auo,b116xw03",
1116                 .data = &auo_b116xw03,
1117         }, {
1118                 .compatible = "auo,b133htn01",
1119                 .data = &auo_b133htn01,
1120         }, {
1121                 .compatible = "auo,b133xtn01",
1122                 .data = &auo_b133xtn01,
1123         }, {
1124                 .compatible = "avic,tm070ddh03",
1125                 .data = &avic_tm070ddh03,
1126         }, {
1127                 .compatible = "chunghwa,claa101wa01a",
1128                 .data = &chunghwa_claa101wa01a
1129         }, {
1130                 .compatible = "chunghwa,claa101wb01",
1131                 .data = &chunghwa_claa101wb01
1132         }, {
1133                 .compatible = "edt,et057090dhu",
1134                 .data = &edt_et057090dhu,
1135         }, {
1136                 .compatible = "edt,et070080dh6",
1137                 .data = &edt_etm0700g0dh6,
1138         }, {
1139                 .compatible = "edt,etm0700g0dh6",
1140                 .data = &edt_etm0700g0dh6,
1141         }, {
1142                 .compatible = "foxlink,fl500wvr00-a0t",
1143                 .data = &foxlink_fl500wvr00_a0t,
1144         }, {
1145                 .compatible = "giantplus,gpg482739qs5",
1146                 .data = &giantplus_gpg482739qs5
1147         }, {
1148                 .compatible = "hannstar,hsd070pww1",
1149                 .data = &hannstar_hsd070pww1,
1150         }, {
1151                 .compatible = "hannstar,hsd100pxn1",
1152                 .data = &hannstar_hsd100pxn1,
1153         }, {
1154                 .compatible = "hit,tx23d38vm0caa",
1155                 .data = &hitachi_tx23d38vm0caa
1156         }, {
1157                 .compatible = "innolux,at043tn24",
1158                 .data = &innolux_at043tn24,
1159         }, {
1160                 .compatible ="innolux,g121i1-l01",
1161                 .data = &innolux_g121i1_l01
1162         }, {
1163                 .compatible = "innolux,n116bge",
1164                 .data = &innolux_n116bge,
1165         }, {
1166                 .compatible = "innolux,n156bge-l21",
1167                 .data = &innolux_n156bge_l21,
1168         }, {
1169                 .compatible = "innolux,zj070na-01p",
1170                 .data = &innolux_zj070na_01p,
1171         }, {
1172                 .compatible = "lg,lb070wv8",
1173                 .data = &lg_lb070wv8,
1174         }, {
1175                 .compatible = "lg,lp129qe",
1176                 .data = &lg_lp129qe,
1177         }, {
1178                 .compatible = "nec,nl4827hc19-05b",
1179                 .data = &nec_nl4827hc19_05b,
1180         }, {
1181                 .compatible = "okaya,rs800480t-7x0gp",
1182                 .data = &okaya_rs800480t_7x0gp,
1183         }, {
1184                 .compatible = "ortustech,com43h4m85ulc",
1185                 .data = &ortustech_com43h4m85ulc,
1186         }, {
1187                 .compatible = "samsung,ltn101nt05",
1188                 .data = &samsung_ltn101nt05,
1189         }, {
1190                 .compatible = "samsung,ltn140at29-301",
1191                 .data = &samsung_ltn140at29_301,
1192         }, {
1193                 .compatible = "shelly,sca07010-bfn-lnn",
1194                 .data = &shelly_sca07010_bfn_lnn,
1195         }, {
1196                 /* sentinel */
1197         }
1198 };
1199 MODULE_DEVICE_TABLE(of, platform_of_match);
1200
1201 static int panel_simple_platform_probe(struct platform_device *pdev)
1202 {
1203         const struct of_device_id *id;
1204
1205         id = of_match_node(platform_of_match, pdev->dev.of_node);
1206         if (!id)
1207                 return -ENODEV;
1208
1209         return panel_simple_probe(&pdev->dev, id->data);
1210 }
1211
1212 static int panel_simple_platform_remove(struct platform_device *pdev)
1213 {
1214         return panel_simple_remove(&pdev->dev);
1215 }
1216
1217 static void panel_simple_platform_shutdown(struct platform_device *pdev)
1218 {
1219         panel_simple_shutdown(&pdev->dev);
1220 }
1221
1222 static struct platform_driver panel_simple_platform_driver = {
1223         .driver = {
1224                 .name = "panel-simple",
1225                 .of_match_table = platform_of_match,
1226         },
1227         .probe = panel_simple_platform_probe,
1228         .remove = panel_simple_platform_remove,
1229         .shutdown = panel_simple_platform_shutdown,
1230 };
1231
1232 struct panel_desc_dsi {
1233         struct panel_desc desc;
1234
1235         unsigned long flags;
1236         enum mipi_dsi_pixel_format format;
1237         unsigned int lanes;
1238 };
1239
1240 static const struct drm_display_mode auo_b080uan01_mode = {
1241         .clock = 154500,
1242         .hdisplay = 1200,
1243         .hsync_start = 1200 + 62,
1244         .hsync_end = 1200 + 62 + 4,
1245         .htotal = 1200 + 62 + 4 + 62,
1246         .vdisplay = 1920,
1247         .vsync_start = 1920 + 9,
1248         .vsync_end = 1920 + 9 + 2,
1249         .vtotal = 1920 + 9 + 2 + 8,
1250         .vrefresh = 60,
1251 };
1252
1253 static const struct panel_desc_dsi auo_b080uan01 = {
1254         .desc = {
1255                 .modes = &auo_b080uan01_mode,
1256                 .num_modes = 1,
1257                 .bpc = 8,
1258                 .size = {
1259                         .width = 108,
1260                         .height = 272,
1261                 },
1262         },
1263         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_CLOCK_NON_CONTINUOUS,
1264         .format = MIPI_DSI_FMT_RGB888,
1265         .lanes = 4,
1266 };
1267
1268 static const struct drm_display_mode lg_ld070wx3_sl01_mode = {
1269         .clock = 71000,
1270         .hdisplay = 800,
1271         .hsync_start = 800 + 32,
1272         .hsync_end = 800 + 32 + 1,
1273         .htotal = 800 + 32 + 1 + 57,
1274         .vdisplay = 1280,
1275         .vsync_start = 1280 + 28,
1276         .vsync_end = 1280 + 28 + 1,
1277         .vtotal = 1280 + 28 + 1 + 14,
1278         .vrefresh = 60,
1279 };
1280
1281 static const struct panel_desc_dsi lg_ld070wx3_sl01 = {
1282         .desc = {
1283                 .modes = &lg_ld070wx3_sl01_mode,
1284                 .num_modes = 1,
1285                 .bpc = 8,
1286                 .size = {
1287                         .width = 94,
1288                         .height = 151,
1289                 },
1290         },
1291         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_CLOCK_NON_CONTINUOUS,
1292         .format = MIPI_DSI_FMT_RGB888,
1293         .lanes = 4,
1294 };
1295
1296 static const struct drm_display_mode lg_lh500wx1_sd03_mode = {
1297         .clock = 67000,
1298         .hdisplay = 720,
1299         .hsync_start = 720 + 12,
1300         .hsync_end = 720 + 12 + 4,
1301         .htotal = 720 + 12 + 4 + 112,
1302         .vdisplay = 1280,
1303         .vsync_start = 1280 + 8,
1304         .vsync_end = 1280 + 8 + 4,
1305         .vtotal = 1280 + 8 + 4 + 12,
1306         .vrefresh = 60,
1307 };
1308
1309 static const struct panel_desc_dsi lg_lh500wx1_sd03 = {
1310         .desc = {
1311                 .modes = &lg_lh500wx1_sd03_mode,
1312                 .num_modes = 1,
1313                 .bpc = 8,
1314                 .size = {
1315                         .width = 62,
1316                         .height = 110,
1317                 },
1318         },
1319         .flags = MIPI_DSI_MODE_VIDEO,
1320         .format = MIPI_DSI_FMT_RGB888,
1321         .lanes = 4,
1322 };
1323
1324 static const struct drm_display_mode panasonic_vvx10f004b00_mode = {
1325         .clock = 157200,
1326         .hdisplay = 1920,
1327         .hsync_start = 1920 + 154,
1328         .hsync_end = 1920 + 154 + 16,
1329         .htotal = 1920 + 154 + 16 + 32,
1330         .vdisplay = 1200,
1331         .vsync_start = 1200 + 17,
1332         .vsync_end = 1200 + 17 + 2,
1333         .vtotal = 1200 + 17 + 2 + 16,
1334         .vrefresh = 60,
1335 };
1336
1337 static const struct panel_desc_dsi panasonic_vvx10f004b00 = {
1338         .desc = {
1339                 .modes = &panasonic_vvx10f004b00_mode,
1340                 .num_modes = 1,
1341                 .bpc = 8,
1342                 .size = {
1343                         .width = 217,
1344                         .height = 136,
1345                 },
1346         },
1347         .flags = MIPI_DSI_MODE_VIDEO | MIPI_DSI_MODE_VIDEO_SYNC_PULSE |
1348                  MIPI_DSI_CLOCK_NON_CONTINUOUS,
1349         .format = MIPI_DSI_FMT_RGB888,
1350         .lanes = 4,
1351 };
1352
1353 static const struct of_device_id dsi_of_match[] = {
1354         {
1355                 .compatible = "auo,b080uan01",
1356                 .data = &auo_b080uan01
1357         }, {
1358                 .compatible = "lg,ld070wx3-sl01",
1359                 .data = &lg_ld070wx3_sl01
1360         }, {
1361                 .compatible = "lg,lh500wx1-sd03",
1362                 .data = &lg_lh500wx1_sd03
1363         }, {
1364                 .compatible = "panasonic,vvx10f004b00",
1365                 .data = &panasonic_vvx10f004b00
1366         }, {
1367                 /* sentinel */
1368         }
1369 };
1370 MODULE_DEVICE_TABLE(of, dsi_of_match);
1371
1372 static int panel_simple_dsi_probe(struct mipi_dsi_device *dsi)
1373 {
1374         const struct panel_desc_dsi *desc;
1375         const struct of_device_id *id;
1376         int err;
1377
1378         id = of_match_node(dsi_of_match, dsi->dev.of_node);
1379         if (!id)
1380                 return -ENODEV;
1381
1382         desc = id->data;
1383
1384         err = panel_simple_probe(&dsi->dev, &desc->desc);
1385         if (err < 0)
1386                 return err;
1387
1388         dsi->mode_flags = desc->flags;
1389         dsi->format = desc->format;
1390         dsi->lanes = desc->lanes;
1391
1392         err = mipi_dsi_attach(dsi);
1393         if (err) {
1394                 struct panel_simple *panel = dev_get_drvdata(&dsi->dev);
1395
1396                 drm_panel_remove(&panel->base);
1397         }
1398
1399         return err;
1400 }
1401
1402 static int panel_simple_dsi_remove(struct mipi_dsi_device *dsi)
1403 {
1404         int err;
1405
1406         err = mipi_dsi_detach(dsi);
1407         if (err < 0)
1408                 dev_err(&dsi->dev, "failed to detach from DSI host: %d\n", err);
1409
1410         return panel_simple_remove(&dsi->dev);
1411 }
1412
1413 static void panel_simple_dsi_shutdown(struct mipi_dsi_device *dsi)
1414 {
1415         panel_simple_shutdown(&dsi->dev);
1416 }
1417
1418 static struct mipi_dsi_driver panel_simple_dsi_driver = {
1419         .driver = {
1420                 .name = "panel-simple-dsi",
1421                 .of_match_table = dsi_of_match,
1422         },
1423         .probe = panel_simple_dsi_probe,
1424         .remove = panel_simple_dsi_remove,
1425         .shutdown = panel_simple_dsi_shutdown,
1426 };
1427
1428 static int __init panel_simple_init(void)
1429 {
1430         int err;
1431
1432         err = platform_driver_register(&panel_simple_platform_driver);
1433         if (err < 0)
1434                 return err;
1435
1436         if (IS_ENABLED(CONFIG_DRM_MIPI_DSI)) {
1437                 err = mipi_dsi_driver_register(&panel_simple_dsi_driver);
1438                 if (err < 0)
1439                         return err;
1440         }
1441
1442         return 0;
1443 }
1444 module_init(panel_simple_init);
1445
1446 static void __exit panel_simple_exit(void)
1447 {
1448         if (IS_ENABLED(CONFIG_DRM_MIPI_DSI))
1449                 mipi_dsi_driver_unregister(&panel_simple_dsi_driver);
1450
1451         platform_driver_unregister(&panel_simple_platform_driver);
1452 }
1453 module_exit(panel_simple_exit);
1454
1455 MODULE_AUTHOR("Thierry Reding <treding@nvidia.com>");
1456 MODULE_DESCRIPTION("DRM Driver for Simple Panels");
1457 MODULE_LICENSE("GPL and additional rights");