OSDN Git Service

ath: move the rx bufsize to common to share with ath5k/ath9k
[uclinux-h8/linux.git] / drivers / net / wireless / ath / ath.h
1 /*
2  * Copyright (c) 2008-2009 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef ATH_H
18 #define ATH_H
19
20 #include <linux/skbuff.h>
21 #include <linux/if_ether.h>
22 #include <net/mac80211.h>
23
24 static const u8 ath_bcast_mac[ETH_ALEN] = {0xff, 0xff, 0xff, 0xff, 0xff, 0xff};
25
26 struct ath_ani {
27         bool caldone;
28         int16_t noise_floor;
29         unsigned int longcal_timer;
30         unsigned int shortcal_timer;
31         unsigned int resetcal_timer;
32         unsigned int checkani_timer;
33         struct timer_list timer;
34 };
35
36 enum ath_device_state {
37         ATH_HW_UNAVAILABLE,
38         ATH_HW_INITIALIZED,
39 };
40
41 struct reg_dmn_pair_mapping {
42         u16 regDmnEnum;
43         u16 reg_5ghz_ctl;
44         u16 reg_2ghz_ctl;
45 };
46
47 struct ath_regulatory {
48         char alpha2[2];
49         u16 country_code;
50         u16 max_power_level;
51         u32 tp_scale;
52         u16 current_rd;
53         u16 current_rd_ext;
54         int16_t power_limit;
55         struct reg_dmn_pair_mapping *regpair;
56 };
57
58 struct ath_ops {
59         unsigned int (*read)(void *, u32 reg_offset);
60         void (*write)(void *, u32 val, u32 reg_offset);
61 };
62
63 struct ath_common;
64
65 struct ath_bus_ops {
66         void            (*read_cachesize)(struct ath_common *common, int *csz);
67         void            (*cleanup)(struct ath_common *common);
68         bool            (*eeprom_read)(struct ath_common *common, u32 off, u16 *data);
69         void            (*bt_coex_prep)(struct ath_common *common);
70 };
71
72 struct ath_common {
73         void *ah;
74         void *priv;
75         struct ieee80211_hw *hw;
76         int debug_mask;
77         enum ath_device_state state;
78
79         struct ath_ani ani;
80
81         u16 cachelsz;
82         u16 curaid;
83         u8 macaddr[ETH_ALEN];
84         u8 curbssid[ETH_ALEN];
85         u8 bssidmask[ETH_ALEN];
86
87         u8 tx_chainmask;
88         u8 rx_chainmask;
89
90         u32 rx_bufsize;
91
92         struct ath_regulatory regulatory;
93         const struct ath_ops *ops;
94         const struct ath_bus_ops *bus_ops;
95 };
96
97 struct sk_buff *ath_rxbuf_alloc(struct ath_common *common,
98                                 u32 len,
99                                 gfp_t gfp_mask);
100
101 void ath_hw_setbssidmask(struct ath_common *common);
102
103 #endif /* ATH_H */