OSDN Git Service

wil6210: support boot loader struct v0 & v1
[uclinux-h8/linux.git] / drivers / net / wireless / ath / wil6210 / wil6210.h
1 /*
2  * Copyright (c) 2012-2015 Qualcomm Atheros, Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef __WIL6210_H__
18 #define __WIL6210_H__
19
20 #include <linux/netdevice.h>
21 #include <linux/wireless.h>
22 #include <net/cfg80211.h>
23 #include <linux/timex.h>
24 #include <linux/types.h>
25 #include "wil_platform.h"
26
27 extern bool no_fw_recovery;
28 extern unsigned int mtu_max;
29 extern unsigned short rx_ring_overflow_thrsh;
30 extern int agg_wsize;
31 extern u32 vring_idle_trsh;
32 extern bool rx_align_2;
33 extern bool debug_fw;
34
35 #define WIL_NAME "wil6210"
36 #define WIL_FW_NAME "wil6210.fw" /* code */
37 #define WIL_FW2_NAME "wil6210.brd" /* board & radio parameters */
38
39 #define WIL_MAX_BUS_REQUEST_KBPS 800000 /* ~6.1Gbps */
40
41 /**
42  * extract bits [@b0:@b1] (inclusive) from the value @x
43  * it should be @b0 <= @b1, or result is incorrect
44  */
45 static inline u32 WIL_GET_BITS(u32 x, int b0, int b1)
46 {
47         return (x >> b0) & ((1 << (b1 - b0 + 1)) - 1);
48 }
49
50 #define WIL6210_MEM_SIZE (2*1024*1024UL)
51
52 #define WIL_TX_Q_LEN_DEFAULT            (4000)
53 #define WIL_RX_RING_SIZE_ORDER_DEFAULT  (10)
54 #define WIL_TX_RING_SIZE_ORDER_DEFAULT  (10)
55 #define WIL_BCAST_RING_SIZE_ORDER_DEFAULT       (7)
56 #define WIL_BCAST_MCS0_LIMIT            (1024) /* limit for MCS0 frame size */
57 /* limit ring size in range [32..32k] */
58 #define WIL_RING_SIZE_ORDER_MIN (5)
59 #define WIL_RING_SIZE_ORDER_MAX (15)
60 #define WIL6210_MAX_TX_RINGS    (24) /* HW limit */
61 #define WIL6210_MAX_CID         (8) /* HW limit */
62 #define WIL6210_NAPI_BUDGET     (16) /* arbitrary */
63 #define WIL_MAX_AMPDU_SIZE      (64 * 1024) /* FW/HW limit */
64 #define WIL_MAX_AGG_WSIZE       (32) /* FW/HW limit */
65 /* Hardware offload block adds the following:
66  * 26 bytes - 3-address QoS data header
67  *  8 bytes - IV + EIV (for GCMP)
68  *  8 bytes - SNAP
69  * 16 bytes - MIC (for GCMP)
70  *  4 bytes - CRC
71  */
72 #define WIL_MAX_MPDU_OVERHEAD   (62)
73
74 /* Calculate MAC buffer size for the firmware. It includes all overhead,
75  * as it will go over the air, and need to be 8 byte aligned
76  */
77 static inline u32 wil_mtu2macbuf(u32 mtu)
78 {
79         return ALIGN(mtu + WIL_MAX_MPDU_OVERHEAD, 8);
80 }
81
82 /* MTU for Ethernet need to take into account 8-byte SNAP header
83  * to be added when encapsulating Ethernet frame into 802.11
84  */
85 #define WIL_MAX_ETH_MTU         (IEEE80211_MAX_DATA_LEN_DMG - 8)
86 /* Max supported by wil6210 value for interrupt threshold is 5sec. */
87 #define WIL6210_ITR_TRSH_MAX (5000000)
88 #define WIL6210_ITR_TX_INTERFRAME_TIMEOUT_DEFAULT (13) /* usec */
89 #define WIL6210_ITR_RX_INTERFRAME_TIMEOUT_DEFAULT (13) /* usec */
90 #define WIL6210_ITR_TX_MAX_BURST_DURATION_DEFAULT (500) /* usec */
91 #define WIL6210_ITR_RX_MAX_BURST_DURATION_DEFAULT (500) /* usec */
92 #define WIL6210_FW_RECOVERY_RETRIES     (5) /* try to recover this many times */
93 #define WIL6210_FW_RECOVERY_TO  msecs_to_jiffies(5000)
94 #define WIL6210_SCAN_TO         msecs_to_jiffies(10000)
95 #define WIL6210_RX_HIGH_TRSH_INIT               (0)
96 #define WIL6210_RX_HIGH_TRSH_DEFAULT \
97                                 (1 << (WIL_RX_RING_SIZE_ORDER_DEFAULT - 3))
98 /* Hardware definitions begin */
99
100 /*
101  * Mapping
102  * RGF File      | Host addr    |  FW addr
103  *               |              |
104  * user_rgf      | 0x000000     | 0x880000
105  *  dma_rgf      | 0x001000     | 0x881000
106  * pcie_rgf      | 0x002000     | 0x882000
107  *               |              |
108  */
109
110 /* Where various structures placed in host address space */
111 #define WIL6210_FW_HOST_OFF      (0x880000UL)
112
113 #define HOSTADDR(fwaddr)        (fwaddr - WIL6210_FW_HOST_OFF)
114
115 /*
116  * Interrupt control registers block
117  *
118  * each interrupt controlled by the same bit in all registers
119  */
120 struct RGF_ICR {
121         u32 ICC; /* Cause Control, RW: 0 - W1C, 1 - COR */
122         u32 ICR; /* Cause, W1C/COR depending on ICC */
123         u32 ICM; /* Cause masked (ICR & ~IMV), W1C/COR depending on ICC */
124         u32 ICS; /* Cause Set, WO */
125         u32 IMV; /* Mask, RW+S/C */
126         u32 IMS; /* Mask Set, write 1 to set */
127         u32 IMC; /* Mask Clear, write 1 to clear */
128 } __packed;
129
130 /* registers - FW addresses */
131 #define RGF_USER_USAGE_1                (0x880004)
132 #define RGF_USER_USAGE_6                (0x880018)
133 #define RGF_USER_HW_MACHINE_STATE       (0x8801dc)
134         #define HW_MACHINE_BOOT_DONE    (0x3fffffd)
135 #define RGF_USER_USER_CPU_0             (0x8801e0)
136         #define BIT_USER_USER_CPU_MAN_RST       BIT(1) /* user_cpu_man_rst */
137 #define RGF_USER_MAC_CPU_0              (0x8801fc)
138         #define BIT_USER_MAC_CPU_MAN_RST        BIT(1) /* mac_cpu_man_rst */
139 #define RGF_USER_USER_SCRATCH_PAD       (0x8802bc)
140 #define RGF_USER_BL                     (0x880A3C) /* Boot Loader */
141 #define RGF_USER_FW_REV_ID              (0x880a8c) /* chip revision */
142 #define RGF_USER_CLKS_CTL_0             (0x880abc)
143         #define BIT_USER_CLKS_CAR_AHB_SW_SEL    BIT(1) /* ref clk/PLL */
144         #define BIT_USER_CLKS_RST_PWGD  BIT(11) /* reset on "power good" */
145 #define RGF_USER_CLKS_CTL_SW_RST_VEC_0  (0x880b04)
146 #define RGF_USER_CLKS_CTL_SW_RST_VEC_1  (0x880b08)
147 #define RGF_USER_CLKS_CTL_SW_RST_VEC_2  (0x880b0c)
148 #define RGF_USER_CLKS_CTL_SW_RST_VEC_3  (0x880b10)
149 #define RGF_USER_CLKS_CTL_SW_RST_MASK_0 (0x880b14)
150         #define BIT_HPAL_PERST_FROM_PAD BIT(6)
151         #define BIT_CAR_PERST_RST       BIT(7)
152 #define RGF_USER_USER_ICR               (0x880b4c) /* struct RGF_ICR */
153         #define BIT_USER_USER_ICR_SW_INT_2      BIT(18)
154 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_0      (0x880c18)
155 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_1      (0x880c2c)
156 #define RGF_USER_SPARROW_M_4                    (0x880c50) /* Sparrow */
157         #define BIT_SPARROW_M_4_SEL_SLEEP_OR_REF        BIT(2)
158
159 #define RGF_DMA_EP_TX_ICR               (0x881bb4) /* struct RGF_ICR */
160         #define BIT_DMA_EP_TX_ICR_TX_DONE       BIT(0)
161         #define BIT_DMA_EP_TX_ICR_TX_DONE_N(n)  BIT(n+1) /* n = [0..23] */
162 #define RGF_DMA_EP_RX_ICR               (0x881bd0) /* struct RGF_ICR */
163         #define BIT_DMA_EP_RX_ICR_RX_DONE       BIT(0)
164         #define BIT_DMA_EP_RX_ICR_RX_HTRSH      BIT(1)
165 #define RGF_DMA_EP_MISC_ICR             (0x881bec) /* struct RGF_ICR */
166         #define BIT_DMA_EP_MISC_ICR_RX_HTRSH    BIT(0)
167         #define BIT_DMA_EP_MISC_ICR_TX_NO_ACT   BIT(1)
168         #define BIT_DMA_EP_MISC_ICR_FW_INT(n)   BIT(28+n) /* n = [0..3] */
169
170 /* Legacy interrupt moderation control (before Sparrow v2)*/
171 #define RGF_DMA_ITR_CNT_TRSH            (0x881c5c)
172 #define RGF_DMA_ITR_CNT_DATA            (0x881c60)
173 #define RGF_DMA_ITR_CNT_CRL             (0x881c64)
174         #define BIT_DMA_ITR_CNT_CRL_EN          BIT(0)
175         #define BIT_DMA_ITR_CNT_CRL_EXT_TICK    BIT(1)
176         #define BIT_DMA_ITR_CNT_CRL_FOREVER     BIT(2)
177         #define BIT_DMA_ITR_CNT_CRL_CLR         BIT(3)
178         #define BIT_DMA_ITR_CNT_CRL_REACH_TRSH  BIT(4)
179
180 /* Offload control (Sparrow B0+) */
181 #define RGF_DMA_OFUL_NID_0              (0x881cd4)
182         #define BIT_DMA_OFUL_NID_0_RX_EXT_TR_EN         BIT(0)
183         #define BIT_DMA_OFUL_NID_0_TX_EXT_TR_EN         BIT(1)
184         #define BIT_DMA_OFUL_NID_0_RX_EXT_A3_SRC        BIT(2)
185         #define BIT_DMA_OFUL_NID_0_TX_EXT_A3_SRC        BIT(3)
186
187 /* New (sparrow v2+) interrupt moderation control */
188 #define RGF_DMA_ITR_TX_DESQ_NO_MOD              (0x881d40)
189 #define RGF_DMA_ITR_TX_CNT_TRSH                 (0x881d34)
190 #define RGF_DMA_ITR_TX_CNT_DATA                 (0x881d38)
191 #define RGF_DMA_ITR_TX_CNT_CTL                  (0x881d3c)
192         #define BIT_DMA_ITR_TX_CNT_CTL_EN               BIT(0)
193         #define BIT_DMA_ITR_TX_CNT_CTL_EXT_TIC_SEL      BIT(1)
194         #define BIT_DMA_ITR_TX_CNT_CTL_FOREVER          BIT(2)
195         #define BIT_DMA_ITR_TX_CNT_CTL_CLR              BIT(3)
196         #define BIT_DMA_ITR_TX_CNT_CTL_REACHED_TRESH    BIT(4)
197         #define BIT_DMA_ITR_TX_CNT_CTL_CROSS_EN         BIT(5)
198         #define BIT_DMA_ITR_TX_CNT_CTL_FREE_RUNNIG      BIT(6)
199 #define RGF_DMA_ITR_TX_IDL_CNT_TRSH                     (0x881d60)
200 #define RGF_DMA_ITR_TX_IDL_CNT_DATA                     (0x881d64)
201 #define RGF_DMA_ITR_TX_IDL_CNT_CTL                      (0x881d68)
202         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_EN                   BIT(0)
203         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_EXT_TIC_SEL          BIT(1)
204         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_FOREVER              BIT(2)
205         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_CLR                  BIT(3)
206         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_REACHED_TRESH        BIT(4)
207 #define RGF_DMA_ITR_RX_DESQ_NO_MOD              (0x881d50)
208 #define RGF_DMA_ITR_RX_CNT_TRSH                 (0x881d44)
209 #define RGF_DMA_ITR_RX_CNT_DATA                 (0x881d48)
210 #define RGF_DMA_ITR_RX_CNT_CTL                  (0x881d4c)
211         #define BIT_DMA_ITR_RX_CNT_CTL_EN               BIT(0)
212         #define BIT_DMA_ITR_RX_CNT_CTL_EXT_TIC_SEL      BIT(1)
213         #define BIT_DMA_ITR_RX_CNT_CTL_FOREVER          BIT(2)
214         #define BIT_DMA_ITR_RX_CNT_CTL_CLR              BIT(3)
215         #define BIT_DMA_ITR_RX_CNT_CTL_REACHED_TRESH    BIT(4)
216         #define BIT_DMA_ITR_RX_CNT_CTL_CROSS_EN         BIT(5)
217         #define BIT_DMA_ITR_RX_CNT_CTL_FREE_RUNNIG      BIT(6)
218 #define RGF_DMA_ITR_RX_IDL_CNT_TRSH                     (0x881d54)
219 #define RGF_DMA_ITR_RX_IDL_CNT_DATA                     (0x881d58)
220 #define RGF_DMA_ITR_RX_IDL_CNT_CTL                      (0x881d5c)
221         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_EN                   BIT(0)
222         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_EXT_TIC_SEL          BIT(1)
223         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_FOREVER              BIT(2)
224         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_CLR                  BIT(3)
225         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_REACHED_TRESH        BIT(4)
226
227 #define RGF_DMA_PSEUDO_CAUSE            (0x881c68)
228 #define RGF_DMA_PSEUDO_CAUSE_MASK_SW    (0x881c6c)
229 #define RGF_DMA_PSEUDO_CAUSE_MASK_FW    (0x881c70)
230         #define BIT_DMA_PSEUDO_CAUSE_RX         BIT(0)
231         #define BIT_DMA_PSEUDO_CAUSE_TX         BIT(1)
232         #define BIT_DMA_PSEUDO_CAUSE_MISC       BIT(2)
233
234 #define RGF_HP_CTRL                     (0x88265c)
235 #define RGF_PCIE_LOS_COUNTER_CTL        (0x882dc4)
236
237 /* MAC timer, usec, for packet lifetime */
238 #define RGF_MAC_MTRL_COUNTER_0          (0x886aa8)
239
240 #define RGF_CAF_ICR                     (0x88946c) /* struct RGF_ICR */
241 #define RGF_CAF_OSC_CONTROL             (0x88afa4)
242         #define BIT_CAF_OSC_XTAL_EN             BIT(0)
243 #define RGF_CAF_PLL_LOCK_STATUS         (0x88afec)
244         #define BIT_CAF_OSC_DIG_XTAL_STABLE     BIT(0)
245
246 #define RGF_USER_JTAG_DEV_ID    (0x880b34) /* device ID */
247         #define JTAG_DEV_ID_SPARROW_B0  (0x2632072f)
248
249 enum {
250         HW_VER_UNKNOWN,
251         HW_VER_SPARROW_B0, /* JTAG_DEV_ID_SPARROW_B0 */
252 };
253
254 /* popular locations */
255 #define HOST_MBOX   HOSTADDR(RGF_USER_USER_SCRATCH_PAD)
256 #define HOST_SW_INT (HOSTADDR(RGF_USER_USER_ICR) + \
257         offsetof(struct RGF_ICR, ICS))
258 #define SW_INT_MBOX BIT_USER_USER_ICR_SW_INT_2
259
260 /* ISR register bits */
261 #define ISR_MISC_FW_READY       BIT_DMA_EP_MISC_ICR_FW_INT(0)
262 #define ISR_MISC_MBOX_EVT       BIT_DMA_EP_MISC_ICR_FW_INT(1)
263 #define ISR_MISC_FW_ERROR       BIT_DMA_EP_MISC_ICR_FW_INT(3)
264
265 /* Hardware definitions end */
266 struct fw_map {
267         u32 from; /* linker address - from, inclusive */
268         u32 to;   /* linker address - to, exclusive */
269         u32 host; /* PCI/Host address - BAR0 + 0x880000 */
270         const char *name; /* for debugfs */
271 };
272
273 /* array size should be in sync with actual definition in the wmi.c */
274 extern const struct fw_map fw_mapping[8];
275
276 /**
277  * mk_cidxtid - construct @cidxtid field
278  * @cid: CID value
279  * @tid: TID value
280  *
281  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
282  */
283 static inline u8 mk_cidxtid(u8 cid, u8 tid)
284 {
285         return ((tid & 0xf) << 4) | (cid & 0xf);
286 }
287
288 /**
289  * parse_cidxtid - parse @cidxtid field
290  * @cid: store CID value here
291  * @tid: store TID value here
292  *
293  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
294  */
295 static inline void parse_cidxtid(u8 cidxtid, u8 *cid, u8 *tid)
296 {
297         *cid = cidxtid & 0xf;
298         *tid = (cidxtid >> 4) & 0xf;
299 }
300
301 struct wil6210_mbox_ring {
302         u32 base;
303         u16 entry_size; /* max. size of mbox entry, incl. all headers */
304         u16 size;
305         u32 tail;
306         u32 head;
307 } __packed;
308
309 struct wil6210_mbox_ring_desc {
310         __le32 sync;
311         __le32 addr;
312 } __packed;
313
314 /* at HOST_OFF_WIL6210_MBOX_CTL */
315 struct wil6210_mbox_ctl {
316         struct wil6210_mbox_ring tx;
317         struct wil6210_mbox_ring rx;
318 } __packed;
319
320 struct wil6210_mbox_hdr {
321         __le16 seq;
322         __le16 len; /* payload, bytes after this header */
323         __le16 type;
324         u8 flags;
325         u8 reserved;
326 } __packed;
327
328 #define WIL_MBOX_HDR_TYPE_WMI (0)
329
330 /* max. value for wil6210_mbox_hdr.len */
331 #define MAX_MBOXITEM_SIZE   (240)
332
333 /**
334  * struct wil6210_mbox_hdr_wmi - WMI header
335  *
336  * @mid: MAC ID
337  *      00 - default, created by FW
338  *      01..0f - WiFi ports, driver to create
339  *      10..fe - debug
340  *      ff - broadcast
341  * @id: command/event ID
342  * @timestamp: FW fills for events, free-running msec timer
343  */
344 struct wil6210_mbox_hdr_wmi {
345         u8 mid;
346         u8 reserved;
347         __le16 id;
348         __le32 timestamp;
349 } __packed;
350
351 struct pending_wmi_event {
352         struct list_head list;
353         struct {
354                 struct wil6210_mbox_hdr hdr;
355                 struct wil6210_mbox_hdr_wmi wmi;
356                 u8 data[0];
357         } __packed event;
358 };
359
360 enum { /* for wil_ctx.mapped_as */
361         wil_mapped_as_none = 0,
362         wil_mapped_as_single = 1,
363         wil_mapped_as_page = 2,
364 };
365
366 /**
367  * struct wil_ctx - software context for Vring descriptor
368  */
369 struct wil_ctx {
370         struct sk_buff *skb;
371         u8 nr_frags;
372         u8 mapped_as;
373 };
374
375 union vring_desc;
376
377 struct vring {
378         dma_addr_t pa;
379         volatile union vring_desc *va; /* vring_desc[size], WriteBack by DMA */
380         u16 size; /* number of vring_desc elements */
381         u32 swtail;
382         u32 swhead;
383         u32 hwtail; /* write here to inform hw */
384         struct wil_ctx *ctx; /* ctx[size] - software context */
385 };
386
387 /**
388  * Additional data for Tx Vring
389  */
390 struct vring_tx_data {
391         bool dot1x_open;
392         int enabled;
393         cycles_t idle, last_idle, begin;
394         u8 agg_wsize; /* agreed aggregation window, 0 - no agg */
395         u16 agg_timeout;
396         u8 agg_amsdu;
397         bool addba_in_progress; /* if set, agg_xxx is for request in progress */
398         spinlock_t lock;
399 };
400
401 enum { /* for wil6210_priv.status */
402         wil_status_fwready = 0,
403         wil_status_fwconnecting,
404         wil_status_fwconnected,
405         wil_status_dontscan,
406         wil_status_reset_done,
407         wil_status_irqen, /* FIXME: interrupts enabled - for debug */
408         wil_status_napi_en, /* NAPI enabled protected by wil->mutex */
409         wil_status_last /* keep last */
410 };
411
412 struct pci_dev;
413
414 /**
415  * struct tid_ampdu_rx - TID aggregation information (Rx).
416  *
417  * @reorder_buf: buffer to reorder incoming aggregated MPDUs
418  * @reorder_time: jiffies when skb was added
419  * @session_timer: check if peer keeps Tx-ing on the TID (by timeout value)
420  * @reorder_timer: releases expired frames from the reorder buffer.
421  * @last_rx: jiffies of last rx activity
422  * @head_seq_num: head sequence number in reordering buffer.
423  * @stored_mpdu_num: number of MPDUs in reordering buffer
424  * @ssn: Starting Sequence Number expected to be aggregated.
425  * @buf_size: buffer size for incoming A-MPDUs
426  * @timeout: reset timer value (in TUs).
427  * @dialog_token: dialog token for aggregation session
428  * @rcu_head: RCU head used for freeing this struct
429  *
430  * This structure's lifetime is managed by RCU, assignments to
431  * the array holding it must hold the aggregation mutex.
432  *
433  */
434 struct wil_tid_ampdu_rx {
435         struct sk_buff **reorder_buf;
436         unsigned long *reorder_time;
437         struct timer_list session_timer;
438         struct timer_list reorder_timer;
439         unsigned long last_rx;
440         u16 head_seq_num;
441         u16 stored_mpdu_num;
442         u16 ssn;
443         u16 buf_size;
444         u16 timeout;
445         u16 ssn_last_drop;
446         u8 dialog_token;
447         bool first_time; /* is it 1-st time this buffer used? */
448 };
449
450 enum wil_sta_status {
451         wil_sta_unused = 0,
452         wil_sta_conn_pending = 1,
453         wil_sta_connected = 2,
454 };
455
456 #define WIL_STA_TID_NUM (16)
457 #define WIL_MCS_MAX (12) /* Maximum MCS supported */
458
459 struct wil_net_stats {
460         unsigned long   rx_packets;
461         unsigned long   tx_packets;
462         unsigned long   rx_bytes;
463         unsigned long   tx_bytes;
464         unsigned long   tx_errors;
465         unsigned long   rx_dropped;
466         u16 last_mcs_rx;
467         u64 rx_per_mcs[WIL_MCS_MAX + 1];
468 };
469
470 /**
471  * struct wil_sta_info - data for peer
472  *
473  * Peer identified by its CID (connection ID)
474  * NIC performs beam forming for each peer;
475  * if no beam forming done, frame exchange is not
476  * possible.
477  */
478 struct wil_sta_info {
479         u8 addr[ETH_ALEN];
480         enum wil_sta_status status;
481         struct wil_net_stats stats;
482         /* Rx BACK */
483         struct wil_tid_ampdu_rx *tid_rx[WIL_STA_TID_NUM];
484         spinlock_t tid_rx_lock; /* guarding tid_rx array */
485         unsigned long tid_rx_timer_expired[BITS_TO_LONGS(WIL_STA_TID_NUM)];
486         unsigned long tid_rx_stop_requested[BITS_TO_LONGS(WIL_STA_TID_NUM)];
487 };
488
489 enum {
490         fw_recovery_idle = 0,
491         fw_recovery_pending = 1,
492         fw_recovery_running = 2,
493 };
494
495 enum {
496         hw_capability_last
497 };
498
499 struct wil_back_rx {
500         struct list_head list;
501         /* request params, converted to CPU byte order - what we asked for */
502         u8 cidxtid;
503         u8 dialog_token;
504         u16 ba_param_set;
505         u16 ba_timeout;
506         u16 ba_seq_ctrl;
507 };
508
509 struct wil_back_tx {
510         struct list_head list;
511         /* request params, converted to CPU byte order - what we asked for */
512         u8 ringid;
513         u8 agg_wsize;
514         u16 agg_timeout;
515 };
516
517 struct wil_probe_client_req {
518         struct list_head list;
519         u64 cookie;
520         u8 cid;
521 };
522
523 struct pmc_ctx {
524         /* alloc, free, and read operations must own the lock */
525         struct mutex            lock;
526         struct vring_tx_desc    *pring_va;
527         dma_addr_t              pring_pa;
528         struct desc_alloc_info  *descriptors;
529         int                     last_cmd_status;
530         int                     num_descriptors;
531         int                     descriptor_size;
532 };
533
534 struct wil6210_priv {
535         struct pci_dev *pdev;
536         int n_msi;
537         struct wireless_dev *wdev;
538         void __iomem *csr;
539         DECLARE_BITMAP(status, wil_status_last);
540         u32 fw_version;
541         u32 hw_version;
542         const char *hw_name;
543         DECLARE_BITMAP(hw_capabilities, hw_capability_last);
544         u8 n_mids; /* number of additional MIDs as reported by FW */
545         u32 recovery_count; /* num of FW recovery attempts in a short time */
546         u32 recovery_state; /* FW recovery state machine */
547         unsigned long last_fw_recovery; /* jiffies of last fw recovery */
548         wait_queue_head_t wq; /* for all wait_event() use */
549         /* profile */
550         u32 monitor_flags;
551         u32 privacy; /* secure connection? */
552         u8 hidden_ssid; /* relevant in AP mode */
553         u16 channel; /* relevant in AP mode */
554         int sinfo_gen;
555         u32 ap_isolate; /* no intra-BSS communication */
556         /* interrupt moderation */
557         u32 tx_max_burst_duration;
558         u32 tx_interframe_timeout;
559         u32 rx_max_burst_duration;
560         u32 rx_interframe_timeout;
561         /* cached ISR registers */
562         u32 isr_misc;
563         /* mailbox related */
564         struct mutex wmi_mutex;
565         struct wil6210_mbox_ctl mbox_ctl;
566         struct completion wmi_ready;
567         struct completion wmi_call;
568         u16 wmi_seq;
569         u16 reply_id; /**< wait for this WMI event */
570         void *reply_buf;
571         u16 reply_size;
572         struct workqueue_struct *wmi_wq; /* for deferred calls */
573         struct work_struct wmi_event_worker;
574         struct workqueue_struct *wq_service;
575         struct work_struct connect_worker;
576         struct work_struct disconnect_worker;
577         struct work_struct fw_error_worker;     /* for FW error recovery */
578         struct timer_list connect_timer;
579         struct timer_list scan_timer; /* detect scan timeout */
580         int pending_connect_cid;
581         struct list_head pending_wmi_ev;
582         /*
583          * protect pending_wmi_ev
584          * - fill in IRQ from wil6210_irq_misc,
585          * - consumed in thread by wmi_event_worker
586          */
587         spinlock_t wmi_ev_lock;
588         struct napi_struct napi_rx;
589         struct napi_struct napi_tx;
590         /* BACK */
591         struct list_head back_rx_pending;
592         struct mutex back_rx_mutex; /* protect @back_rx_pending */
593         struct work_struct back_rx_worker;
594         struct list_head back_tx_pending;
595         struct mutex back_tx_mutex; /* protect @back_tx_pending */
596         struct work_struct back_tx_worker;
597         /* keep alive */
598         struct list_head probe_client_pending;
599         struct mutex probe_client_mutex; /* protect @probe_client_pending */
600         struct work_struct probe_client_worker;
601         /* DMA related */
602         struct vring vring_rx;
603         struct vring vring_tx[WIL6210_MAX_TX_RINGS];
604         struct vring_tx_data vring_tx_data[WIL6210_MAX_TX_RINGS];
605         u8 vring2cid_tid[WIL6210_MAX_TX_RINGS][2]; /* [0] - CID, [1] - TID */
606         struct wil_sta_info sta[WIL6210_MAX_CID];
607         int bcast_vring;
608         /* scan */
609         struct cfg80211_scan_request *scan_request;
610
611         struct mutex mutex; /* for wil6210_priv access in wil_{up|down} */
612         /* statistics */
613         atomic_t isr_count_rx, isr_count_tx;
614         /* debugfs */
615         struct dentry *debug;
616         struct debugfs_blob_wrapper blobs[ARRAY_SIZE(fw_mapping)];
617
618         void *platform_handle;
619         struct wil_platform_ops platform_ops;
620
621         struct pmc_ctx pmc;
622 };
623
624 #define wil_to_wiphy(i) (i->wdev->wiphy)
625 #define wil_to_dev(i) (wiphy_dev(wil_to_wiphy(i)))
626 #define wiphy_to_wil(w) (struct wil6210_priv *)(wiphy_priv(w))
627 #define wil_to_wdev(i) (i->wdev)
628 #define wdev_to_wil(w) (struct wil6210_priv *)(wdev_priv(w))
629 #define wil_to_ndev(i) (wil_to_wdev(i)->netdev)
630 #define ndev_to_wil(n) (wdev_to_wil(n->ieee80211_ptr))
631
632 __printf(2, 3)
633 void wil_dbg_trace(struct wil6210_priv *wil, const char *fmt, ...);
634 __printf(2, 3)
635 void wil_err(struct wil6210_priv *wil, const char *fmt, ...);
636 __printf(2, 3)
637 void wil_err_ratelimited(struct wil6210_priv *wil, const char *fmt, ...);
638 __printf(2, 3)
639 void wil_info(struct wil6210_priv *wil, const char *fmt, ...);
640 #define wil_dbg(wil, fmt, arg...) do { \
641         netdev_dbg(wil_to_ndev(wil), fmt, ##arg); \
642         wil_dbg_trace(wil, fmt, ##arg); \
643 } while (0)
644
645 #define wil_dbg_irq(wil, fmt, arg...) wil_dbg(wil, "DBG[ IRQ]" fmt, ##arg)
646 #define wil_dbg_txrx(wil, fmt, arg...) wil_dbg(wil, "DBG[TXRX]" fmt, ##arg)
647 #define wil_dbg_wmi(wil, fmt, arg...) wil_dbg(wil, "DBG[ WMI]" fmt, ##arg)
648 #define wil_dbg_misc(wil, fmt, arg...) wil_dbg(wil, "DBG[MISC]" fmt, ##arg)
649
650 #if defined(CONFIG_DYNAMIC_DEBUG)
651 #define wil_hex_dump_txrx(prefix_str, prefix_type, rowsize,     \
652                           groupsize, buf, len, ascii)           \
653                           print_hex_dump_debug("DBG[TXRX]" prefix_str,\
654                                          prefix_type, rowsize,  \
655                                          groupsize, buf, len, ascii)
656
657 #define wil_hex_dump_wmi(prefix_str, prefix_type, rowsize,      \
658                          groupsize, buf, len, ascii)            \
659                          print_hex_dump_debug("DBG[ WMI]" prefix_str,\
660                                         prefix_type, rowsize,   \
661                                         groupsize, buf, len, ascii)
662 #else /* defined(CONFIG_DYNAMIC_DEBUG) */
663 static inline
664 void wil_hex_dump_txrx(const char *prefix_str, int prefix_type, int rowsize,
665                        int groupsize, const void *buf, size_t len, bool ascii)
666 {
667 }
668
669 static inline
670 void wil_hex_dump_wmi(const char *prefix_str, int prefix_type, int rowsize,
671                       int groupsize, const void *buf, size_t len, bool ascii)
672 {
673 }
674 #endif /* defined(CONFIG_DYNAMIC_DEBUG) */
675
676 void wil_memcpy_fromio_32(void *dst, const volatile void __iomem *src,
677                           size_t count);
678 void wil_memcpy_toio_32(volatile void __iomem *dst, const void *src,
679                         size_t count);
680
681 void *wil_if_alloc(struct device *dev);
682 void wil_if_free(struct wil6210_priv *wil);
683 int wil_if_add(struct wil6210_priv *wil);
684 void wil_if_remove(struct wil6210_priv *wil);
685 int wil_priv_init(struct wil6210_priv *wil);
686 void wil_priv_deinit(struct wil6210_priv *wil);
687 int wil_reset(struct wil6210_priv *wil, bool no_fw);
688 void wil_fw_error_recovery(struct wil6210_priv *wil);
689 void wil_set_recovery_state(struct wil6210_priv *wil, int state);
690 int wil_up(struct wil6210_priv *wil);
691 int __wil_up(struct wil6210_priv *wil);
692 int wil_down(struct wil6210_priv *wil);
693 int __wil_down(struct wil6210_priv *wil);
694 void wil_mbox_ring_le2cpus(struct wil6210_mbox_ring *r);
695 int wil_find_cid(struct wil6210_priv *wil, const u8 *mac);
696 void wil_set_ethtoolops(struct net_device *ndev);
697
698 void __iomem *wmi_buffer(struct wil6210_priv *wil, __le32 ptr);
699 void __iomem *wmi_addr(struct wil6210_priv *wil, u32 ptr);
700 int wmi_read_hdr(struct wil6210_priv *wil, __le32 ptr,
701                  struct wil6210_mbox_hdr *hdr);
702 int wmi_send(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len);
703 void wmi_recv_cmd(struct wil6210_priv *wil);
704 int wmi_call(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len,
705              u16 reply_id, void *reply, u8 reply_size, int to_msec);
706 void wmi_event_worker(struct work_struct *work);
707 void wmi_event_flush(struct wil6210_priv *wil);
708 int wmi_set_ssid(struct wil6210_priv *wil, u8 ssid_len, const void *ssid);
709 int wmi_get_ssid(struct wil6210_priv *wil, u8 *ssid_len, void *ssid);
710 int wmi_set_channel(struct wil6210_priv *wil, int channel);
711 int wmi_get_channel(struct wil6210_priv *wil, int *channel);
712 int wmi_del_cipher_key(struct wil6210_priv *wil, u8 key_index,
713                        const void *mac_addr, int key_usage);
714 int wmi_add_cipher_key(struct wil6210_priv *wil, u8 key_index,
715                        const void *mac_addr, int key_len, const void *key,
716                        int key_usage);
717 int wmi_echo(struct wil6210_priv *wil);
718 int wmi_set_ie(struct wil6210_priv *wil, u8 type, u16 ie_len, const void *ie);
719 int wmi_rx_chain_add(struct wil6210_priv *wil, struct vring *vring);
720 int wmi_p2p_cfg(struct wil6210_priv *wil, int channel);
721 int wmi_rxon(struct wil6210_priv *wil, bool on);
722 int wmi_get_temperature(struct wil6210_priv *wil, u32 *t_m, u32 *t_r);
723 int wmi_disconnect_sta(struct wil6210_priv *wil, const u8 *mac, u16 reason);
724 int wmi_addba(struct wil6210_priv *wil, u8 ringid, u8 size, u16 timeout);
725 int wmi_delba_tx(struct wil6210_priv *wil, u8 ringid, u16 reason);
726 int wmi_delba_rx(struct wil6210_priv *wil, u8 cidxtid, u16 reason);
727 int wmi_addba_rx_resp(struct wil6210_priv *wil, u8 cid, u8 tid, u8 token,
728                       u16 status, bool amsdu, u16 agg_wsize, u16 timeout);
729 int wil_addba_rx_request(struct wil6210_priv *wil, u8 cidxtid,
730                          u8 dialog_token, __le16 ba_param_set,
731                          __le16 ba_timeout, __le16 ba_seq_ctrl);
732 void wil_back_rx_worker(struct work_struct *work);
733 void wil_back_rx_flush(struct wil6210_priv *wil);
734 int wil_addba_tx_request(struct wil6210_priv *wil, u8 ringid, u16 wsize);
735 void wil_back_tx_worker(struct work_struct *work);
736 void wil_back_tx_flush(struct wil6210_priv *wil);
737
738 void wil6210_clear_irq(struct wil6210_priv *wil);
739 int wil6210_init_irq(struct wil6210_priv *wil, int irq);
740 void wil6210_fini_irq(struct wil6210_priv *wil, int irq);
741 void wil_mask_irq(struct wil6210_priv *wil);
742 void wil_unmask_irq(struct wil6210_priv *wil);
743 void wil_configure_interrupt_moderation(struct wil6210_priv *wil);
744 void wil_disable_irq(struct wil6210_priv *wil);
745 void wil_enable_irq(struct wil6210_priv *wil);
746 int wil_cfg80211_mgmt_tx(struct wiphy *wiphy, struct wireless_dev *wdev,
747                          struct cfg80211_mgmt_tx_params *params,
748                          u64 *cookie);
749
750 int wil6210_debugfs_init(struct wil6210_priv *wil);
751 void wil6210_debugfs_remove(struct wil6210_priv *wil);
752 int wil_cid_fill_sinfo(struct wil6210_priv *wil, int cid,
753                        struct station_info *sinfo);
754
755 struct wireless_dev *wil_cfg80211_init(struct device *dev);
756 void wil_wdev_free(struct wil6210_priv *wil);
757
758 int wmi_set_mac_address(struct wil6210_priv *wil, void *addr);
759 int wmi_pcp_start(struct wil6210_priv *wil, int bi, u8 wmi_nettype,
760                   u8 chan, u8 hidden_ssid);
761 int wmi_pcp_stop(struct wil6210_priv *wil);
762 void wil6210_disconnect(struct wil6210_priv *wil, const u8 *bssid,
763                         u16 reason_code, bool from_event);
764 void wil_probe_client_flush(struct wil6210_priv *wil);
765 void wil_probe_client_worker(struct work_struct *work);
766
767 int wil_rx_init(struct wil6210_priv *wil, u16 size);
768 void wil_rx_fini(struct wil6210_priv *wil);
769
770 /* TX API */
771 int wil_vring_init_tx(struct wil6210_priv *wil, int id, int size,
772                       int cid, int tid);
773 void wil_vring_fini_tx(struct wil6210_priv *wil, int id);
774 int wil_vring_init_bcast(struct wil6210_priv *wil, int id, int size);
775 int wil_bcast_init(struct wil6210_priv *wil);
776 void wil_bcast_fini(struct wil6210_priv *wil);
777
778 netdev_tx_t wil_start_xmit(struct sk_buff *skb, struct net_device *ndev);
779 int wil_tx_complete(struct wil6210_priv *wil, int ringid);
780 void wil6210_unmask_irq_tx(struct wil6210_priv *wil);
781
782 /* RX API */
783 void wil_rx_handle(struct wil6210_priv *wil, int *quota);
784 void wil6210_unmask_irq_rx(struct wil6210_priv *wil);
785
786 int wil_iftype_nl2wmi(enum nl80211_iftype type);
787
788 int wil_ioctl(struct wil6210_priv *wil, void __user *data, int cmd);
789 int wil_request_firmware(struct wil6210_priv *wil, const char *name);
790
791 #endif /* __WIL6210_H__ */