OSDN Git Service

Update/correct copyright notices.
[pf3gnuchains/pf3gnuchains3x.git] / gdb / config / sparc / tm-sparclite.h
1 /* Macro definitions for GDB for a Fujitsu SPARClite.
2    Copyright 1993, 1994, 1995, 1998, 1999, 2000
3    Free Software Foundation, Inc.
4
5    This file is part of GDB.
6
7    This program is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 2 of the License, or
10    (at your option) any later version.
11
12    This program is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with this program; if not, write to the Free Software
19    Foundation, Inc., 59 Temple Place - Suite 330,
20    Boston, MA 02111-1307, USA.  */
21
22 #define TARGET_SPARCLITE 1      /* Still needed for non-multi-arch case */
23
24 #include "sparc/tm-sparc.h"
25
26 /* Note: we are not defining GDB_MULTI_ARCH for the sparclet target
27    at this time, because we have not figured out how to detect the
28    sparclet target from the bfd structure.  */
29
30 /* Sparclite regs, for debugging purposes */
31
32 enum {
33   DIA1_REGNUM = 72,             /* debug instr address register 1 */
34   DIA2_REGNUM = 73,             /* debug instr address register 2 */
35   DDA1_REGNUM = 74,             /* debug data address register 1 */
36   DDA2_REGNUM = 75,             /* debug data address register 2 */
37   DDV1_REGNUM = 76,             /* debug data value register 1 */
38   DDV2_REGNUM = 77,             /* debug data value register 2 */
39   DCR_REGNUM  = 78,             /* debug control register */
40   DSR_REGNUM  = 79              /* debug status regsiter */
41 };
42
43 /* overrides of tm-sparc.h */
44
45 #undef TARGET_BYTE_ORDER
46 #define TARGET_BYTE_ORDER_SELECTABLE
47
48 /* Select the sparclite disassembler.  Slightly different instruction set from
49    the V8 sparc.  */
50
51 #undef TM_PRINT_INSN_MACH
52 #define TM_PRINT_INSN_MACH bfd_mach_sparc_sparclite
53
54 /* Amount PC must be decremented by after a hardware instruction breakpoint.
55    This is often the number of bytes in BREAKPOINT
56    but not always.  */
57
58 #define DECR_PC_AFTER_HW_BREAK 4
59
60 #if !defined (GDB_MULTI_ARCH) || (GDB_MULTI_ARCH == 0)
61 /*
62  * The following defines must go away for MULTI_ARCH.
63  */
64
65 #undef  FRAME_CHAIN_VALID
66 #define FRAME_CHAIN_VALID(FP,FI) func_frame_chain_valid (FP, FI)
67
68 #undef NUM_REGS
69 #define NUM_REGS 80
70
71 #undef REGISTER_BYTES
72 #define REGISTER_BYTES (32*4+32*4+8*4+8*4)
73
74 #undef REGISTER_NAMES
75 #define REGISTER_NAMES  \
76 { "g0", "g1", "g2", "g3", "g4", "g5", "g6", "g7",       \
77   "o0", "o1", "o2", "o3", "o4", "o5", "sp", "o7",       \
78   "l0", "l1", "l2", "l3", "l4", "l5", "l6", "l7",       \
79   "i0", "i1", "i2", "i3", "i4", "i5", "fp", "i7",       \
80                                                                 \
81   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7",       \
82   "f8", "f9", "f10", "f11", "f12", "f13", "f14", "f15", \
83   "f16", "f17", "f18", "f19", "f20", "f21", "f22", "f23",       \
84   "f24", "f25", "f26", "f27", "f28", "f29", "f30", "f31",       \
85                                                                 \
86   "y", "psr", "wim", "tbr", "pc", "npc", "fpsr", "cpsr",        \
87   "dia1", "dia2", "dda1", "dda2", "ddv1", "ddv2", "dcr", "dsr" }
88
89 #define DIA1_REGNUM 72          /* debug instr address register 1 */
90 #define DIA2_REGNUM 73          /* debug instr address register 2 */
91 #define DDA1_REGNUM 74          /* debug data address register 1 */
92 #define DDA2_REGNUM 75          /* debug data address register 2 */
93 #define DDV1_REGNUM 76          /* debug data value register 1 */
94 #define DDV2_REGNUM 77          /* debug data value register 2 */
95 #define DCR_REGNUM 78           /* debug control register */
96 #define DSR_REGNUM 79           /* debug status regsiter */
97
98 #endif /* GDB_MULTI_ARCH */
99
100 #define TARGET_HW_BREAK_LIMIT 2
101 #define TARGET_HW_WATCH_LIMIT 2
102
103 /* Enable watchpoint macro's */
104
105 #define TARGET_HAS_HARDWARE_WATCHPOINTS
106
107 #define TARGET_CAN_USE_HARDWARE_WATCHPOINT(type, cnt, ot) \
108         sparclite_check_watch_resources (type, cnt, ot)
109
110 /* When a hardware watchpoint fires off the PC will be left at the
111    instruction which caused the watchpoint.  It will be necessary for
112    GDB to step over the watchpoint. ***
113
114    #define STOPPED_BY_WATCHPOINT(W) \
115    ((W).kind == TARGET_WAITKIND_STOPPED \
116    && (W).value.sig == TARGET_SIGNAL_TRAP \
117    && ((int) read_register (IPSW_REGNUM) & 0x00100000))
118  */
119
120 /* Use these macros for watchpoint insertion/deletion.  */
121 #define target_insert_watchpoint(addr, len, type) sparclite_insert_watchpoint (addr, len, type)
122 #define target_remove_watchpoint(addr, len, type) sparclite_remove_watchpoint (addr, len, type)
123 #define target_insert_hw_breakpoint(addr, len) sparclite_insert_hw_breakpoint (addr, len)
124 #define target_remove_hw_breakpoint(addr, len) sparclite_remove_hw_breakpoint (addr, len)
125 #define target_stopped_data_address() sparclite_stopped_data_address()