OSDN Git Service

drm/dp: add DPCD definitions from eDP 1.2
[uclinux-h8/linux.git] / include / drm / drm_dp_helper.h
1 /*
2  * Copyright © 2008 Keith Packard
3  *
4  * Permission to use, copy, modify, distribute, and sell this software and its
5  * documentation for any purpose is hereby granted without fee, provided that
6  * the above copyright notice appear in all copies and that both that copyright
7  * notice and this permission notice appear in supporting documentation, and
8  * that the name of the copyright holders not be used in advertising or
9  * publicity pertaining to distribution of the software without specific,
10  * written prior permission.  The copyright holders make no representations
11  * about the suitability of this software for any purpose.  It is provided "as
12  * is" without express or implied warranty.
13  *
14  * THE COPYRIGHT HOLDERS DISCLAIM ALL WARRANTIES WITH REGARD TO THIS SOFTWARE,
15  * INCLUDING ALL IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS, IN NO
16  * EVENT SHALL THE COPYRIGHT HOLDERS BE LIABLE FOR ANY SPECIAL, INDIRECT OR
17  * CONSEQUENTIAL DAMAGES OR ANY DAMAGES WHATSOEVER RESULTING FROM LOSS OF USE,
18  * DATA OR PROFITS, WHETHER IN AN ACTION OF CONTRACT, NEGLIGENCE OR OTHER
19  * TORTIOUS ACTION, ARISING OUT OF OR IN CONNECTION WITH THE USE OR PERFORMANCE
20  * OF THIS SOFTWARE.
21  */
22
23 #ifndef _DRM_DP_HELPER_H_
24 #define _DRM_DP_HELPER_H_
25
26 #include <linux/types.h>
27 #include <linux/i2c.h>
28 #include <linux/delay.h>
29
30 /*
31  * Unless otherwise noted, all values are from the DP 1.1a spec.  Note that
32  * DP and DPCD versions are independent.  Differences from 1.0 are not noted,
33  * 1.0 devices basically don't exist in the wild.
34  *
35  * Abbreviations, in chronological order:
36  *
37  * eDP: Embedded DisplayPort version 1
38  * DPI: DisplayPort Interoperability Guideline v1.1a
39  * 1.2: DisplayPort 1.2
40  * MST: Multistream Transport - part of DP 1.2a
41  *
42  * 1.2 formally includes both eDP and DPI definitions.
43  */
44
45 #define DP_AUX_I2C_WRITE                0x0
46 #define DP_AUX_I2C_READ                 0x1
47 #define DP_AUX_I2C_STATUS               0x2
48 #define DP_AUX_I2C_MOT                  0x4
49 #define DP_AUX_NATIVE_WRITE             0x8
50 #define DP_AUX_NATIVE_READ              0x9
51
52 #define DP_AUX_NATIVE_REPLY_ACK         (0x0 << 0)
53 #define DP_AUX_NATIVE_REPLY_NACK        (0x1 << 0)
54 #define DP_AUX_NATIVE_REPLY_DEFER       (0x2 << 0)
55 #define DP_AUX_NATIVE_REPLY_MASK        (0x3 << 0)
56
57 #define DP_AUX_I2C_REPLY_ACK            (0x0 << 2)
58 #define DP_AUX_I2C_REPLY_NACK           (0x1 << 2)
59 #define DP_AUX_I2C_REPLY_DEFER          (0x2 << 2)
60 #define DP_AUX_I2C_REPLY_MASK           (0x3 << 2)
61
62 /* AUX CH addresses */
63 /* DPCD */
64 #define DP_DPCD_REV                         0x000
65
66 #define DP_MAX_LINK_RATE                    0x001
67
68 #define DP_MAX_LANE_COUNT                   0x002
69 # define DP_MAX_LANE_COUNT_MASK             0x1f
70 # define DP_TPS3_SUPPORTED                  (1 << 6) /* 1.2 */
71 # define DP_ENHANCED_FRAME_CAP              (1 << 7)
72
73 #define DP_MAX_DOWNSPREAD                   0x003
74 # define DP_NO_AUX_HANDSHAKE_LINK_TRAINING  (1 << 6)
75
76 #define DP_NORP                             0x004
77
78 #define DP_DOWNSTREAMPORT_PRESENT           0x005
79 # define DP_DWN_STRM_PORT_PRESENT           (1 << 0)
80 # define DP_DWN_STRM_PORT_TYPE_MASK         0x06
81 # define DP_DWN_STRM_PORT_TYPE_DP           (0 << 1)
82 # define DP_DWN_STRM_PORT_TYPE_ANALOG       (1 << 1)
83 # define DP_DWN_STRM_PORT_TYPE_TMDS         (2 << 1)
84 # define DP_DWN_STRM_PORT_TYPE_OTHER        (3 << 1)
85 # define DP_FORMAT_CONVERSION               (1 << 3)
86 # define DP_DETAILED_CAP_INFO_AVAILABLE     (1 << 4) /* DPI */
87
88 #define DP_MAIN_LINK_CHANNEL_CODING         0x006
89
90 #define DP_DOWN_STREAM_PORT_COUNT           0x007
91 # define DP_PORT_COUNT_MASK                 0x0f
92 # define DP_MSA_TIMING_PAR_IGNORED          (1 << 6) /* eDP */
93 # define DP_OUI_SUPPORT                     (1 << 7)
94
95 #define DP_I2C_SPEED_CAP                    0x00c    /* DPI */
96 # define DP_I2C_SPEED_1K                    0x01
97 # define DP_I2C_SPEED_5K                    0x02
98 # define DP_I2C_SPEED_10K                   0x04
99 # define DP_I2C_SPEED_100K                  0x08
100 # define DP_I2C_SPEED_400K                  0x10
101 # define DP_I2C_SPEED_1M                    0x20
102
103 #define DP_EDP_CONFIGURATION_CAP            0x00d   /* XXX 1.2? */
104 # define DP_DPCD_DISPLAY_CONTROL_CAPABLE     (1 << 3) /* edp v1.2 or higher */
105
106 #define DP_TRAINING_AUX_RD_INTERVAL         0x00e   /* XXX 1.2? */
107
108 #define DP_SUPPORTED_LINK_RATES             0x010 /* eDP 1.4 */
109 # define DP_MAX_SUPPORTED_RATES              8      /* 16-bit little-endian */
110
111 /* Multiple stream transport */
112 #define DP_FAUX_CAP                         0x020   /* 1.2 */
113 # define DP_FAUX_CAP_1                      (1 << 0)
114
115 #define DP_MSTM_CAP                         0x021   /* 1.2 */
116 # define DP_MST_CAP                         (1 << 0)
117
118 #define DP_GUID                             0x030   /* 1.2 */
119
120 #define DP_PSR_SUPPORT                      0x070   /* XXX 1.2? */
121 # define DP_PSR_IS_SUPPORTED                1
122 #define DP_PSR_CAPS                         0x071   /* XXX 1.2? */
123 # define DP_PSR_NO_TRAIN_ON_EXIT            1
124 # define DP_PSR_SETUP_TIME_330              (0 << 1)
125 # define DP_PSR_SETUP_TIME_275              (1 << 1)
126 # define DP_PSR_SETUP_TIME_220              (2 << 1)
127 # define DP_PSR_SETUP_TIME_165              (3 << 1)
128 # define DP_PSR_SETUP_TIME_110              (4 << 1)
129 # define DP_PSR_SETUP_TIME_55               (5 << 1)
130 # define DP_PSR_SETUP_TIME_0                (6 << 1)
131 # define DP_PSR_SETUP_TIME_MASK             (7 << 1)
132 # define DP_PSR_SETUP_TIME_SHIFT            1
133
134 /*
135  * 0x80-0x8f describe downstream port capabilities, but there are two layouts
136  * based on whether DP_DETAILED_CAP_INFO_AVAILABLE was set.  If it was not,
137  * each port's descriptor is one byte wide.  If it was set, each port's is
138  * four bytes wide, starting with the one byte from the base info.  As of
139  * DP interop v1.1a only VGA defines additional detail.
140  */
141
142 /* offset 0 */
143 #define DP_DOWNSTREAM_PORT_0                0x80
144 # define DP_DS_PORT_TYPE_MASK               (7 << 0)
145 # define DP_DS_PORT_TYPE_DP                 0
146 # define DP_DS_PORT_TYPE_VGA                1
147 # define DP_DS_PORT_TYPE_DVI                2
148 # define DP_DS_PORT_TYPE_HDMI               3
149 # define DP_DS_PORT_TYPE_NON_EDID           4
150 # define DP_DS_PORT_HPD                     (1 << 3)
151 /* offset 1 for VGA is maximum megapixels per second / 8 */
152 /* offset 2 */
153 # define DP_DS_VGA_MAX_BPC_MASK             (3 << 0)
154 # define DP_DS_VGA_8BPC                     0
155 # define DP_DS_VGA_10BPC                    1
156 # define DP_DS_VGA_12BPC                    2
157 # define DP_DS_VGA_16BPC                    3
158
159 /* link configuration */
160 #define DP_LINK_BW_SET                      0x100
161 # define DP_LINK_BW_1_62                    0x06
162 # define DP_LINK_BW_2_7                     0x0a
163 # define DP_LINK_BW_5_4                     0x14    /* 1.2 */
164
165 #define DP_LANE_COUNT_SET                   0x101
166 # define DP_LANE_COUNT_MASK                 0x0f
167 # define DP_LANE_COUNT_ENHANCED_FRAME_EN    (1 << 7)
168
169 #define DP_TRAINING_PATTERN_SET             0x102
170 # define DP_TRAINING_PATTERN_DISABLE        0
171 # define DP_TRAINING_PATTERN_1              1
172 # define DP_TRAINING_PATTERN_2              2
173 # define DP_TRAINING_PATTERN_3              3       /* 1.2 */
174 # define DP_TRAINING_PATTERN_MASK           0x3
175
176 # define DP_LINK_QUAL_PATTERN_DISABLE       (0 << 2)
177 # define DP_LINK_QUAL_PATTERN_D10_2         (1 << 2)
178 # define DP_LINK_QUAL_PATTERN_ERROR_RATE    (2 << 2)
179 # define DP_LINK_QUAL_PATTERN_PRBS7         (3 << 2)
180 # define DP_LINK_QUAL_PATTERN_MASK          (3 << 2)
181
182 # define DP_RECOVERED_CLOCK_OUT_EN          (1 << 4)
183 # define DP_LINK_SCRAMBLING_DISABLE         (1 << 5)
184
185 # define DP_SYMBOL_ERROR_COUNT_BOTH         (0 << 6)
186 # define DP_SYMBOL_ERROR_COUNT_DISPARITY    (1 << 6)
187 # define DP_SYMBOL_ERROR_COUNT_SYMBOL       (2 << 6)
188 # define DP_SYMBOL_ERROR_COUNT_MASK         (3 << 6)
189
190 #define DP_TRAINING_LANE0_SET               0x103
191 #define DP_TRAINING_LANE1_SET               0x104
192 #define DP_TRAINING_LANE2_SET               0x105
193 #define DP_TRAINING_LANE3_SET               0x106
194
195 # define DP_TRAIN_VOLTAGE_SWING_MASK        0x3
196 # define DP_TRAIN_VOLTAGE_SWING_SHIFT       0
197 # define DP_TRAIN_MAX_SWING_REACHED         (1 << 2)
198 # define DP_TRAIN_VOLTAGE_SWING_LEVEL_0 (0 << 0)
199 # define DP_TRAIN_VOLTAGE_SWING_LEVEL_1 (1 << 0)
200 # define DP_TRAIN_VOLTAGE_SWING_LEVEL_2 (2 << 0)
201 # define DP_TRAIN_VOLTAGE_SWING_LEVEL_3 (3 << 0)
202
203 # define DP_TRAIN_PRE_EMPHASIS_MASK         (3 << 3)
204 # define DP_TRAIN_PRE_EMPH_LEVEL_0              (0 << 3)
205 # define DP_TRAIN_PRE_EMPH_LEVEL_1              (1 << 3)
206 # define DP_TRAIN_PRE_EMPH_LEVEL_2              (2 << 3)
207 # define DP_TRAIN_PRE_EMPH_LEVEL_3              (3 << 3)
208
209 # define DP_TRAIN_PRE_EMPHASIS_SHIFT        3
210 # define DP_TRAIN_MAX_PRE_EMPHASIS_REACHED  (1 << 5)
211
212 #define DP_DOWNSPREAD_CTRL                  0x107
213 # define DP_SPREAD_AMP_0_5                  (1 << 4)
214 # define DP_MSA_TIMING_PAR_IGNORE_EN        (1 << 7) /* eDP */
215
216 #define DP_MAIN_LINK_CHANNEL_CODING_SET     0x108
217 # define DP_SET_ANSI_8B10B                  (1 << 0)
218
219 #define DP_I2C_SPEED_CONTROL_STATUS         0x109   /* DPI */
220 /* bitmask as for DP_I2C_SPEED_CAP */
221
222 #define DP_EDP_CONFIGURATION_SET            0x10a   /* XXX 1.2? */
223
224 #define DP_MSTM_CTRL                        0x111   /* 1.2 */
225 # define DP_MST_EN                          (1 << 0)
226 # define DP_UP_REQ_EN                       (1 << 1)
227 # define DP_UPSTREAM_IS_SRC                 (1 << 2)
228
229 #define DP_LINK_RATE_SET                    0x115   /* eDP 1.4 */
230
231 #define DP_PSR_EN_CFG                       0x170   /* XXX 1.2? */
232 # define DP_PSR_ENABLE                      (1 << 0)
233 # define DP_PSR_MAIN_LINK_ACTIVE            (1 << 1)
234 # define DP_PSR_CRC_VERIFICATION            (1 << 2)
235 # define DP_PSR_FRAME_CAPTURE               (1 << 3)
236
237 #define DP_ADAPTER_CTRL                     0x1a0
238 # define DP_ADAPTER_CTRL_FORCE_LOAD_SENSE   (1 << 0)
239
240 #define DP_BRANCH_DEVICE_CTRL               0x1a1
241 # define DP_BRANCH_DEVICE_IRQ_HPD           (1 << 0)
242
243 #define DP_PAYLOAD_ALLOCATE_SET             0x1c0
244 #define DP_PAYLOAD_ALLOCATE_START_TIME_SLOT 0x1c1
245 #define DP_PAYLOAD_ALLOCATE_TIME_SLOT_COUNT 0x1c2
246
247 #define DP_SINK_COUNT                       0x200
248 /* prior to 1.2 bit 7 was reserved mbz */
249 # define DP_GET_SINK_COUNT(x)               ((((x) & 0x80) >> 1) | ((x) & 0x3f))
250 # define DP_SINK_CP_READY                   (1 << 6)
251
252 #define DP_DEVICE_SERVICE_IRQ_VECTOR        0x201
253 # define DP_REMOTE_CONTROL_COMMAND_PENDING  (1 << 0)
254 # define DP_AUTOMATED_TEST_REQUEST          (1 << 1)
255 # define DP_CP_IRQ                          (1 << 2)
256 # define DP_MCCS_IRQ                        (1 << 3)
257 # define DP_DOWN_REP_MSG_RDY                (1 << 4) /* 1.2 MST */
258 # define DP_UP_REQ_MSG_RDY                  (1 << 5) /* 1.2 MST */
259 # define DP_SINK_SPECIFIC_IRQ               (1 << 6)
260
261 #define DP_LANE0_1_STATUS                   0x202
262 #define DP_LANE2_3_STATUS                   0x203
263 # define DP_LANE_CR_DONE                    (1 << 0)
264 # define DP_LANE_CHANNEL_EQ_DONE            (1 << 1)
265 # define DP_LANE_SYMBOL_LOCKED              (1 << 2)
266
267 #define DP_CHANNEL_EQ_BITS (DP_LANE_CR_DONE |           \
268                             DP_LANE_CHANNEL_EQ_DONE |   \
269                             DP_LANE_SYMBOL_LOCKED)
270
271 #define DP_LANE_ALIGN_STATUS_UPDATED        0x204
272
273 #define DP_INTERLANE_ALIGN_DONE             (1 << 0)
274 #define DP_DOWNSTREAM_PORT_STATUS_CHANGED   (1 << 6)
275 #define DP_LINK_STATUS_UPDATED              (1 << 7)
276
277 #define DP_SINK_STATUS                      0x205
278
279 #define DP_RECEIVE_PORT_0_STATUS            (1 << 0)
280 #define DP_RECEIVE_PORT_1_STATUS            (1 << 1)
281
282 #define DP_ADJUST_REQUEST_LANE0_1           0x206
283 #define DP_ADJUST_REQUEST_LANE2_3           0x207
284 # define DP_ADJUST_VOLTAGE_SWING_LANE0_MASK  0x03
285 # define DP_ADJUST_VOLTAGE_SWING_LANE0_SHIFT 0
286 # define DP_ADJUST_PRE_EMPHASIS_LANE0_MASK   0x0c
287 # define DP_ADJUST_PRE_EMPHASIS_LANE0_SHIFT  2
288 # define DP_ADJUST_VOLTAGE_SWING_LANE1_MASK  0x30
289 # define DP_ADJUST_VOLTAGE_SWING_LANE1_SHIFT 4
290 # define DP_ADJUST_PRE_EMPHASIS_LANE1_MASK   0xc0
291 # define DP_ADJUST_PRE_EMPHASIS_LANE1_SHIFT  6
292
293 #define DP_TEST_REQUEST                     0x218
294 # define DP_TEST_LINK_TRAINING              (1 << 0)
295 # define DP_TEST_LINK_VIDEO_PATTERN         (1 << 1)
296 # define DP_TEST_LINK_EDID_READ             (1 << 2)
297 # define DP_TEST_LINK_PHY_TEST_PATTERN      (1 << 3) /* DPCD >= 1.1 */
298 # define DP_TEST_LINK_FAUX_PATTERN          (1 << 4) /* DPCD >= 1.2 */
299
300 #define DP_TEST_LINK_RATE                   0x219
301 # define DP_LINK_RATE_162                   (0x6)
302 # define DP_LINK_RATE_27                    (0xa)
303
304 #define DP_TEST_LANE_COUNT                  0x220
305
306 #define DP_TEST_PATTERN                     0x221
307
308 #define DP_TEST_CRC_R_CR                    0x240
309 #define DP_TEST_CRC_G_Y                     0x242
310 #define DP_TEST_CRC_B_CB                    0x244
311
312 #define DP_TEST_SINK_MISC                   0x246
313 # define DP_TEST_CRC_SUPPORTED              (1 << 5)
314 # define DP_TEST_COUNT_MASK                 0x7
315
316 #define DP_TEST_RESPONSE                    0x260
317 # define DP_TEST_ACK                        (1 << 0)
318 # define DP_TEST_NAK                        (1 << 1)
319 # define DP_TEST_EDID_CHECKSUM_WRITE        (1 << 2)
320
321 #define DP_TEST_EDID_CHECKSUM               0x261
322
323 #define DP_TEST_SINK                        0x270
324 # define DP_TEST_SINK_START                 (1 << 0)
325
326 #define DP_PAYLOAD_TABLE_UPDATE_STATUS      0x2c0   /* 1.2 MST */
327 # define DP_PAYLOAD_TABLE_UPDATED           (1 << 0)
328 # define DP_PAYLOAD_ACT_HANDLED             (1 << 1)
329
330 #define DP_VC_PAYLOAD_ID_SLOT_1             0x2c1   /* 1.2 MST */
331 /* up to ID_SLOT_63 at 0x2ff */
332
333 #define DP_SOURCE_OUI                       0x300
334 #define DP_SINK_OUI                         0x400
335 #define DP_BRANCH_OUI                       0x500
336
337 #define DP_SET_POWER                        0x600
338 # define DP_SET_POWER_D0                    0x1
339 # define DP_SET_POWER_D3                    0x2
340 # define DP_SET_POWER_MASK                  0x3
341
342 #define DP_EDP_DPCD_REV                     0x700    /* eDP 1.2 */
343
344 #define DP_EDP_GENERAL_CAP_1                0x701
345
346 #define DP_EDP_BACKLIGHT_ADJUSTMENT_CAP     0x702
347
348 #define DP_EDP_GENERAL_CAP_2                0x703
349
350 #define DP_EDP_DISPLAY_CONTROL_REGISTER     0x720
351
352 #define DP_EDP_BACKLIGHT_MODE_SET_REGISTER  0x721
353
354 #define DP_EDP_BACKLIGHT_BRIGHTNESS_MSB     0x722
355 #define DP_EDP_BACKLIGHT_BRIGHTNESS_LSB     0x723
356
357 #define DP_EDP_PWMGEN_BIT_COUNT             0x724
358 #define DP_EDP_PWMGEN_BIT_COUNT_CAP_MIN     0x725
359 #define DP_EDP_PWMGEN_BIT_COUNT_CAP_MAX     0x726
360
361 #define DP_EDP_BACKLIGHT_CONTROL_STATUS     0x727
362
363 #define DP_EDP_BACKLIGHT_FREQ_SET           0x728
364
365 #define DP_EDP_BACKLIGHT_FREQ_CAP_MIN_MSB   0x72a
366 #define DP_EDP_BACKLIGHT_FREQ_CAP_MIN_MID   0x72b
367 #define DP_EDP_BACKLIGHT_FREQ_CAP_MIN_LSB   0x72c
368
369 #define DP_EDP_BACKLIGHT_FREQ_CAP_MAX_MSB   0x72d
370 #define DP_EDP_BACKLIGHT_FREQ_CAP_MAX_MID   0x72e
371 #define DP_EDP_BACKLIGHT_FREQ_CAP_MAX_LSB   0x72f
372
373 #define DP_EDP_DBC_MINIMUM_BRIGHTNESS_SET   0x732
374 #define DP_EDP_DBC_MAXIMUM_BRIGHTNESS_SET   0x733
375
376 #define DP_SIDEBAND_MSG_DOWN_REQ_BASE       0x1000   /* 1.2 MST */
377 #define DP_SIDEBAND_MSG_UP_REP_BASE         0x1200   /* 1.2 MST */
378 #define DP_SIDEBAND_MSG_DOWN_REP_BASE       0x1400   /* 1.2 MST */
379 #define DP_SIDEBAND_MSG_UP_REQ_BASE         0x1600   /* 1.2 MST */
380
381 #define DP_SINK_COUNT_ESI                   0x2002   /* 1.2 */
382 /* 0-5 sink count */
383 # define DP_SINK_COUNT_CP_READY             (1 << 6)
384
385 #define DP_DEVICE_SERVICE_IRQ_VECTOR_ESI0   0x2003   /* 1.2 */
386
387 #define DP_DEVICE_SERVICE_IRQ_VECTOR_ESI1   0x2004   /* 1.2 */
388
389 #define DP_LINK_SERVICE_IRQ_VECTOR_ESI0     0x2005   /* 1.2 */
390
391 #define DP_PSR_ERROR_STATUS                 0x2006  /* XXX 1.2? */
392 # define DP_PSR_LINK_CRC_ERROR              (1 << 0)
393 # define DP_PSR_RFB_STORAGE_ERROR           (1 << 1)
394
395 #define DP_PSR_ESI                          0x2007  /* XXX 1.2? */
396 # define DP_PSR_CAPS_CHANGE                 (1 << 0)
397
398 #define DP_PSR_STATUS                       0x2008  /* XXX 1.2? */
399 # define DP_PSR_SINK_INACTIVE               0
400 # define DP_PSR_SINK_ACTIVE_SRC_SYNCED      1
401 # define DP_PSR_SINK_ACTIVE_RFB             2
402 # define DP_PSR_SINK_ACTIVE_SINK_SYNCED     3
403 # define DP_PSR_SINK_ACTIVE_RESYNC          4
404 # define DP_PSR_SINK_INTERNAL_ERROR         7
405 # define DP_PSR_SINK_STATE_MASK             0x07
406
407 /* DP 1.2 Sideband message defines */
408 /* peer device type - DP 1.2a Table 2-92 */
409 #define DP_PEER_DEVICE_NONE             0x0
410 #define DP_PEER_DEVICE_SOURCE_OR_SST    0x1
411 #define DP_PEER_DEVICE_MST_BRANCHING    0x2
412 #define DP_PEER_DEVICE_SST_SINK         0x3
413 #define DP_PEER_DEVICE_DP_LEGACY_CONV   0x4
414
415 /* DP 1.2 MST sideband request names DP 1.2a Table 2-80 */
416 #define DP_LINK_ADDRESS                 0x01
417 #define DP_CONNECTION_STATUS_NOTIFY     0x02
418 #define DP_ENUM_PATH_RESOURCES          0x10
419 #define DP_ALLOCATE_PAYLOAD             0x11
420 #define DP_QUERY_PAYLOAD                0x12
421 #define DP_RESOURCE_STATUS_NOTIFY       0x13
422 #define DP_CLEAR_PAYLOAD_ID_TABLE       0x14
423 #define DP_REMOTE_DPCD_READ             0x20
424 #define DP_REMOTE_DPCD_WRITE            0x21
425 #define DP_REMOTE_I2C_READ              0x22
426 #define DP_REMOTE_I2C_WRITE             0x23
427 #define DP_POWER_UP_PHY                 0x24
428 #define DP_POWER_DOWN_PHY               0x25
429 #define DP_SINK_EVENT_NOTIFY            0x30
430 #define DP_QUERY_STREAM_ENC_STATUS      0x38
431
432 /* DP 1.2 MST sideband nak reasons - table 2.84 */
433 #define DP_NAK_WRITE_FAILURE            0x01
434 #define DP_NAK_INVALID_READ             0x02
435 #define DP_NAK_CRC_FAILURE              0x03
436 #define DP_NAK_BAD_PARAM                0x04
437 #define DP_NAK_DEFER                    0x05
438 #define DP_NAK_LINK_FAILURE             0x06
439 #define DP_NAK_NO_RESOURCES             0x07
440 #define DP_NAK_DPCD_FAIL                0x08
441 #define DP_NAK_I2C_NAK                  0x09
442 #define DP_NAK_ALLOCATE_FAIL            0x0a
443
444 #define MODE_I2C_START  1
445 #define MODE_I2C_WRITE  2
446 #define MODE_I2C_READ   4
447 #define MODE_I2C_STOP   8
448
449 #define DP_LINK_STATUS_SIZE        6
450 bool drm_dp_channel_eq_ok(const u8 link_status[DP_LINK_STATUS_SIZE],
451                           int lane_count);
452 bool drm_dp_clock_recovery_ok(const u8 link_status[DP_LINK_STATUS_SIZE],
453                               int lane_count);
454 u8 drm_dp_get_adjust_request_voltage(const u8 link_status[DP_LINK_STATUS_SIZE],
455                                      int lane);
456 u8 drm_dp_get_adjust_request_pre_emphasis(const u8 link_status[DP_LINK_STATUS_SIZE],
457                                           int lane);
458
459 #define DP_RECEIVER_CAP_SIZE            0xf
460 #define EDP_PSR_RECEIVER_CAP_SIZE       2
461
462 void drm_dp_link_train_clock_recovery_delay(const u8 dpcd[DP_RECEIVER_CAP_SIZE]);
463 void drm_dp_link_train_channel_eq_delay(const u8 dpcd[DP_RECEIVER_CAP_SIZE]);
464
465 u8 drm_dp_link_rate_to_bw_code(int link_rate);
466 int drm_dp_bw_code_to_link_rate(u8 link_bw);
467
468 struct edp_sdp_header {
469         u8 HB0; /* Secondary Data Packet ID */
470         u8 HB1; /* Secondary Data Packet Type */
471         u8 HB2; /* 7:5 reserved, 4:0 revision number */
472         u8 HB3; /* 7:5 reserved, 4:0 number of valid data bytes */
473 } __packed;
474
475 #define EDP_SDP_HEADER_REVISION_MASK            0x1F
476 #define EDP_SDP_HEADER_VALID_PAYLOAD_BYTES      0x1F
477
478 struct edp_vsc_psr {
479         struct edp_sdp_header sdp_header;
480         u8 DB0; /* Stereo Interface */
481         u8 DB1; /* 0 - PSR State; 1 - Update RFB; 2 - CRC Valid */
482         u8 DB2; /* CRC value bits 7:0 of the R or Cr component */
483         u8 DB3; /* CRC value bits 15:8 of the R or Cr component */
484         u8 DB4; /* CRC value bits 7:0 of the G or Y component */
485         u8 DB5; /* CRC value bits 15:8 of the G or Y component */
486         u8 DB6; /* CRC value bits 7:0 of the B or Cb component */
487         u8 DB7; /* CRC value bits 15:8 of the B or Cb component */
488         u8 DB8_31[24]; /* Reserved */
489 } __packed;
490
491 #define EDP_VSC_PSR_STATE_ACTIVE        (1<<0)
492 #define EDP_VSC_PSR_UPDATE_RFB          (1<<1)
493 #define EDP_VSC_PSR_CRC_VALUES_VALID    (1<<2)
494
495 static inline int
496 drm_dp_max_link_rate(const u8 dpcd[DP_RECEIVER_CAP_SIZE])
497 {
498         return drm_dp_bw_code_to_link_rate(dpcd[DP_MAX_LINK_RATE]);
499 }
500
501 static inline u8
502 drm_dp_max_lane_count(const u8 dpcd[DP_RECEIVER_CAP_SIZE])
503 {
504         return dpcd[DP_MAX_LANE_COUNT] & DP_MAX_LANE_COUNT_MASK;
505 }
506
507 static inline bool
508 drm_dp_enhanced_frame_cap(const u8 dpcd[DP_RECEIVER_CAP_SIZE])
509 {
510         return dpcd[DP_DPCD_REV] >= 0x11 &&
511                 (dpcd[DP_MAX_LANE_COUNT] & DP_ENHANCED_FRAME_CAP);
512 }
513
514 /*
515  * DisplayPort AUX channel
516  */
517
518 /**
519  * struct drm_dp_aux_msg - DisplayPort AUX channel transaction
520  * @address: address of the (first) register to access
521  * @request: contains the type of transaction (see DP_AUX_* macros)
522  * @reply: upon completion, contains the reply type of the transaction
523  * @buffer: pointer to a transmission or reception buffer
524  * @size: size of @buffer
525  */
526 struct drm_dp_aux_msg {
527         unsigned int address;
528         u8 request;
529         u8 reply;
530         void *buffer;
531         size_t size;
532 };
533
534 /**
535  * struct drm_dp_aux - DisplayPort AUX channel
536  * @name: user-visible name of this AUX channel and the I2C-over-AUX adapter
537  * @ddc: I2C adapter that can be used for I2C-over-AUX communication
538  * @dev: pointer to struct device that is the parent for this AUX channel
539  * @hw_mutex: internal mutex used for locking transfers
540  * @transfer: transfers a message representing a single AUX transaction
541  *
542  * The .dev field should be set to a pointer to the device that implements
543  * the AUX channel.
544  *
545  * The .name field may be used to specify the name of the I2C adapter. If set to
546  * NULL, dev_name() of .dev will be used.
547  *
548  * Drivers provide a hardware-specific implementation of how transactions
549  * are executed via the .transfer() function. A pointer to a drm_dp_aux_msg
550  * structure describing the transaction is passed into this function. Upon
551  * success, the implementation should return the number of payload bytes
552  * that were transferred, or a negative error-code on failure. Helpers
553  * propagate errors from the .transfer() function, with the exception of
554  * the -EBUSY error, which causes a transaction to be retried. On a short,
555  * helpers will return -EPROTO to make it simpler to check for failure.
556  *
557  * An AUX channel can also be used to transport I2C messages to a sink. A
558  * typical application of that is to access an EDID that's present in the
559  * sink device. The .transfer() function can also be used to execute such
560  * transactions. The drm_dp_aux_register_i2c_bus() function registers an
561  * I2C adapter that can be passed to drm_probe_ddc(). Upon removal, drivers
562  * should call drm_dp_aux_unregister_i2c_bus() to remove the I2C adapter.
563  *
564  * Note that the aux helper code assumes that the .transfer() function
565  * only modifies the reply field of the drm_dp_aux_msg structure.  The
566  * retry logic and i2c helpers assume this is the case.
567  */
568 struct drm_dp_aux {
569         const char *name;
570         struct i2c_adapter ddc;
571         struct device *dev;
572         struct mutex hw_mutex;
573         ssize_t (*transfer)(struct drm_dp_aux *aux,
574                             struct drm_dp_aux_msg *msg);
575         unsigned i2c_nack_count, i2c_defer_count;
576 };
577
578 ssize_t drm_dp_dpcd_read(struct drm_dp_aux *aux, unsigned int offset,
579                          void *buffer, size_t size);
580 ssize_t drm_dp_dpcd_write(struct drm_dp_aux *aux, unsigned int offset,
581                           void *buffer, size_t size);
582
583 /**
584  * drm_dp_dpcd_readb() - read a single byte from the DPCD
585  * @aux: DisplayPort AUX channel
586  * @offset: address of the register to read
587  * @valuep: location where the value of the register will be stored
588  *
589  * Returns the number of bytes transferred (1) on success, or a negative
590  * error code on failure.
591  */
592 static inline ssize_t drm_dp_dpcd_readb(struct drm_dp_aux *aux,
593                                         unsigned int offset, u8 *valuep)
594 {
595         return drm_dp_dpcd_read(aux, offset, valuep, 1);
596 }
597
598 /**
599  * drm_dp_dpcd_writeb() - write a single byte to the DPCD
600  * @aux: DisplayPort AUX channel
601  * @offset: address of the register to write
602  * @value: value to write to the register
603  *
604  * Returns the number of bytes transferred (1) on success, or a negative
605  * error code on failure.
606  */
607 static inline ssize_t drm_dp_dpcd_writeb(struct drm_dp_aux *aux,
608                                          unsigned int offset, u8 value)
609 {
610         return drm_dp_dpcd_write(aux, offset, &value, 1);
611 }
612
613 int drm_dp_dpcd_read_link_status(struct drm_dp_aux *aux,
614                                  u8 status[DP_LINK_STATUS_SIZE]);
615
616 /*
617  * DisplayPort link
618  */
619 #define DP_LINK_CAP_ENHANCED_FRAMING (1 << 0)
620
621 struct drm_dp_link {
622         unsigned char revision;
623         unsigned int rate;
624         unsigned int num_lanes;
625         unsigned long capabilities;
626 };
627
628 int drm_dp_link_probe(struct drm_dp_aux *aux, struct drm_dp_link *link);
629 int drm_dp_link_power_up(struct drm_dp_aux *aux, struct drm_dp_link *link);
630 int drm_dp_link_power_down(struct drm_dp_aux *aux, struct drm_dp_link *link);
631 int drm_dp_link_configure(struct drm_dp_aux *aux, struct drm_dp_link *link);
632
633 int drm_dp_aux_register(struct drm_dp_aux *aux);
634 void drm_dp_aux_unregister(struct drm_dp_aux *aux);
635
636 #endif /* _DRM_DP_HELPER_H_ */