OSDN Git Service

080ef5d0f76fd77e30496bb30c5565e6b20fe26f
[android-x86/external-llvm.git] / lib / Target / PowerPC / PPCISelLowering.h
1 //===-- PPCISelLowering.h - PPC32 DAG Lowering Interface --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that PPC uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef LLVM_TARGET_POWERPC_PPC32ISELLOWERING_H
16 #define LLVM_TARGET_POWERPC_PPC32ISELLOWERING_H
17
18 #include "PPC.h"
19 #include "PPCInstrInfo.h"
20 #include "PPCRegisterInfo.h"
21 #include "PPCSubtarget.h"
22 #include "llvm/CodeGen/CallingConvLower.h"
23 #include "llvm/CodeGen/SelectionDAG.h"
24 #include "llvm/Target/TargetLowering.h"
25
26 namespace llvm {
27   namespace PPCISD {
28     enum NodeType {
29       // Start the numbering where the builtin ops and target ops leave off.
30       FIRST_NUMBER = ISD::BUILTIN_OP_END,
31
32       /// FSEL - Traditional three-operand fsel node.
33       ///
34       FSEL,
35
36       /// FCFID - The FCFID instruction, taking an f64 operand and producing
37       /// and f64 value containing the FP representation of the integer that
38       /// was temporarily in the f64 operand.
39       FCFID,
40
41       /// Newer FCFID[US] integer-to-floating-point conversion instructions for
42       /// unsigned integers and single-precision outputs.
43       FCFIDU, FCFIDS, FCFIDUS,
44
45       /// FCTI[D,W]Z - The FCTIDZ and FCTIWZ instructions, taking an f32 or f64
46       /// operand, producing an f64 value containing the integer representation
47       /// of that FP value.
48       FCTIDZ, FCTIWZ,
49
50       /// Newer FCTI[D,W]UZ floating-point-to-integer conversion instructions for
51       /// unsigned integers.
52       FCTIDUZ, FCTIWUZ,
53
54       /// Reciprocal estimate instructions (unary FP ops).
55       FRE, FRSQRTE,
56
57       // VMADDFP, VNMSUBFP - The VMADDFP and VNMSUBFP instructions, taking
58       // three v4f32 operands and producing a v4f32 result.
59       VMADDFP, VNMSUBFP,
60
61       /// VPERM - The PPC VPERM Instruction.
62       ///
63       VPERM,
64
65       /// Hi/Lo - These represent the high and low 16-bit parts of a global
66       /// address respectively.  These nodes have two operands, the first of
67       /// which must be a TargetGlobalAddress, and the second of which must be a
68       /// Constant.  Selected naively, these turn into 'lis G+C' and 'li G+C',
69       /// though these are usually folded into other nodes.
70       Hi, Lo,
71
72       TOC_ENTRY,
73
74       /// The following three target-specific nodes are used for calls through
75       /// function pointers in the 64-bit SVR4 ABI.
76
77       /// Restore the TOC from the TOC save area of the current stack frame.
78       /// This is basically a hard coded load instruction which additionally
79       /// takes/produces a flag.
80       TOC_RESTORE,
81
82       /// Like a regular LOAD but additionally taking/producing a flag.
83       LOAD,
84
85       /// LOAD into r2 (also taking/producing a flag). Like TOC_RESTORE, this is
86       /// a hard coded load instruction.
87       LOAD_TOC,
88
89       /// OPRC, CHAIN = DYNALLOC(CHAIN, NEGSIZE, FRAME_INDEX)
90       /// This instruction is lowered in PPCRegisterInfo::eliminateFrameIndex to
91       /// compute an allocation on the stack.
92       DYNALLOC,
93
94       /// GlobalBaseReg - On Darwin, this node represents the result of the mflr
95       /// at function entry, used for PIC code.
96       GlobalBaseReg,
97
98       /// These nodes represent the 32-bit PPC shifts that operate on 6-bit
99       /// shift amounts.  These nodes are generated by the multi-precision shift
100       /// code.
101       SRL, SRA, SHL,
102
103       /// CALL - A direct function call.
104       /// CALL_NOP is a call with the special NOP which follows 64-bit
105       /// SVR4 calls.
106       CALL, CALL_NOP,
107
108       /// CHAIN,FLAG = MTCTR(VAL, CHAIN[, INFLAG]) - Directly corresponds to a
109       /// MTCTR instruction.
110       MTCTR,
111
112       /// CHAIN,FLAG = BCTRL(CHAIN, INFLAG) - Directly corresponds to a
113       /// BCTRL instruction.
114       BCTRL,
115
116       /// Return with a flag operand, matched by 'blr'
117       RET_FLAG,
118
119       /// R32 = MFOCRF(CRREG, INFLAG) - Represents the MFOCRF instruction.
120       /// This copies the bits corresponding to the specified CRREG into the
121       /// resultant GPR.  Bits corresponding to other CR regs are undefined.
122       MFOCRF,
123
124       // FIXME: Remove these once the ANDI glue bug is fixed:
125       /// i1 = ANDIo_1_[EQ|GT]_BIT(i32 or i64 x) - Represents the result of the
126       /// eq or gt bit of CR0 after executing andi. x, 1. This is used to
127       /// implement truncation of i32 or i64 to i1.
128       ANDIo_1_EQ_BIT, ANDIo_1_GT_BIT,
129
130       // EH_SJLJ_SETJMP - SjLj exception handling setjmp.
131       EH_SJLJ_SETJMP,
132
133       // EH_SJLJ_LONGJMP - SjLj exception handling longjmp.
134       EH_SJLJ_LONGJMP,
135
136       /// RESVEC = VCMP(LHS, RHS, OPC) - Represents one of the altivec VCMP*
137       /// instructions.  For lack of better number, we use the opcode number
138       /// encoding for the OPC field to identify the compare.  For example, 838
139       /// is VCMPGTSH.
140       VCMP,
141
142       /// RESVEC, OUTFLAG = VCMPo(LHS, RHS, OPC) - Represents one of the
143       /// altivec VCMP*o instructions.  For lack of better number, we use the
144       /// opcode number encoding for the OPC field to identify the compare.  For
145       /// example, 838 is VCMPGTSH.
146       VCMPo,
147
148       /// CHAIN = COND_BRANCH CHAIN, CRRC, OPC, DESTBB [, INFLAG] - This
149       /// corresponds to the COND_BRANCH pseudo instruction.  CRRC is the
150       /// condition register to branch on, OPC is the branch opcode to use (e.g.
151       /// PPC::BLE), DESTBB is the destination block to branch to, and INFLAG is
152       /// an optional input flag argument.
153       COND_BRANCH,
154
155       /// CHAIN = BDNZ CHAIN, DESTBB - These are used to create counter-based
156       /// loops.
157       BDNZ, BDZ,
158
159       /// F8RC = FADDRTZ F8RC, F8RC - This is an FADD done with rounding
160       /// towards zero.  Used only as part of the long double-to-int
161       /// conversion sequence.
162       FADDRTZ,
163
164       /// F8RC = MFFS - This moves the FPSCR (not modeled) into the register.
165       MFFS,
166
167       /// LARX = This corresponds to PPC l{w|d}arx instrcution: load and
168       /// reserve indexed. This is used to implement atomic operations.
169       LARX,
170
171       /// STCX = This corresponds to PPC stcx. instrcution: store conditional
172       /// indexed. This is used to implement atomic operations.
173       STCX,
174
175       /// TC_RETURN - A tail call return.
176       ///   operand #0 chain
177       ///   operand #1 callee (register or absolute)
178       ///   operand #2 stack adjustment
179       ///   operand #3 optional in flag
180       TC_RETURN,
181
182       /// ch, gl = CR6[UN]SET ch, inglue - Toggle CR bit 6 for SVR4 vararg calls
183       CR6SET,
184       CR6UNSET,
185
186       /// GPRC = address of _GLOBAL_OFFSET_TABLE_. Used by initial-exec TLS
187       /// on PPC32.
188       PPC32_GOT,
189
190       /// G8RC = ADDIS_GOT_TPREL_HA %X2, Symbol - Used by the initial-exec
191       /// TLS model, produces an ADDIS8 instruction that adds the GOT
192       /// base to sym\@got\@tprel\@ha.
193       ADDIS_GOT_TPREL_HA,
194
195       /// G8RC = LD_GOT_TPREL_L Symbol, G8RReg - Used by the initial-exec
196       /// TLS model, produces a LD instruction with base register G8RReg
197       /// and offset sym\@got\@tprel\@l.  This completes the addition that
198       /// finds the offset of "sym" relative to the thread pointer.
199       LD_GOT_TPREL_L,
200
201       /// G8RC = ADD_TLS G8RReg, Symbol - Used by the initial-exec TLS
202       /// model, produces an ADD instruction that adds the contents of
203       /// G8RReg to the thread pointer.  Symbol contains a relocation
204       /// sym\@tls which is to be replaced by the thread pointer and
205       /// identifies to the linker that the instruction is part of a
206       /// TLS sequence.
207       ADD_TLS,
208
209       /// G8RC = ADDIS_TLSGD_HA %X2, Symbol - For the general-dynamic TLS
210       /// model, produces an ADDIS8 instruction that adds the GOT base
211       /// register to sym\@got\@tlsgd\@ha.
212       ADDIS_TLSGD_HA,
213
214       /// G8RC = ADDI_TLSGD_L G8RReg, Symbol - For the general-dynamic TLS
215       /// model, produces an ADDI8 instruction that adds G8RReg to
216       /// sym\@got\@tlsgd\@l.
217       ADDI_TLSGD_L,
218
219       /// G8RC = GET_TLS_ADDR %X3, Symbol - For the general-dynamic TLS
220       /// model, produces a call to __tls_get_addr(sym\@tlsgd).
221       GET_TLS_ADDR,
222
223       /// G8RC = ADDIS_TLSLD_HA %X2, Symbol - For the local-dynamic TLS
224       /// model, produces an ADDIS8 instruction that adds the GOT base
225       /// register to sym\@got\@tlsld\@ha.
226       ADDIS_TLSLD_HA,
227
228       /// G8RC = ADDI_TLSLD_L G8RReg, Symbol - For the local-dynamic TLS
229       /// model, produces an ADDI8 instruction that adds G8RReg to
230       /// sym\@got\@tlsld\@l.
231       ADDI_TLSLD_L,
232
233       /// G8RC = GET_TLSLD_ADDR %X3, Symbol - For the local-dynamic TLS
234       /// model, produces a call to __tls_get_addr(sym\@tlsld).
235       GET_TLSLD_ADDR,
236
237       /// G8RC = ADDIS_DTPREL_HA %X3, Symbol, Chain - For the
238       /// local-dynamic TLS model, produces an ADDIS8 instruction
239       /// that adds X3 to sym\@dtprel\@ha. The Chain operand is needed
240       /// to tie this in place following a copy to %X3 from the result
241       /// of a GET_TLSLD_ADDR.
242       ADDIS_DTPREL_HA,
243
244       /// G8RC = ADDI_DTPREL_L G8RReg, Symbol - For the local-dynamic TLS
245       /// model, produces an ADDI8 instruction that adds G8RReg to
246       /// sym\@got\@dtprel\@l.
247       ADDI_DTPREL_L,
248
249       /// VRRC = VADD_SPLAT Elt, EltSize - Temporary node to be expanded
250       /// during instruction selection to optimize a BUILD_VECTOR into
251       /// operations on splats.  This is necessary to avoid losing these
252       /// optimizations due to constant folding.
253       VADD_SPLAT,
254
255       /// CHAIN = SC CHAIN, Imm128 - System call.  The 7-bit unsigned
256       /// operand identifies the operating system entry point.
257       SC,
258
259       /// CHAIN = STBRX CHAIN, GPRC, Ptr, Type - This is a
260       /// byte-swapping store instruction.  It byte-swaps the low "Type" bits of
261       /// the GPRC input, then stores it through Ptr.  Type can be either i16 or
262       /// i32.
263       STBRX = ISD::FIRST_TARGET_MEMORY_OPCODE,
264
265       /// GPRC, CHAIN = LBRX CHAIN, Ptr, Type - This is a
266       /// byte-swapping load instruction.  It loads "Type" bits, byte swaps it,
267       /// then puts it in the bottom bits of the GPRC.  TYPE can be either i16
268       /// or i32.
269       LBRX,
270
271       /// STFIWX - The STFIWX instruction.  The first operand is an input token
272       /// chain, then an f64 value to store, then an address to store it to.
273       STFIWX,
274
275       /// GPRC, CHAIN = LFIWAX CHAIN, Ptr - This is a floating-point
276       /// load which sign-extends from a 32-bit integer value into the
277       /// destination 64-bit register.
278       LFIWAX,
279
280       /// GPRC, CHAIN = LFIWZX CHAIN, Ptr - This is a floating-point
281       /// load which zero-extends from a 32-bit integer value into the
282       /// destination 64-bit register.
283       LFIWZX,
284
285       /// G8RC = ADDIS_TOC_HA %X2, Symbol - For medium and large code model,
286       /// produces an ADDIS8 instruction that adds the TOC base register to
287       /// sym\@toc\@ha.
288       ADDIS_TOC_HA,
289
290       /// G8RC = LD_TOC_L Symbol, G8RReg - For medium and large code model,
291       /// produces a LD instruction with base register G8RReg and offset
292       /// sym\@toc\@l. Preceded by an ADDIS_TOC_HA to form a full 32-bit offset.
293       LD_TOC_L,
294
295       /// G8RC = ADDI_TOC_L G8RReg, Symbol - For medium code model, produces
296       /// an ADDI8 instruction that adds G8RReg to sym\@toc\@l.
297       /// Preceded by an ADDIS_TOC_HA to form a full 32-bit offset.
298       ADDI_TOC_L
299     };
300   }
301
302   /// Define some predicates that are used for node matching.
303   namespace PPC {
304     /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
305     /// VPKUHUM instruction.
306     bool isVPKUHUMShuffleMask(ShuffleVectorSDNode *N, bool isUnary);
307
308     /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
309     /// VPKUWUM instruction.
310     bool isVPKUWUMShuffleMask(ShuffleVectorSDNode *N, bool isUnary);
311
312     /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
313     /// a VRGL* instruction with the specified unit size (1,2 or 4 bytes).
314     bool isVMRGLShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
315                             bool isUnary);
316
317     /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
318     /// a VRGH* instruction with the specified unit size (1,2 or 4 bytes).
319     bool isVMRGHShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
320                             bool isUnary);
321
322     /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
323     /// amount, otherwise return -1.
324     int isVSLDOIShuffleMask(SDNode *N, bool isUnary);
325
326     /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
327     /// specifies a splat of a single element that is suitable for input to
328     /// VSPLTB/VSPLTH/VSPLTW.
329     bool isSplatShuffleMask(ShuffleVectorSDNode *N, unsigned EltSize);
330
331     /// isAllNegativeZeroVector - Returns true if all elements of build_vector
332     /// are -0.0.
333     bool isAllNegativeZeroVector(SDNode *N);
334
335     /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
336     /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
337     unsigned getVSPLTImmediate(SDNode *N, unsigned EltSize);
338
339     /// get_VSPLTI_elt - If this is a build_vector of constants which can be
340     /// formed by using a vspltis[bhw] instruction of the specified element
341     /// size, return the constant being splatted.  The ByteSize field indicates
342     /// the number of bytes of each element [124] -> [bhw].
343     SDValue get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG);
344   }
345
346   class PPCTargetLowering : public TargetLowering {
347     const PPCSubtarget &PPCSubTarget;
348
349   public:
350     explicit PPCTargetLowering(PPCTargetMachine &TM);
351
352     /// getTargetNodeName() - This method returns the name of a target specific
353     /// DAG node.
354     const char *getTargetNodeName(unsigned Opcode) const override;
355
356     MVT getScalarShiftAmountTy(EVT LHSTy) const override { return MVT::i32; }
357
358     /// getSetCCResultType - Return the ISD::SETCC ValueType
359     EVT getSetCCResultType(LLVMContext &Context, EVT VT) const override;
360
361     /// getPreIndexedAddressParts - returns true by value, base pointer and
362     /// offset pointer and addressing mode by reference if the node's address
363     /// can be legally represented as pre-indexed load / store address.
364     bool getPreIndexedAddressParts(SDNode *N, SDValue &Base,
365                                    SDValue &Offset,
366                                    ISD::MemIndexedMode &AM,
367                                    SelectionDAG &DAG) const override;
368
369     /// SelectAddressRegReg - Given the specified addressed, check to see if it
370     /// can be represented as an indexed [r+r] operation.  Returns false if it
371     /// can be more efficiently represented with [r+imm].
372     bool SelectAddressRegReg(SDValue N, SDValue &Base, SDValue &Index,
373                              SelectionDAG &DAG) const;
374
375     /// SelectAddressRegImm - Returns true if the address N can be represented
376     /// by a base register plus a signed 16-bit displacement [r+imm], and if it
377     /// is not better represented as reg+reg.  If Aligned is true, only accept
378     /// displacements suitable for STD and friends, i.e. multiples of 4.
379     bool SelectAddressRegImm(SDValue N, SDValue &Disp, SDValue &Base,
380                              SelectionDAG &DAG, bool Aligned) const;
381
382     /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
383     /// represented as an indexed [r+r] operation.
384     bool SelectAddressRegRegOnly(SDValue N, SDValue &Base, SDValue &Index,
385                                  SelectionDAG &DAG) const;
386
387     Sched::Preference getSchedulingPreference(SDNode *N) const override;
388
389     /// LowerOperation - Provide custom lowering hooks for some operations.
390     ///
391     SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const override;
392
393     /// ReplaceNodeResults - Replace the results of node with an illegal result
394     /// type with new values built out of custom code.
395     ///
396     void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue>&Results,
397                             SelectionDAG &DAG) const override;
398
399     SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const override;
400
401     unsigned getRegisterByName(const char* RegName, EVT VT) const override;
402
403     void computeKnownBitsForTargetNode(const SDValue Op,
404                                        APInt &KnownZero,
405                                        APInt &KnownOne,
406                                        const SelectionDAG &DAG,
407                                        unsigned Depth = 0) const override;
408
409     MachineBasicBlock *
410       EmitInstrWithCustomInserter(MachineInstr *MI,
411                                   MachineBasicBlock *MBB) const override;
412     MachineBasicBlock *EmitAtomicBinary(MachineInstr *MI,
413                                         MachineBasicBlock *MBB, bool is64Bit,
414                                         unsigned BinOpcode) const;
415     MachineBasicBlock *EmitPartwordAtomicBinary(MachineInstr *MI,
416                                                 MachineBasicBlock *MBB,
417                                             bool is8bit, unsigned Opcode) const;
418
419     MachineBasicBlock *emitEHSjLjSetJmp(MachineInstr *MI,
420                                         MachineBasicBlock *MBB) const;
421
422     MachineBasicBlock *emitEHSjLjLongJmp(MachineInstr *MI,
423                                          MachineBasicBlock *MBB) const;
424
425     ConstraintType
426     getConstraintType(const std::string &Constraint) const override;
427
428     /// Examine constraint string and operand type and determine a weight value.
429     /// The operand object must already have been set up with the operand type.
430     ConstraintWeight getSingleConstraintMatchWeight(
431       AsmOperandInfo &info, const char *constraint) const override;
432
433     std::pair<unsigned, const TargetRegisterClass*>
434       getRegForInlineAsmConstraint(const std::string &Constraint,
435                                    MVT VT) const override;
436
437     /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
438     /// function arguments in the caller parameter area.  This is the actual
439     /// alignment, not its logarithm.
440     unsigned getByValTypeAlignment(Type *Ty) const override;
441
442     /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
443     /// vector.  If it is invalid, don't add anything to Ops.
444     void LowerAsmOperandForConstraint(SDValue Op,
445                                       std::string &Constraint,
446                                       std::vector<SDValue> &Ops,
447                                       SelectionDAG &DAG) const override;
448
449     /// isLegalAddressingMode - Return true if the addressing mode represented
450     /// by AM is legal for this target, for a load/store of the specified type.
451     bool isLegalAddressingMode(const AddrMode &AM, Type *Ty) const override;
452
453     /// isLegalICmpImmediate - Return true if the specified immediate is legal
454     /// icmp immediate, that is the target has icmp instructions which can
455     /// compare a register against the immediate without having to materialize
456     /// the immediate into a register.
457     bool isLegalICmpImmediate(int64_t Imm) const override;
458
459     /// isLegalAddImmediate - Return true if the specified immediate is legal
460     /// add immediate, that is the target has add instructions which can
461     /// add a register and the immediate without having to materialize
462     /// the immediate into a register.
463     bool isLegalAddImmediate(int64_t Imm) const override;
464
465     /// isTruncateFree - Return true if it's free to truncate a value of
466     /// type Ty1 to type Ty2. e.g. On PPC it's free to truncate a i64 value in
467     /// register X1 to i32 by referencing its sub-register R1.
468     bool isTruncateFree(Type *Ty1, Type *Ty2) const override;
469     bool isTruncateFree(EVT VT1, EVT VT2) const override;
470
471     /// \brief Returns true if it is beneficial to convert a load of a constant
472     /// to just the constant itself.
473     bool shouldConvertConstantLoadToIntImm(const APInt &Imm,
474                                            Type *Ty) const override;
475
476     bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const override;
477
478     /// getOptimalMemOpType - Returns the target specific optimal type for load
479     /// and store operations as a result of memset, memcpy, and memmove
480     /// lowering. If DstAlign is zero that means it's safe to destination
481     /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
482     /// means there isn't a need to check it against alignment requirement,
483     /// probably because the source does not need to be loaded. If 'IsMemset' is
484     /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
485     /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
486     /// source is constant so it does not need to be loaded.
487     /// It returns EVT::Other if the type should be determined using generic
488     /// target-independent logic.
489     EVT
490     getOptimalMemOpType(uint64_t Size, unsigned DstAlign, unsigned SrcAlign,
491                         bool IsMemset, bool ZeroMemset, bool MemcpyStrSrc,
492                         MachineFunction &MF) const override;
493
494     /// Is unaligned memory access allowed for the given type, and is it fast
495     /// relative to software emulation.
496     bool allowsUnalignedMemoryAccesses(EVT VT,
497                                        unsigned AddrSpace,
498                                        bool *Fast = nullptr) const override;
499
500     /// isFMAFasterThanFMulAndFAdd - Return true if an FMA operation is faster
501     /// than a pair of fmul and fadd instructions. fmuladd intrinsics will be
502     /// expanded to FMAs when this method returns true, otherwise fmuladd is
503     /// expanded to fmul + fadd.
504     bool isFMAFasterThanFMulAndFAdd(EVT VT) const override;
505
506     // Should we expand the build vector with shuffles?
507     bool
508     shouldExpandBuildVectorWithShuffles(EVT VT,
509                                         unsigned DefinedValues) const override;
510
511     /// createFastISel - This method returns a target-specific FastISel object,
512     /// or null if the target does not support "fast" instruction selection.
513     FastISel *createFastISel(FunctionLoweringInfo &FuncInfo,
514                              const TargetLibraryInfo *LibInfo) const override;
515
516   private:
517     SDValue getFramePointerFrameIndex(SelectionDAG & DAG) const;
518     SDValue getReturnAddrFrameIndex(SelectionDAG & DAG) const;
519
520     bool
521     IsEligibleForTailCallOptimization(SDValue Callee,
522                                       CallingConv::ID CalleeCC,
523                                       bool isVarArg,
524                                       const SmallVectorImpl<ISD::InputArg> &Ins,
525                                       SelectionDAG& DAG) const;
526
527     SDValue EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
528                                          int SPDiff,
529                                          SDValue Chain,
530                                          SDValue &LROpOut,
531                                          SDValue &FPOpOut,
532                                          bool isDarwinABI,
533                                          SDLoc dl) const;
534
535     SDValue LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) const;
536     SDValue LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const;
537     SDValue LowerConstantPool(SDValue Op, SelectionDAG &DAG) const;
538     SDValue LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const;
539     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const;
540     SDValue LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const;
541     SDValue LowerJumpTable(SDValue Op, SelectionDAG &DAG) const;
542     SDValue LowerSETCC(SDValue Op, SelectionDAG &DAG) const;
543     SDValue LowerINIT_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) const;
544     SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) const;
545     SDValue LowerVASTART(SDValue Op, SelectionDAG &DAG,
546                          const PPCSubtarget &Subtarget) const;
547     SDValue LowerVAARG(SDValue Op, SelectionDAG &DAG,
548                        const PPCSubtarget &Subtarget) const;
549     SDValue LowerVACOPY(SDValue Op, SelectionDAG &DAG,
550                         const PPCSubtarget &Subtarget) const;
551     SDValue LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
552                                 const PPCSubtarget &Subtarget) const;
553     SDValue LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG,
554                                       const PPCSubtarget &Subtarget) const;
555     SDValue LowerLOAD(SDValue Op, SelectionDAG &DAG) const;
556     SDValue LowerSTORE(SDValue Op, SelectionDAG &DAG) const;
557     SDValue LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const;
558     SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const;
559     SDValue LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG, SDLoc dl) const;
560     SDValue LowerINT_TO_FP(SDValue Op, SelectionDAG &DAG) const;
561     SDValue LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) const;
562     SDValue LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) const;
563     SDValue LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) const;
564     SDValue LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) const;
565     SDValue LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const;
566     SDValue LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const;
567     SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const;
568     SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const;
569     SDValue LowerSIGN_EXTEND_INREG(SDValue Op, SelectionDAG &DAG) const;
570     SDValue LowerMUL(SDValue Op, SelectionDAG &DAG) const;
571
572     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
573                             CallingConv::ID CallConv, bool isVarArg,
574                             const SmallVectorImpl<ISD::InputArg> &Ins,
575                             SDLoc dl, SelectionDAG &DAG,
576                             SmallVectorImpl<SDValue> &InVals) const;
577     SDValue FinishCall(CallingConv::ID CallConv, SDLoc dl, bool isTailCall,
578                        bool isVarArg,
579                        SelectionDAG &DAG,
580                        SmallVector<std::pair<unsigned, SDValue>, 8>
581                          &RegsToPass,
582                        SDValue InFlag, SDValue Chain,
583                        SDValue &Callee,
584                        int SPDiff, unsigned NumBytes,
585                        const SmallVectorImpl<ISD::InputArg> &Ins,
586                        SmallVectorImpl<SDValue> &InVals) const;
587
588     SDValue
589       LowerFormalArguments(SDValue Chain,
590                            CallingConv::ID CallConv, bool isVarArg,
591                            const SmallVectorImpl<ISD::InputArg> &Ins,
592                            SDLoc dl, SelectionDAG &DAG,
593                            SmallVectorImpl<SDValue> &InVals) const override;
594
595     SDValue
596       LowerCall(TargetLowering::CallLoweringInfo &CLI,
597                 SmallVectorImpl<SDValue> &InVals) const override;
598
599     bool
600       CanLowerReturn(CallingConv::ID CallConv, MachineFunction &MF,
601                    bool isVarArg,
602                    const SmallVectorImpl<ISD::OutputArg> &Outs,
603                    LLVMContext &Context) const override;
604
605     SDValue
606       LowerReturn(SDValue Chain,
607                   CallingConv::ID CallConv, bool isVarArg,
608                   const SmallVectorImpl<ISD::OutputArg> &Outs,
609                   const SmallVectorImpl<SDValue> &OutVals,
610                   SDLoc dl, SelectionDAG &DAG) const override;
611
612     SDValue
613       extendArgForPPC64(ISD::ArgFlagsTy Flags, EVT ObjectVT, SelectionDAG &DAG,
614                         SDValue ArgVal, SDLoc dl) const;
615
616     void
617       setMinReservedArea(MachineFunction &MF, SelectionDAG &DAG,
618                          unsigned nAltivecParamsAtEnd,
619                          unsigned MinReservedArea, bool isPPC64) const;
620
621     SDValue
622       LowerFormalArguments_Darwin(SDValue Chain,
623                                   CallingConv::ID CallConv, bool isVarArg,
624                                   const SmallVectorImpl<ISD::InputArg> &Ins,
625                                   SDLoc dl, SelectionDAG &DAG,
626                                   SmallVectorImpl<SDValue> &InVals) const;
627     SDValue
628       LowerFormalArguments_64SVR4(SDValue Chain,
629                                   CallingConv::ID CallConv, bool isVarArg,
630                                   const SmallVectorImpl<ISD::InputArg> &Ins,
631                                   SDLoc dl, SelectionDAG &DAG,
632                                   SmallVectorImpl<SDValue> &InVals) const;
633     SDValue
634       LowerFormalArguments_32SVR4(SDValue Chain,
635                                   CallingConv::ID CallConv, bool isVarArg,
636                                   const SmallVectorImpl<ISD::InputArg> &Ins,
637                                   SDLoc dl, SelectionDAG &DAG,
638                                   SmallVectorImpl<SDValue> &InVals) const;
639
640     SDValue
641       createMemcpyOutsideCallSeq(SDValue Arg, SDValue PtrOff,
642                                  SDValue CallSeqStart, ISD::ArgFlagsTy Flags,
643                                  SelectionDAG &DAG, SDLoc dl) const;
644
645     SDValue
646       LowerCall_Darwin(SDValue Chain, SDValue Callee,
647                        CallingConv::ID CallConv,
648                        bool isVarArg, bool isTailCall,
649                        const SmallVectorImpl<ISD::OutputArg> &Outs,
650                        const SmallVectorImpl<SDValue> &OutVals,
651                        const SmallVectorImpl<ISD::InputArg> &Ins,
652                        SDLoc dl, SelectionDAG &DAG,
653                        SmallVectorImpl<SDValue> &InVals) const;
654     SDValue
655       LowerCall_64SVR4(SDValue Chain, SDValue Callee,
656                        CallingConv::ID CallConv,
657                        bool isVarArg, bool isTailCall,
658                        const SmallVectorImpl<ISD::OutputArg> &Outs,
659                        const SmallVectorImpl<SDValue> &OutVals,
660                        const SmallVectorImpl<ISD::InputArg> &Ins,
661                        SDLoc dl, SelectionDAG &DAG,
662                        SmallVectorImpl<SDValue> &InVals) const;
663     SDValue
664     LowerCall_32SVR4(SDValue Chain, SDValue Callee, CallingConv::ID CallConv,
665                      bool isVarArg, bool isTailCall,
666                      const SmallVectorImpl<ISD::OutputArg> &Outs,
667                      const SmallVectorImpl<SDValue> &OutVals,
668                      const SmallVectorImpl<ISD::InputArg> &Ins,
669                      SDLoc dl, SelectionDAG &DAG,
670                      SmallVectorImpl<SDValue> &InVals) const;
671
672     SDValue lowerEH_SJLJ_SETJMP(SDValue Op, SelectionDAG &DAG) const;
673     SDValue lowerEH_SJLJ_LONGJMP(SDValue Op, SelectionDAG &DAG) const;
674
675     SDValue DAGCombineExtBoolTrunc(SDNode *N, DAGCombinerInfo &DCI) const;
676     SDValue DAGCombineTruncBoolExt(SDNode *N, DAGCombinerInfo &DCI) const;
677     SDValue DAGCombineFastRecip(SDValue Op, DAGCombinerInfo &DCI) const;
678     SDValue DAGCombineFastRecipFSQRT(SDValue Op, DAGCombinerInfo &DCI) const;
679
680     CCAssignFn *useFastISelCCs(unsigned Flag) const;
681   };
682
683   namespace PPC {
684     FastISel *createFastISel(FunctionLoweringInfo &FuncInfo,
685                              const TargetLibraryInfo *LibInfo);
686   }
687
688   bool CC_PPC32_SVR4_Custom_Dummy(unsigned &ValNo, MVT &ValVT, MVT &LocVT,
689                                   CCValAssign::LocInfo &LocInfo,
690                                   ISD::ArgFlagsTy &ArgFlags,
691                                   CCState &State);
692
693   bool CC_PPC32_SVR4_Custom_AlignArgRegs(unsigned &ValNo, MVT &ValVT,
694                                          MVT &LocVT,
695                                          CCValAssign::LocInfo &LocInfo,
696                                          ISD::ArgFlagsTy &ArgFlags,
697                                          CCState &State);
698
699   bool CC_PPC32_SVR4_Custom_AlignFPArgRegs(unsigned &ValNo, MVT &ValVT,
700                                            MVT &LocVT,
701                                            CCValAssign::LocInfo &LocInfo,
702                                            ISD::ArgFlagsTy &ArgFlags,
703                                            CCState &State);
704 }
705
706 #endif   // LLVM_TARGET_POWERPC_PPC32ISELLOWERING_H