OSDN Git Service

Move global variables in TargetMachine into new TargetOptions class. As an API
[android-x86/external-llvm.git] / lib / Target / PowerPC / PPCTargetMachine.h
1 //===-- PPCTargetMachine.h - Define TargetMachine for PowerPC -----*- C++ -*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the PowerPC specific subclass of TargetMachine.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef PPC_TARGETMACHINE_H
15 #define PPC_TARGETMACHINE_H
16
17 #include "PPCFrameLowering.h"
18 #include "PPCSubtarget.h"
19 #include "PPCJITInfo.h"
20 #include "PPCInstrInfo.h"
21 #include "PPCISelLowering.h"
22 #include "PPCSelectionDAGInfo.h"
23 #include "llvm/Target/TargetMachine.h"
24 #include "llvm/Target/TargetData.h"
25
26 namespace llvm {
27 class PassManager;
28 class GlobalValue;
29
30 /// PPCTargetMachine - Common code between 32-bit and 64-bit PowerPC targets.
31 ///
32 class PPCTargetMachine : public LLVMTargetMachine {
33   PPCSubtarget        Subtarget;
34   const TargetData    DataLayout;       // Calculates type size & alignment
35   PPCInstrInfo        InstrInfo;
36   PPCFrameLowering    FrameLowering;
37   PPCJITInfo          JITInfo;
38   PPCTargetLowering   TLInfo;
39   PPCSelectionDAGInfo TSInfo;
40   InstrItineraryData  InstrItins;
41
42 public:
43   PPCTargetMachine(const Target &T, StringRef TT,
44                    StringRef CPU, StringRef FS, const TargetOptions &Options,
45                    Reloc::Model RM, CodeModel::Model CM,
46                    CodeGenOpt::Level OL, bool is64Bit);
47
48   virtual const PPCInstrInfo      *getInstrInfo() const { return &InstrInfo; }
49   virtual const PPCFrameLowering  *getFrameLowering() const {
50     return &FrameLowering;
51   }
52   virtual       PPCJITInfo        *getJITInfo()         { return &JITInfo; }
53   virtual const PPCTargetLowering *getTargetLowering() const { 
54    return &TLInfo;
55   }
56   virtual const PPCSelectionDAGInfo* getSelectionDAGInfo() const {
57     return &TSInfo;
58   }
59   virtual const PPCRegisterInfo   *getRegisterInfo() const {
60     return &InstrInfo.getRegisterInfo();
61   }
62   
63   virtual const TargetData    *getTargetData() const    { return &DataLayout; }
64   virtual const PPCSubtarget  *getSubtargetImpl() const { return &Subtarget; }
65   virtual const InstrItineraryData *getInstrItineraryData() const {  
66     return &InstrItins;
67   }
68
69   // Pass Pipeline Configuration
70   virtual bool addInstSelector(PassManagerBase &PM);
71   virtual bool addPreEmitPass(PassManagerBase &PM);
72   virtual bool addCodeEmitter(PassManagerBase &PM,
73                               JITCodeEmitter &JCE);
74   virtual bool getEnableTailMergeDefault() const;
75 };
76
77 /// PPC32TargetMachine - PowerPC 32-bit target machine.
78 ///
79 class PPC32TargetMachine : public PPCTargetMachine {
80 public:
81   PPC32TargetMachine(const Target &T, StringRef TT,
82                      StringRef CPU, StringRef FS, const TargetOptions &Options,
83                      Reloc::Model RM, CodeModel::Model CM,
84                      CodeGenOpt::Level OL);
85 };
86
87 /// PPC64TargetMachine - PowerPC 64-bit target machine.
88 ///
89 class PPC64TargetMachine : public PPCTargetMachine {
90 public:
91   PPC64TargetMachine(const Target &T, StringRef TT,
92                      StringRef CPU, StringRef FS, const TargetOptions &Options,
93                      Reloc::Model RM, CodeModel::Model CM,
94                      CodeGenOpt::Level OL);
95 };
96
97 } // end namespace llvm
98
99 #endif