OSDN Git Service

Merge branch 'master' into modesetting-gem
[android-x86/external-libdrm.git] / linux-core / dvo_ivch.c
1 /*
2  * Copyright © 2006 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
21  * DEALINGS IN THE SOFTWARE.
22  *
23  * Authors:
24  *    Eric Anholt <eric@anholt.net>
25  *
26  */
27
28 #include "dvo.h"
29
30 /* 
31  * register definitions for the i82807aa.
32  *
33  * Documentation on this chipset can be found in datasheet #29069001 at
34  * intel.com.
35  */
36
37 /* 
38  * VCH Revision & GMBus Base Addr
39  */
40 #define VR00            0x00
41 # define VR00_BASE_ADDRESS_MASK         0x007f
42
43 /* 
44  * Functionality Enable
45  */
46 #define VR01            0x01
47
48 /*
49  * Enable the panel fitter
50  */
51 # define VR01_PANEL_FIT_ENABLE          (1 << 3)
52 /*
53  * Enables the LCD display.
54  *
55  * This must not be set while VR01_DVO_BYPASS_ENABLE is set.
56  */
57 # define VR01_LCD_ENABLE                (1 << 2)
58 /** Enables the DVO repeater. */
59 # define VR01_DVO_BYPASS_ENABLE         (1 << 1)
60 /** Enables the DVO clock */
61 # define VR01_DVO_ENABLE                (1 << 0)
62
63 /* 
64  * LCD Interface Format
65  */
66 #define VR10            0x10
67 /** Enables LVDS output instead of CMOS */
68 # define VR10_LVDS_ENABLE               (1 << 4)
69 /** Enables 18-bit LVDS output. */
70 # define VR10_INTERFACE_1X18            (0 << 2)
71 /** Enables 24-bit LVDS or CMOS output */
72 # define VR10_INTERFACE_1X24            (1 << 2)
73 /** Enables 2x18-bit LVDS or CMOS output. */
74 # define VR10_INTERFACE_2X18            (2 << 2)
75 /** Enables 2x24-bit LVDS output */
76 # define VR10_INTERFACE_2X24            (3 << 2)
77
78 /*
79  * VR20 LCD Horizontal Display Size
80  */
81 #define VR20    0x20
82
83 /* 
84  * LCD Vertical Display Size
85  */
86 #define VR21    0x20
87
88 /* 
89  * Panel power down status
90  */
91 #define VR30            0x30
92 /** Read only bit indicating that the panel is not in a safe poweroff state. */
93 # define VR30_PANEL_ON                  (1 << 15)
94
95 #define VR40            0x40
96 # define VR40_STALL_ENABLE              (1 << 13)
97 # define VR40_VERTICAL_INTERP_ENABLE    (1 << 12)
98 # define VR40_ENHANCED_PANEL_FITTING    (1 << 11)
99 # define VR40_HORIZONTAL_INTERP_ENABLE  (1 << 10)
100 # define VR40_AUTO_RATIO_ENABLE         (1 << 9)
101 # define VR40_CLOCK_GATING_ENABLE       (1 << 8)
102
103 /*
104  * Panel Fitting Vertical Ratio
105  * (((image_height - 1) << 16) / ((panel_height - 1))) >> 2
106  */
107 #define VR41            0x41
108
109 /* 
110  * Panel Fitting Horizontal Ratio
111  * (((image_width - 1) << 16) / ((panel_width - 1))) >> 2
112  */
113 #define VR42            0x42
114
115 /*
116  * Horizontal Image Size
117  */
118 #define VR43            0x43
119
120 /* VR80 GPIO 0
121  */
122 #define VR80        0x80
123 #define VR81        0x81
124 #define VR82        0x82
125 #define VR83        0x83
126 #define VR84        0x84
127 #define VR85        0x85
128 #define VR86        0x86
129 #define VR87        0x87
130     
131 /* VR88 GPIO 8
132  */
133 #define VR88        0x88
134
135 /* Graphics BIOS scratch 0
136  */
137 #define VR8E        0x8E
138 # define VR8E_PANEL_TYPE_MASK           (0xf << 0)
139 # define VR8E_PANEL_INTERFACE_CMOS      (0 << 4)
140 # define VR8E_PANEL_INTERFACE_LVDS      (1 << 4)
141 # define VR8E_FORCE_DEFAULT_PANEL       (1 << 5)
142
143 /* Graphics BIOS scratch 1
144  */
145 #define VR8F        0x8F
146 # define VR8F_VCH_PRESENT               (1 << 0)
147 # define VR8F_DISPLAY_CONN              (1 << 1)
148 # define VR8F_POWER_MASK                (0x3c)
149 # define VR8F_POWER_POS                 (2)
150
151
152 struct ivch_priv {
153         bool quiet;
154
155         uint16_t width, height;
156
157         uint16_t save_VR01;
158         uint16_t save_VR40;
159 };
160
161 #if 0
162 struct vch_capabilities {
163     struct aimdb_block  aimdb_block;
164     uint8_t             panel_type;
165     uint8_t             set_panel_type;
166     uint8_t             slave_address;
167     uint8_t             capabilities;
168 #define VCH_PANEL_FITTING_SUPPORT       (0x3 << 0)
169 #define VCH_PANEL_FITTING_TEXT          (1 << 2)
170 #define VCH_PANEL_FITTING_GRAPHICS      (1 << 3)
171 #define VCH_PANEL_FITTING_RATIO         (1 << 4)
172 #define VCH_DITHERING                   (1 << 5)
173     uint8_t             backlight_gpio;
174     uint8_t             set_panel_type_us_gpios;
175 } __attribute__ ((packed));
176 #endif
177
178 static void ivch_dump_regs(struct intel_dvo_device *dvo);
179
180 /**
181  * Reads a register on the ivch.
182  *
183  * Each of the 256 registers are 16 bits long.
184  */
185 static bool ivch_read(struct intel_dvo_device *dvo, int addr, uint16_t *data)
186 {
187         struct ivch_priv *priv = dvo->dev_priv;
188         struct intel_i2c_chan *i2cbus = dvo->i2c_bus;
189         u8 out_buf[1];
190         u8 in_buf[2];
191
192         struct i2c_msg msgs[] = {
193                 {
194                         .addr = i2cbus->slave_addr,
195                         .flags = I2C_M_RD,
196                         .len = 0,
197                 },
198                 {
199                         .addr = 0,
200                         .flags = I2C_M_NOSTART,
201                         .len = 1,
202                         .buf = out_buf,
203                 },
204                 {
205                         .addr = i2cbus->slave_addr,
206                         .flags = I2C_M_RD | I2C_M_NOSTART,
207                         .len = 2,
208                         .buf = in_buf,
209                 }
210         };
211
212         out_buf[0] = addr;
213
214         if (i2c_transfer(&i2cbus->adapter, msgs, 3) == 3) {
215                 *data = (in_buf[1] << 8) | in_buf[0];
216                 return true;
217         };
218
219         if (!priv->quiet) {
220                 DRM_DEBUG("Unable to read register 0x%02x from %s:%02x.\n",
221                           addr, i2cbus->adapter.name, i2cbus->slave_addr);
222         }
223         return false;
224 }
225  
226 /** Writes a 16-bit register on the ivch */
227 static bool ivch_write(struct intel_dvo_device *dvo, int addr, uint16_t data)
228 {
229         struct ivch_priv *priv = dvo->dev_priv;
230         struct intel_i2c_chan *i2cbus = dvo->i2c_bus;
231         u8 out_buf[3];
232         struct i2c_msg msg = {
233                 .addr = i2cbus->slave_addr,
234                 .flags = 0,
235                 .len = 3,
236                 .buf = out_buf,
237         };
238
239         out_buf[0] = addr;
240         out_buf[1] = data & 0xff;
241         out_buf[2] = data >> 8;
242
243         if (i2c_transfer(&i2cbus->adapter, &msg, 1) == 1)
244                 return true;
245
246         if (!priv->quiet) {
247                 DRM_DEBUG("Unable to write register 0x%02x to %s:%d.\n",
248                           addr, i2cbus->adapter.name, i2cbus->slave_addr);
249         }
250
251         return false;
252 }
253
254 /** Probes the given bus and slave address for an ivch */
255 static bool ivch_init(struct intel_dvo_device *dvo,
256                       struct intel_i2c_chan *i2cbus)
257 {
258         struct ivch_priv *priv;
259         uint16_t temp;
260
261         priv = kzalloc(sizeof(struct ivch_priv), GFP_KERNEL);
262         if (priv == NULL)
263                 return false;
264
265         dvo->i2c_bus = i2cbus;
266         dvo->i2c_bus->slave_addr = dvo->slave_addr;
267         dvo->dev_priv = priv;
268         priv->quiet = true;
269
270         if (!ivch_read(dvo, VR00, &temp))
271                 goto out;
272         priv->quiet = false;
273
274         /* Since the identification bits are probably zeroes, which doesn't seem
275          * very unique, check that the value in the base address field matches
276          * the address it's responding on.
277          */
278         if ((temp & VR00_BASE_ADDRESS_MASK) != dvo->slave_addr) {
279                 DRM_DEBUG("ivch detect failed due to address mismatch "
280                           "(%d vs %d)\n",
281                           (temp & VR00_BASE_ADDRESS_MASK), dvo->slave_addr);
282                 goto out;
283         }
284
285 #if 0
286         if (!xf86I2CDevInit(&priv->d)) {
287                 goto out;
288         }
289 #endif
290         ivch_read(dvo, VR20, &priv->width);
291         ivch_read(dvo, VR21, &priv->height);
292
293         return true;
294
295 out:
296         kfree(priv);
297         return false;
298 }
299
300 static enum drm_connector_status ivch_detect(struct intel_dvo_device *dvo)
301 {
302         return connector_status_connected;
303 }
304
305 static enum drm_mode_status ivch_mode_valid(struct intel_dvo_device *dvo,
306                                             struct drm_display_mode *mode)
307 {
308         if (mode->clock > 112000)
309                 return MODE_CLOCK_HIGH;
310
311         return MODE_OK;
312 }
313
314 /** Sets the power state of the panel connected to the ivch */
315 static void ivch_dpms(struct intel_dvo_device *dvo, int mode)
316 {
317         int i;
318         uint16_t vr01, vr30, backlight;
319
320         /* Set the new power state of the panel. */
321         if (!ivch_read(dvo, VR01, &vr01))
322                 return;
323
324         if (mode == DRM_MODE_DPMS_ON)
325                 backlight = 1;
326         else
327                 backlight = 0;
328         ivch_write(dvo, VR80, backlight);
329
330         if (mode == DRM_MODE_DPMS_ON)
331                 vr01 |= VR01_LCD_ENABLE | VR01_DVO_ENABLE;
332         else
333                 vr01 &= ~(VR01_LCD_ENABLE | VR01_DVO_ENABLE);
334
335         ivch_write(dvo, VR01, vr01);
336
337         /* Wait for the panel to make its state transition */
338         for (i = 0; i < 100; i++) {
339                 if (!ivch_read(dvo, VR30, &vr30))
340                         break;
341
342                 if (((vr30 & VR30_PANEL_ON) != 0) == (mode == DRM_MODE_DPMS_ON))
343                         break;
344                 udelay(1000);
345         }
346         /* wait some more; vch may fail to resync sometimes without this */
347         udelay(16 * 1000);
348 }
349
350 static void ivch_mode_set(struct intel_dvo_device *dvo,
351                           struct drm_display_mode *mode,
352                           struct drm_display_mode *adjusted_mode)
353 {
354         uint16_t vr40 = 0;
355         uint16_t vr01;
356
357         vr01 = 0;
358         vr40 = (VR40_STALL_ENABLE | VR40_VERTICAL_INTERP_ENABLE |
359                 VR40_HORIZONTAL_INTERP_ENABLE);
360
361         if (mode->hdisplay != adjusted_mode->hdisplay || 
362             mode->vdisplay != adjusted_mode->vdisplay) {
363                 uint16_t x_ratio, y_ratio;
364
365                 vr01 |= VR01_PANEL_FIT_ENABLE;
366                 vr40 |= VR40_CLOCK_GATING_ENABLE;
367                 x_ratio = (((mode->hdisplay - 1) << 16) /
368                            (adjusted_mode->hdisplay - 1)) >> 2;
369                 y_ratio = (((mode->vdisplay - 1) << 16) /
370                            (adjusted_mode->vdisplay - 1)) >> 2;
371                 ivch_write (dvo, VR42, x_ratio);
372                 ivch_write (dvo, VR41, y_ratio);
373         } else {
374                 vr01 &= ~VR01_PANEL_FIT_ENABLE;
375                 vr40 &= ~VR40_CLOCK_GATING_ENABLE;
376         }
377         vr40 &= ~VR40_AUTO_RATIO_ENABLE;
378
379         ivch_write(dvo, VR01, vr01);
380         ivch_write(dvo, VR40, vr40);
381
382         ivch_dump_regs(dvo);
383 }
384
385 static void ivch_dump_regs(struct intel_dvo_device *dvo)
386 {
387         uint16_t val;
388
389         ivch_read(dvo, VR00, &val);
390         DRM_DEBUG("VR00: 0x%04x\n", val);
391         ivch_read(dvo, VR01, &val);
392         DRM_DEBUG("VR01: 0x%04x\n", val);
393         ivch_read(dvo, VR30, &val);
394         DRM_DEBUG("VR30: 0x%04x\n", val);
395         ivch_read(dvo, VR40, &val);
396         DRM_DEBUG("VR40: 0x%04x\n", val);
397
398         /* GPIO registers */
399         ivch_read(dvo, VR80, &val);
400         DRM_DEBUG("VR80: 0x%04x\n", val);
401         ivch_read(dvo, VR81, &val);
402         DRM_DEBUG("VR81: 0x%04x\n", val);
403         ivch_read(dvo, VR82, &val);
404         DRM_DEBUG("VR82: 0x%04x\n", val);
405         ivch_read(dvo, VR83, &val);
406         DRM_DEBUG("VR83: 0x%04x\n", val);
407         ivch_read(dvo, VR84, &val);
408         DRM_DEBUG("VR84: 0x%04x\n", val);
409         ivch_read(dvo, VR85, &val);
410         DRM_DEBUG("VR85: 0x%04x\n", val);
411         ivch_read(dvo, VR86, &val);
412         DRM_DEBUG("VR86: 0x%04x\n", val);
413         ivch_read(dvo, VR87, &val);
414         DRM_DEBUG("VR87: 0x%04x\n", val);
415         ivch_read(dvo, VR88, &val);
416         DRM_DEBUG("VR88: 0x%04x\n", val);
417
418         /* Scratch register 0 - AIM Panel type */
419         ivch_read(dvo, VR8E, &val);
420         DRM_DEBUG("VR8E: 0x%04x\n", val);
421
422         /* Scratch register 1 - Status register */
423         ivch_read(dvo, VR8F, &val);
424         DRM_DEBUG("VR8F: 0x%04x\n", val);
425 }
426
427 static void ivch_save(struct intel_dvo_device *dvo)
428 {
429         struct ivch_priv *priv = dvo->dev_priv;
430
431         ivch_read(dvo, VR01, &priv->save_VR01);
432         ivch_read(dvo, VR40, &priv->save_VR40);
433 }
434
435 static void ivch_restore(struct intel_dvo_device *dvo)
436 {
437         struct ivch_priv *priv = dvo->dev_priv;
438
439         ivch_write(dvo, VR01, priv->save_VR01);
440         ivch_write(dvo, VR40, priv->save_VR40);
441 }
442
443 static void ivch_destroy(struct intel_dvo_device *dvo)
444 {
445         struct ivch_priv *priv = dvo->dev_priv;
446
447         if (priv) {
448                 kfree(priv);
449                 dvo->dev_priv = NULL;
450         }
451 }
452
453 struct intel_dvo_dev_ops ivch_ops= {
454         .init = ivch_init,
455         .dpms = ivch_dpms,
456         .save = ivch_save,
457         .restore = ivch_restore,
458         .mode_valid = ivch_mode_valid,
459         .mode_set = ivch_mode_set,
460         .detect = ivch_detect,
461         .dump_regs = ivch_dump_regs,
462         .destroy = ivch_destroy,
463 };