OSDN Git Service

gas/
[pf3gnuchains/pf3gnuchains3x.git] / opcodes / i386-opc.c
1 /* Intel 80386 opcode table
2    Copyright 2007
3    Free Software Foundation, Inc.
4
5    This file is part of GAS, the GNU Assembler, and GDB, the GNU Debugger.
6
7    This program is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 2 of the License, or
10    (at your option) any later version.
11
12    This program is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with this program; if not, write to the Free Software
19    Foundation, Inc., 51 Franklin Street - Fifth Floor, Boston, MA 02110-1301, USA.  */
20
21 #include "sysdep.h"
22 #include "libiberty.h"
23 #include "i386-opc.h"
24
25 const template i386_optab[] =
26 {
27
28 #define X None
29 #define NoSuf (No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_xSuf|No_qSuf)
30 #define b_Suf (No_wSuf|No_lSuf|No_sSuf|No_xSuf|No_qSuf)
31 #define w_Suf (No_bSuf|No_lSuf|No_sSuf|No_xSuf|No_qSuf)
32 #define l_Suf (No_bSuf|No_wSuf|No_sSuf|No_xSuf|No_qSuf)
33 #define q_Suf (No_bSuf|No_wSuf|No_sSuf|No_lSuf|No_xSuf)
34 #define x_Suf (No_bSuf|No_wSuf|No_sSuf|No_lSuf|No_qSuf)
35 #define bw_Suf (No_lSuf|No_sSuf|No_xSuf|No_qSuf)
36 #define bl_Suf (No_wSuf|No_sSuf|No_xSuf|No_qSuf)
37 #define wl_Suf (No_bSuf|No_sSuf|No_xSuf|No_qSuf)
38 #define wlq_Suf (No_bSuf|No_sSuf|No_xSuf)
39 #define lq_Suf (No_bSuf|No_wSuf|No_sSuf|No_xSuf)
40 #define wq_Suf (No_bSuf|No_lSuf|No_sSuf|No_xSuf)
41 #define sl_Suf (No_bSuf|No_wSuf|No_xSuf|No_qSuf)
42 #define bwl_Suf (No_sSuf|No_xSuf|No_qSuf)
43 #define bwlq_Suf (No_sSuf|No_xSuf)
44 #define FP (NoSuf)
45 #define l_FP (l_Suf)
46 #define q_FP (q_Suf|NoRex64)
47 #define x_FP (x_Suf|FloatMF)
48 #define sl_FP (sl_Suf|FloatMF)
49
50 /* Move instructions.  */
51 /* We put the 64bit displacement first and we only mark constants
52    larger than 32bit as Disp64.  */
53 { "mov",   2,   0xa0, X, Cpu64,  bwlq_Suf|D|W,                  { Disp64, Acc, 0 } },
54 { "mov",   2,   0xa0, X, CpuNo64,bwl_Suf|D|W,                   { Disp16|Disp32, Acc, 0 } },
55 { "mov",   2,   0x88, X, 0,      bwlq_Suf|D|W|Modrm,            { Reg, Reg|AnyMem, 0} },
56 /* In the 64bit mode the short form mov immediate is redefined to have
57    64bit value.  */
58 { "mov",   2,   0xb0, X, 0,      bwl_Suf|W|ShortForm,           { EncImm, Reg8|Reg16|Reg32, 0 } },
59 { "mov",   2,   0xc6, 0, 0,      bwlq_Suf|W|Modrm,              { EncImm, Reg|AnyMem, 0 } },
60 { "mov",   2,   0xb0, X, Cpu64,  q_Suf|W|ShortForm,             { Imm64, Reg64, 0 } },
61 /* The segment register moves accept WordReg so that a segment register
62    can be copied to a 32 bit register, and vice versa, without using a
63    size prefix.  When moving to a 32 bit register, the upper 16 bits
64    are set to an implementation defined value (on the Pentium Pro,
65    the implementation defined value is zero).  */
66 { "mov",   2,   0x8c, X, 0,      wl_Suf|Modrm,                  { SReg2, WordReg|InvMem, 0 } },
67 { "mov",   2,   0x8c, X, 0,      w_Suf|Modrm|IgnoreSize,        { SReg2, WordMem, 0 } },
68 { "mov",   2,   0x8c, X, Cpu386, wl_Suf|Modrm,                  { SReg3, WordReg|InvMem, 0 } },
69 { "mov",   2,   0x8c, X, Cpu386, w_Suf|Modrm|IgnoreSize,        { SReg3, WordMem, 0 } },
70 { "mov",   2,   0x8e, X, 0,      wl_Suf|Modrm|IgnoreSize,       { WordReg, SReg2, 0 } },
71 { "mov",   2,   0x8e, X, 0,      w_Suf|Modrm|IgnoreSize,        { WordMem, SReg2, 0 } },
72 { "mov",   2,   0x8e, X, Cpu386, wl_Suf|Modrm|IgnoreSize,       { WordReg, SReg3, 0 } },
73 { "mov",   2,   0x8e, X, Cpu386, w_Suf|Modrm|IgnoreSize,        { WordMem, SReg3, 0 } },
74 /* Move to/from control debug registers.  In the 16 or 32bit modes they are 32bit.  In the 64bit
75    mode they are 64bit.*/
76 { "mov",   2, 0x0f20, X, Cpu386|CpuNo64, l_Suf|D|Modrm|IgnoreSize,{ Control, Reg32|InvMem, 0} },
77 { "mov",   2, 0x0f20, X, Cpu64,  q_Suf|D|Modrm|IgnoreSize|NoRex64,{ Control, Reg64|InvMem, 0} },
78 { "mov",   2, 0x0f21, X, Cpu386|CpuNo64, l_Suf|D|Modrm|IgnoreSize,{ Debug, Reg32|InvMem, 0} },
79 { "mov",   2, 0x0f21, X, Cpu64,  q_Suf|D|Modrm|IgnoreSize|NoRex64,{ Debug, Reg64|InvMem, 0} },
80 { "mov",   2, 0x0f24, X, Cpu386|CpuNo64, l_Suf|D|Modrm|IgnoreSize,      { Test, Reg32|InvMem, 0} },
81 { "movabs",2,   0xa0, X, Cpu64, bwlq_Suf|D|W,                   { Disp64, Acc, 0 } },
82 { "movabs",2,   0xb0, X, Cpu64, q_Suf|W|ShortForm,              { Imm64, Reg64, 0 } },
83
84 /* Move with sign extend.  */
85 /* "movsbl" & "movsbw" must not be unified into "movsb" to avoid
86    conflict with the "movs" string move instruction.  */
87 {"movsbl", 2, 0x0fbe, X, Cpu386, NoSuf|Modrm,                   { Reg8|ByteMem, Reg32, 0} },
88 {"movsbw", 2, 0x0fbe, X, Cpu386, NoSuf|Modrm,                   { Reg8|ByteMem, Reg16, 0} },
89 {"movswl", 2, 0x0fbf, X, Cpu386, NoSuf|Modrm,                   { Reg16|ShortMem,Reg32, 0} },
90 {"movsbq", 2, 0x0fbe, X, Cpu64,  NoSuf|Modrm|Rex64,             { Reg8|ByteMem, Reg64, 0} },
91 {"movswq", 2, 0x0fbf, X, Cpu64,  NoSuf|Modrm|Rex64,             { Reg16|ShortMem,Reg64, 0} },
92 {"movslq", 2,   0x63, X, Cpu64,  NoSuf|Modrm|Rex64,             { Reg32|WordMem, Reg64, 0} },
93 /* Intel Syntax next 3 insns */
94 {"movsx",  2, 0x0fbe, X, Cpu386, b_Suf|Modrm,                   { Reg8|ByteMem, WordReg, 0} },
95 {"movsx",  2, 0x0fbf, X, Cpu386, w_Suf|Modrm,                   { Reg16|ShortMem, Reg32|Reg64, 0} },
96 {"movsx",  2,   0x63, X, Cpu64,  l_Suf|Modrm|Rex64,             { Reg32|WordMem, Reg64, 0} },
97
98 /* Move with zero extend.  We can't remove "movzb" since existing
99    assembly codes may use it.  */
100 {"movzb",  2, 0x0fb6, X, Cpu386, wl_Suf|Modrm,                  { Reg8|ByteMem, WordReg, 0} },
101 /* "movzbl" & "movzbw" should not be unified into "movzb" for
102    consistency with the sign extending moves above.  */
103 {"movzbl", 2, 0x0fb6, X, Cpu386, NoSuf|Modrm,                   { Reg8|ByteMem, Reg32, 0} },
104 {"movzbw", 2, 0x0fb6, X, Cpu386, NoSuf|Modrm,                   { Reg8|ByteMem, Reg16, 0} },
105 {"movzwl", 2, 0x0fb7, X, Cpu386, NoSuf|Modrm,                   { Reg16|ShortMem, Reg32, 0} },
106 /* These instructions are not particulary useful, since the zero extend
107    32->64 is implicit, but we can encode them.  */
108 {"movzbq", 2, 0x0fb6, X, Cpu64,  NoSuf|Modrm|Rex64,             { Reg8|ByteMem,   Reg64, 0} },
109 {"movzwq", 2, 0x0fb7, X, Cpu64,  NoSuf|Modrm|Rex64,             { Reg16|ShortMem, Reg64, 0} },
110 /* Intel Syntax next 2 insns (the 64-bit variants are not particulary useful,
111    since the zero extend 32->64 is implicit, but we can encode them).  */
112 {"movzx",  2, 0x0fb6, X, Cpu386, b_Suf|Modrm,                   { Reg8|ByteMem, WordReg, 0} },
113 {"movzx",  2, 0x0fb7, X, Cpu386, w_Suf|Modrm,                   { Reg16|ShortMem, Reg32|Reg64, 0} },
114
115 /* Push instructions.  */
116 {"push",   1,   0x50, X, CpuNo64, wl_Suf|ShortForm|DefaultSize, { WordReg, 0, 0 } },
117 {"push",   1,   0xff, 6, CpuNo64, wl_Suf|Modrm|DefaultSize,     { WordReg|WordMem, 0, 0 } },
118 {"push",   1,   0x6a, X, Cpu186|CpuNo64, wl_Suf|DefaultSize,    { Imm8S, 0, 0} },
119 {"push",   1,   0x68, X, Cpu186|CpuNo64, wl_Suf|DefaultSize,    { Imm16|Imm32, 0, 0} },
120 {"push",   1,   0x06, X, CpuNo64, wl_Suf|ShortForm|DefaultSize, { SReg2, 0, 0 } },
121 {"push",   1, 0x0fa0, X, Cpu386|CpuNo64, wl_Suf|ShortForm|DefaultSize, { SReg3, 0, 0 } },
122 /* In 64bit mode, the operand size is implicitly 64bit.  */
123 {"push",   1,   0x50, X, Cpu64, wq_Suf|ShortForm|DefaultSize|NoRex64, { Reg16|Reg64, 0, 0 } },
124 {"push",   1,   0xff, 6, Cpu64, wq_Suf|Modrm|DefaultSize|NoRex64, { Reg16|Reg64|WordMem, 0, 0 } },
125 {"push",   1,   0x6a, X, Cpu64, wq_Suf|DefaultSize|NoRex64, { Imm8S, 0, 0} },
126 {"push",   1,   0x68, X, Cpu64, wq_Suf|DefaultSize|NoRex64, { Imm32S|Imm16, 0, 0} },
127 {"push",   1, 0x0fa0, X, Cpu64, wq_Suf|ShortForm|DefaultSize|NoRex64, { SReg3, 0, 0 } },
128
129 {"pusha",  0,   0x60, X, Cpu186|CpuNo64, wl_Suf|DefaultSize,    { 0, 0, 0 } },
130
131 /* Pop instructions.  */
132 {"pop",    1,   0x58, X, CpuNo64,        wl_Suf|ShortForm|DefaultSize,  { WordReg, 0, 0 } },
133 {"pop",    1,   0x8f, 0, CpuNo64,        wl_Suf|Modrm|DefaultSize,      { WordReg|WordMem, 0, 0 } },
134 {"pop",    1,   0x07, X, CpuNo64,        wl_Suf|ShortForm|DefaultSize,  { SReg2, 0, 0 } },
135 {"pop",    1, 0x0fa1, X, Cpu386|CpuNo64, wl_Suf|ShortForm|DefaultSize,  { SReg3, 0, 0 } },
136 /* In 64bit mode, the operand size is implicitly 64bit.  */
137 {"pop",    1,   0x58, X, Cpu64,  wq_Suf|ShortForm|DefaultSize|NoRex64,  { Reg16|Reg64, 0, 0 } },
138 {"pop",    1,   0x8f, 0, Cpu64,  wq_Suf|Modrm|DefaultSize|NoRex64,      { Reg16|Reg64|WordMem, 0, 0 } },
139 {"pop",    1, 0x0fa1, X, Cpu64,  wq_Suf|ShortForm|DefaultSize|NoRex64,  { SReg3, 0, 0 } },
140
141 {"popa",   0,   0x61, X, Cpu186|CpuNo64, wl_Suf|DefaultSize,            { 0, 0, 0 } },
142
143 /* Exchange instructions.
144    xchg commutes:  we allow both operand orders.
145  
146    In the 64bit code, xchg rax, rax is reused for new nop instruction.  */
147 {"xchg",   2,   0x90, X, 0,     wlq_Suf|ShortForm,      { WordReg, Acc, 0 } },
148 {"xchg",   2,   0x90, X, 0,     wlq_Suf|ShortForm,      { Acc, WordReg, 0 } },
149 {"xchg",   2,   0x86, X, 0,     bwlq_Suf|W|Modrm,       { Reg, Reg|AnyMem, 0 } },
150 {"xchg",   2,   0x86, X, 0,     bwlq_Suf|W|Modrm,       { Reg|AnyMem, Reg, 0 } },
151
152 /* In/out from ports.  */
153 /* XXX should reject %rax */
154 {"in",     2,   0xe4, X, 0,      bwl_Suf|W,             { Imm8, Acc, 0 } },
155 {"in",     2,   0xec, X, 0,      bwl_Suf|W,             { InOutPortReg, Acc, 0 } },
156 {"in",     1,   0xe4, X, 0,      bwl_Suf|W,             { Imm8, 0, 0 } },
157 {"in",     1,   0xec, X, 0,      bwl_Suf|W,             { InOutPortReg, 0, 0 } },
158 {"out",    2,   0xe6, X, 0,      bwl_Suf|W,             { Acc, Imm8, 0 } },
159 {"out",    2,   0xee, X, 0,      bwl_Suf|W,             { Acc, InOutPortReg, 0 } },
160 {"out",    1,   0xe6, X, 0,      bwl_Suf|W,             { Imm8, 0, 0 } },
161 {"out",    1,   0xee, X, 0,      bwl_Suf|W,             { InOutPortReg, 0, 0 } },
162
163 /* Load effective address.  */
164 {"lea",    2, 0x8d,   X, 0,      wlq_Suf|Modrm,         { WordMem, WordReg, 0 } },
165
166 /* Load segment registers from memory.  */
167 {"lds",    2,   0xc5, X, CpuNo64, wl_Suf|Modrm, { WordMem, WordReg, 0} },
168 {"les",    2,   0xc4, X, CpuNo64, wl_Suf|Modrm, { WordMem, WordReg, 0} },
169 {"lfs",    2, 0x0fb4, X, Cpu386, wl_Suf|Modrm,          { WordMem, WordReg, 0} },
170 {"lgs",    2, 0x0fb5, X, Cpu386, wl_Suf|Modrm,          { WordMem, WordReg, 0} },
171 {"lss",    2, 0x0fb2, X, Cpu386, wl_Suf|Modrm,          { WordMem, WordReg, 0} },
172
173 /* Flags register instructions.  */
174 {"clc",    0,   0xf8, X, 0,      NoSuf,                 { 0, 0, 0} },
175 {"cld",    0,   0xfc, X, 0,      NoSuf,                 { 0, 0, 0} },
176 {"cli",    0,   0xfa, X, 0,      NoSuf,                 { 0, 0, 0} },
177 {"clts",   0, 0x0f06, X, Cpu286, NoSuf,                 { 0, 0, 0} },
178 {"cmc",    0,   0xf5, X, 0,      NoSuf,                 { 0, 0, 0} },
179 {"lahf",   0,   0x9f, X, 0,      NoSuf,                 { 0, 0, 0} },
180 {"sahf",   0,   0x9e, X, 0,      NoSuf,                 { 0, 0, 0} },
181 {"pushf",  0,   0x9c, X, CpuNo64,wl_Suf|DefaultSize,    { 0, 0, 0} },
182 {"pushf",  0,   0x9c, X, Cpu64,  wq_Suf|DefaultSize|NoRex64,{ 0, 0, 0} },
183 {"popf",   0,   0x9d, X, CpuNo64,wl_Suf|DefaultSize,    { 0, 0, 0} },
184 {"popf",   0,   0x9d, X, Cpu64,  wq_Suf|DefaultSize|NoRex64,{ 0, 0, 0} },
185 {"stc",    0,   0xf9, X, 0,      NoSuf,                 { 0, 0, 0} },
186 {"std",    0,   0xfd, X, 0,      NoSuf,                 { 0, 0, 0} },
187 {"sti",    0,   0xfb, X, 0,      NoSuf,                 { 0, 0, 0} },
188
189 /* Arithmetic.  */
190 {"add",    2,   0x00, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
191 {"add",    2,   0x83, 0, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
192 {"add",    2,   0x04, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
193 {"add",    2,   0x80, 0, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
194
195 {"inc",    1,   0x40, X, CpuNo64,wl_Suf|ShortForm,      { WordReg, 0, 0} },
196 {"inc",    1,   0xfe, 0, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
197
198 {"sub",    2,   0x28, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
199 {"sub",    2,   0x83, 5, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
200 {"sub",    2,   0x2c, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
201 {"sub",    2,   0x80, 5, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
202
203 {"dec",    1,   0x48, X, CpuNo64, wl_Suf|ShortForm,     { WordReg, 0, 0} },
204 {"dec",    1,   0xfe, 1, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
205
206 {"sbb",    2,   0x18, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
207 {"sbb",    2,   0x83, 3, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
208 {"sbb",    2,   0x1c, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
209 {"sbb",    2,   0x80, 3, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
210
211 {"cmp",    2,   0x38, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
212 {"cmp",    2,   0x83, 7, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
213 {"cmp",    2,   0x3c, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
214 {"cmp",    2,   0x80, 7, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
215
216 {"test",   2,   0x84, X, 0,      bwlq_Suf|W|Modrm,      { Reg, Reg|AnyMem, 0} },
217 {"test",   2,   0x84, X, 0,      bwlq_Suf|W|Modrm,      { AnyMem, Reg, 0} },
218 {"test",   2,   0xa8, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
219 {"test",   2,   0xf6, 0, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
220
221 {"and",    2,   0x20, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
222 {"and",    2,   0x83, 4, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
223 {"and",    2,   0x24, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
224 {"and",    2,   0x80, 4, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
225
226 {"or",     2,   0x08, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
227 {"or",     2,   0x83, 1, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
228 {"or",     2,   0x0c, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
229 {"or",     2,   0x80, 1, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
230
231 {"xor",    2,   0x30, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
232 {"xor",    2,   0x83, 6, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
233 {"xor",    2,   0x34, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
234 {"xor",    2,   0x80, 6, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
235
236 /* clr with 1 operand is really xor with 2 operands.  */
237 {"clr",    1,   0x30, X, 0,      bwlq_Suf|W|Modrm|regKludge,    { Reg, 0, 0 } },
238
239 {"adc",    2,   0x10, X, 0,      bwlq_Suf|D|W|Modrm,    { Reg, Reg|AnyMem, 0} },
240 {"adc",    2,   0x83, 2, 0,      wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, 0} },
241 {"adc",    2,   0x14, X, 0,      bwlq_Suf|W,            { EncImm, Acc, 0} },
242 {"adc",    2,   0x80, 2, 0,      bwlq_Suf|W|Modrm,      { EncImm, Reg|AnyMem, 0} },
243
244 {"neg",    1,   0xf6, 3, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
245 {"not",    1,   0xf6, 2, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
246
247 {"aaa",    0,   0x37, X, CpuNo64,        NoSuf,                 { 0, 0, 0} },
248 {"aas",    0,   0x3f, X, CpuNo64,       NoSuf,                  { 0, 0, 0} },
249 {"daa",    0,   0x27, X, CpuNo64,       NoSuf,                  { 0, 0, 0} },
250 {"das",    0,   0x2f, X, CpuNo64,       NoSuf,                  { 0, 0, 0} },
251 {"aad",    0, 0xd50a, X, CpuNo64,       NoSuf,                  { 0, 0, 0} },
252 {"aad",    1,   0xd5, X, CpuNo64,       NoSuf,                  { Imm8, 0, 0} },
253 {"aam",    0, 0xd40a, X, CpuNo64,       NoSuf,                  { 0, 0, 0} },
254 {"aam",    1,   0xd4, X, CpuNo64,       NoSuf,                  { Imm8, 0, 0} },
255
256 /* Conversion insns.  */
257 /* Intel naming */
258 {"cbw",    0,   0x98, X, 0,      NoSuf|Size16,          { 0, 0, 0} },
259 {"cdqe",   0,   0x98, X, Cpu64,  NoSuf|Size64,          { 0, 0, 0} },
260 {"cwde",   0,   0x98, X, 0,      NoSuf|Size32,          { 0, 0, 0} },
261 {"cwd",    0,   0x99, X, 0,      NoSuf|Size16,          { 0, 0, 0} },
262 {"cdq",    0,   0x99, X, 0,      NoSuf|Size32,          { 0, 0, 0} },
263 {"cqo",    0,   0x99, X, Cpu64,  NoSuf|Size64,          { 0, 0, 0} },
264 /* AT&T naming */
265 {"cbtw",   0,   0x98, X, 0,      NoSuf|Size16,          { 0, 0, 0} },
266 {"cltq",   0,   0x98, X, Cpu64,  NoSuf|Size64,          { 0, 0, 0} },
267 {"cwtl",   0,   0x98, X, 0,      NoSuf|Size32,          { 0, 0, 0} },
268 {"cwtd",   0,   0x99, X, 0,      NoSuf|Size16,          { 0, 0, 0} },
269 {"cltd",   0,   0x99, X, 0,      NoSuf|Size32,          { 0, 0, 0} },
270 {"cqto",   0,   0x99, X, Cpu64,  NoSuf|Size64,          { 0, 0, 0} },
271
272 /* Warning! the mul/imul (opcode 0xf6) must only have 1 operand!  They are
273    expanding 64-bit multiplies, and *cannot* be selected to accomplish
274    'imul %ebx, %eax' (opcode 0x0faf must be used in this case)
275    These multiplies can only be selected with single operand forms.  */
276 {"mul",    1,   0xf6, 4, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
277 {"imul",   1,   0xf6, 5, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
278 {"imul",   2, 0x0faf, X, Cpu386, wlq_Suf|Modrm,         { WordReg|WordMem, WordReg, 0} },
279 {"imul",   3,   0x6b, X, Cpu186, wlq_Suf|Modrm,         { Imm8S, WordReg|WordMem, WordReg} },
280 {"imul",   3,   0x69, X, Cpu186, wlq_Suf|Modrm,         { Imm16|Imm32S|Imm32, WordReg|WordMem, WordReg} },
281 /* imul with 2 operands mimics imul with 3 by putting the register in
282    both i.rm.reg & i.rm.regmem fields.  regKludge enables this
283    transformation.  */
284 {"imul",   2,   0x6b, X, Cpu186, wlq_Suf|Modrm|regKludge,{ Imm8S, WordReg, 0} },
285 {"imul",   2,   0x69, X, Cpu186, wlq_Suf|Modrm|regKludge,{ Imm16|Imm32S|Imm32, WordReg, 0} },
286
287 {"div",    1,   0xf6, 6, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
288 {"div",    2,   0xf6, 6, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, Acc, 0} },
289 {"idiv",   1,   0xf6, 7, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
290 {"idiv",   2,   0xf6, 7, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, Acc, 0} },
291
292 {"rol",    2,   0xd0, 0, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
293 {"rol",    2,   0xc0, 0, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
294 {"rol",    2,   0xd2, 0, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
295 {"rol",    1,   0xd0, 0, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
296
297 {"ror",    2,   0xd0, 1, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
298 {"ror",    2,   0xc0, 1, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
299 {"ror",    2,   0xd2, 1, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
300 {"ror",    1,   0xd0, 1, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
301
302 {"rcl",    2,   0xd0, 2, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
303 {"rcl",    2,   0xc0, 2, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
304 {"rcl",    2,   0xd2, 2, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
305 {"rcl",    1,   0xd0, 2, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
306
307 {"rcr",    2,   0xd0, 3, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
308 {"rcr",    2,   0xc0, 3, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
309 {"rcr",    2,   0xd2, 3, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
310 {"rcr",    1,   0xd0, 3, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
311
312 {"sal",    2,   0xd0, 4, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
313 {"sal",    2,   0xc0, 4, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
314 {"sal",    2,   0xd2, 4, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
315 {"sal",    1,   0xd0, 4, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
316
317 {"shl",    2,   0xd0, 4, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
318 {"shl",    2,   0xc0, 4, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
319 {"shl",    2,   0xd2, 4, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
320 {"shl",    1,   0xd0, 4, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
321
322 {"shr",    2,   0xd0, 5, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
323 {"shr",    2,   0xc0, 5, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
324 {"shr",    2,   0xd2, 5, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
325 {"shr",    1,   0xd0, 5, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
326
327 {"sar",    2,   0xd0, 7, 0,      bwlq_Suf|W|Modrm,      { Imm1, Reg|AnyMem, 0} },
328 {"sar",    2,   0xc0, 7, Cpu186, bwlq_Suf|W|Modrm,      { Imm8, Reg|AnyMem, 0} },
329 {"sar",    2,   0xd2, 7, 0,      bwlq_Suf|W|Modrm,      { ShiftCount, Reg|AnyMem, 0} },
330 {"sar",    1,   0xd0, 7, 0,      bwlq_Suf|W|Modrm,      { Reg|AnyMem, 0, 0} },
331
332 {"shld",   3, 0x0fa4, X, Cpu386, wlq_Suf|Modrm,         { Imm8, WordReg, WordReg|WordMem} },
333 {"shld",   3, 0x0fa5, X, Cpu386, wlq_Suf|Modrm,         { ShiftCount, WordReg, WordReg|WordMem} },
334 {"shld",   2, 0x0fa5, X, Cpu386, wlq_Suf|Modrm,         { WordReg, WordReg|WordMem, 0} },
335
336 {"shrd",   3, 0x0fac, X, Cpu386, wlq_Suf|Modrm,         { Imm8, WordReg, WordReg|WordMem} },
337 {"shrd",   3, 0x0fad, X, Cpu386, wlq_Suf|Modrm,         { ShiftCount, WordReg, WordReg|WordMem} },
338 {"shrd",   2, 0x0fad, X, Cpu386, wlq_Suf|Modrm,         { WordReg, WordReg|WordMem, 0} },
339
340 /* Control transfer instructions.  */
341 {"call",   1,   0xe8, X, CpuNo64, wl_Suf|JumpDword|DefaultSize, { Disp16|Disp32, 0, 0} },
342 {"call",   1,   0xe8, X, Cpu64,  wq_Suf|JumpDword|DefaultSize|NoRex64, { Disp16|Disp32, 0, 0} },
343 {"call",   1,   0xff, 2, CpuNo64, wl_Suf|Modrm|DefaultSize,     { WordReg|WordMem|JumpAbsolute, 0, 0} },
344 {"call",   1,   0xff, 2, Cpu64,  wq_Suf|Modrm|DefaultSize|NoRex64, { Reg16|Reg64|WordMem|LLongMem|JumpAbsolute, 0, 0} },
345 /* Intel Syntax */
346 {"call",   2,   0x9a, X, CpuNo64, wl_Suf|JumpInterSegment|DefaultSize, { Imm16, Imm16|Imm32, 0} },
347 /* Intel Syntax */
348 {"call",   1,   0xff, 3, 0,      x_Suf|Modrm|DefaultSize,       {WordMem|JumpAbsolute, 0, 0} },
349 {"lcall",  2,   0x9a, X, CpuNo64, wl_Suf|JumpInterSegment|DefaultSize, {Imm16, Imm16|Imm32, 0} },
350 {"lcall",  1,   0xff, 3, 0,      wl_Suf|Modrm|DefaultSize,      {WordMem|JumpAbsolute, 0, 0} },
351
352 {"jmp",    1,   0xeb, X, 0,      NoSuf|Jump,            { Disp,0, 0} },
353 {"jmp",    1,   0xff, 4, CpuNo64, wl_Suf|Modrm,         { WordReg|WordMem|JumpAbsolute, 0, 0} },
354 {"jmp",    1,   0xff, 4, Cpu64,  wq_Suf|Modrm|NoRex64,  { Reg16|Reg64|ShortMem|LLongMem|JumpAbsolute, 0, 0} },
355 /* Intel Syntax.  */
356 {"jmp",    2,   0xea, X, CpuNo64,wl_Suf|JumpInterSegment, { Imm16, Imm16|Imm32, 0} },
357 /* Intel Syntax.  */
358 {"jmp",    1,   0xff, 5, 0,      x_Suf|Modrm,           { WordMem|JumpAbsolute, 0, 0} },
359 {"ljmp",   2,   0xea, X, CpuNo64, wl_Suf|JumpInterSegment, { Imm16, Imm16|Imm32, 0} },
360 {"ljmp",   1,   0xff, 5, 0,      wl_Suf|Modrm,          { WordMem|JumpAbsolute, 0, 0} },
361
362 {"ret",    0,   0xc3, X, CpuNo64,wl_Suf|DefaultSize,    { 0, 0, 0} },
363 {"ret",    1,   0xc2, X, CpuNo64,wl_Suf|DefaultSize,    { Imm16, 0, 0} },
364 {"ret",    0,   0xc3, X, Cpu64,  wq_Suf|DefaultSize|NoRex64,{ 0, 0, 0} },
365 {"ret",    1,   0xc2, X, Cpu64,  wq_Suf|DefaultSize|NoRex64,{ Imm16, 0, 0} },
366 {"lret",   0,   0xcb, X, 0,      wlq_Suf|DefaultSize,   { 0, 0, 0} },
367 {"lret",   1,   0xca, X, 0,      wlq_Suf|DefaultSize,   { Imm16, 0, 0} },
368 {"enter",  2,   0xc8, X, Cpu186|CpuNo64, wl_Suf|DefaultSize,    { Imm16, Imm8, 0} },
369 {"enter",  2,   0xc8, X, Cpu64,  wq_Suf|DefaultSize|NoRex64,    { Imm16, Imm8, 0} },
370 {"leave",  0,   0xc9, X, Cpu186|CpuNo64, wl_Suf|DefaultSize,    { 0, 0, 0} },
371 {"leave",  0,   0xc9, X, Cpu64,  wq_Suf|DefaultSize|NoRex64,    { 0, 0, 0} },
372
373 /* Conditional jumps.  */
374 {"jo",     1,   0x70, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
375 {"jno",    1,   0x71, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
376 {"jb",     1,   0x72, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
377 {"jc",     1,   0x72, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
378 {"jnae",   1,   0x72, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
379 {"jnb",    1,   0x73, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
380 {"jnc",    1,   0x73, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
381 {"jae",    1,   0x73, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
382 {"je",     1,   0x74, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
383 {"jz",     1,   0x74, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
384 {"jne",    1,   0x75, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
385 {"jnz",    1,   0x75, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
386 {"jbe",    1,   0x76, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
387 {"jna",    1,   0x76, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
388 {"jnbe",   1,   0x77, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
389 {"ja",     1,   0x77, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
390 {"js",     1,   0x78, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
391 {"jns",    1,   0x79, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
392 {"jp",     1,   0x7a, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
393 {"jpe",    1,   0x7a, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
394 {"jnp",    1,   0x7b, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
395 {"jpo",    1,   0x7b, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
396 {"jl",     1,   0x7c, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
397 {"jnge",   1,   0x7c, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
398 {"jnl",    1,   0x7d, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
399 {"jge",    1,   0x7d, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
400 {"jle",    1,   0x7e, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
401 {"jng",    1,   0x7e, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
402 {"jnle",   1,   0x7f, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
403 {"jg",     1,   0x7f, X, 0,      NoSuf|Jump,            { Disp, 0, 0} },
404
405 /* jcxz vs. jecxz is chosen on the basis of the address size prefix.  */
406 {"jcxz",  1,    0xe3, X, CpuNo64,NoSuf|JumpByte|Size16, { Disp, 0, 0} },
407 {"jecxz",  1,   0xe3, X, CpuNo64,NoSuf|JumpByte|Size32, { Disp, 0, 0} },
408 {"jecxz",  1,   0x67e3, X, Cpu64,NoSuf|JumpByte|Size32, { Disp, 0, 0} },
409 {"jrcxz",  1,   0xe3, X, Cpu64,  NoSuf|JumpByte|Size64|NoRex64, { Disp, 0, 0} },
410
411 /* The loop instructions also use the address size prefix to select
412    %cx rather than %ecx for the loop count, so the `w' form of these
413    instructions emit an address size prefix rather than a data size
414    prefix.  */
415 {"loop",   1,   0xe2, X, CpuNo64,wl_Suf|JumpByte,{ Disp, 0, 0} },
416 {"loop",   1,   0xe2, X, Cpu64,  lq_Suf|JumpByte|NoRex64,{ Disp, 0, 0} },
417 {"loopz",  1,   0xe1, X, CpuNo64,wl_Suf|JumpByte,{ Disp, 0, 0} },
418 {"loopz",  1,   0xe1, X, Cpu64,  lq_Suf|JumpByte|NoRex64,{ Disp, 0, 0} },
419 {"loope",  1,   0xe1, X, CpuNo64,wl_Suf|JumpByte,{ Disp, 0, 0} },
420 {"loope",  1,   0xe1, X, Cpu64,  lq_Suf|JumpByte|NoRex64,{ Disp, 0, 0} },
421 {"loopnz", 1,   0xe0, X, CpuNo64,wl_Suf|JumpByte,{ Disp, 0, 0} },
422 {"loopnz", 1,   0xe0, X, Cpu64,  lq_Suf|JumpByte|NoRex64,{ Disp, 0, 0} },
423 {"loopne", 1,   0xe0, X, CpuNo64,wl_Suf|JumpByte,{ Disp, 0, 0} },
424 {"loopne", 1,   0xe0, X, Cpu64,  lq_Suf|JumpByte|NoRex64,{ Disp, 0, 0} },
425
426 /* Set byte on flag instructions.  */
427 {"seto",   1, 0x0f90, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
428 {"setno",  1, 0x0f91, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
429 {"setb",   1, 0x0f92, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
430 {"setc",   1, 0x0f92, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
431 {"setnae", 1, 0x0f92, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
432 {"setnb",  1, 0x0f93, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
433 {"setnc",  1, 0x0f93, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
434 {"setae",  1, 0x0f93, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
435 {"sete",   1, 0x0f94, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
436 {"setz",   1, 0x0f94, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
437 {"setne",  1, 0x0f95, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
438 {"setnz",  1, 0x0f95, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
439 {"setbe",  1, 0x0f96, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
440 {"setna",  1, 0x0f96, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
441 {"setnbe", 1, 0x0f97, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
442 {"seta",   1, 0x0f97, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
443 {"sets",   1, 0x0f98, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
444 {"setns",  1, 0x0f99, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
445 {"setp",   1, 0x0f9a, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
446 {"setpe",  1, 0x0f9a, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
447 {"setnp",  1, 0x0f9b, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
448 {"setpo",  1, 0x0f9b, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
449 {"setl",   1, 0x0f9c, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
450 {"setnge", 1, 0x0f9c, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
451 {"setnl",  1, 0x0f9d, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
452 {"setge",  1, 0x0f9d, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
453 {"setle",  1, 0x0f9e, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
454 {"setng",  1, 0x0f9e, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
455 {"setnle", 1, 0x0f9f, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
456 {"setg",   1, 0x0f9f, 0, Cpu386, b_Suf|Modrm,           { Reg8|ByteMem, 0, 0} },
457
458 /* String manipulation.  */
459 {"cmps",   0,   0xa6, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
460 {"cmps",   2,   0xa6, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, AnyMem, 0} },
461 {"scmp",   0,   0xa6, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
462 {"scmp",   2,   0xa6, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, AnyMem, 0} },
463 {"ins",    0,   0x6c, X, Cpu186, bwl_Suf|W|IsString,    { 0, 0, 0} },
464 {"ins",    2,   0x6c, X, Cpu186, bwl_Suf|W|IsString,    { InOutPortReg, AnyMem|EsSeg, 0} },
465 {"outs",   0,   0x6e, X, Cpu186, bwl_Suf|W|IsString,    { 0, 0, 0} },
466 {"outs",   2,   0x6e, X, Cpu186, bwl_Suf|W|IsString,    { AnyMem, InOutPortReg, 0} },
467 {"lods",   0,   0xac, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
468 {"lods",   1,   0xac, X, 0,      bwlq_Suf|W|IsString,   { AnyMem, 0, 0} },
469 {"lods",   2,   0xac, X, 0,      bwlq_Suf|W|IsString,   { AnyMem, Acc, 0} },
470 {"slod",   0,   0xac, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
471 {"slod",   1,   0xac, X, 0,      bwlq_Suf|W|IsString,   { AnyMem, 0, 0} },
472 {"slod",   2,   0xac, X, 0,      bwlq_Suf|W|IsString,   { AnyMem, Acc, 0} },
473 {"movs",   0,   0xa4, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
474 {"movs",   2,   0xa4, X, 0,      bwlq_Suf|W|IsString,   { AnyMem, AnyMem|EsSeg, 0} },
475 {"smov",   0,   0xa4, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
476 {"smov",   2,   0xa4, X, 0,      bwlq_Suf|W|IsString,   { AnyMem, AnyMem|EsSeg, 0} },
477 {"scas",   0,   0xae, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
478 {"scas",   1,   0xae, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, 0, 0} },
479 {"scas",   2,   0xae, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, Acc, 0} },
480 {"ssca",   0,   0xae, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
481 {"ssca",   1,   0xae, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, 0, 0} },
482 {"ssca",   2,   0xae, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, Acc, 0} },
483 {"stos",   0,   0xaa, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
484 {"stos",   1,   0xaa, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, 0, 0} },
485 {"stos",   2,   0xaa, X, 0,      bwlq_Suf|W|IsString,   { Acc, AnyMem|EsSeg, 0} },
486 {"ssto",   0,   0xaa, X, 0,      bwlq_Suf|W|IsString,   { 0, 0, 0} },
487 {"ssto",   1,   0xaa, X, 0,      bwlq_Suf|W|IsString,   { AnyMem|EsSeg, 0, 0} },
488 {"ssto",   2,   0xaa, X, 0,      bwlq_Suf|W|IsString,   { Acc, AnyMem|EsSeg, 0} },
489 {"xlat",   0,   0xd7, X, 0,      b_Suf|IsString,        { 0, 0, 0} },
490 {"xlat",   1,   0xd7, X, 0,      b_Suf|IsString,        { AnyMem, 0, 0} },
491
492 /* Bit manipulation.  */
493 {"bsf",    2, 0x0fbc, X, Cpu386, wlq_Suf|Modrm,         { WordReg|WordMem, WordReg, 0} },
494 {"bsr",    2, 0x0fbd, X, Cpu386, wlq_Suf|Modrm,         { WordReg|WordMem, WordReg, 0} },
495 {"bt",     2, 0x0fa3, X, Cpu386, wlq_Suf|Modrm,         { WordReg, WordReg|WordMem, 0} },
496 {"bt",     2, 0x0fba, 4, Cpu386, wlq_Suf|Modrm,         { Imm8, WordReg|WordMem, 0} },
497 {"btc",    2, 0x0fbb, X, Cpu386, wlq_Suf|Modrm,         { WordReg, WordReg|WordMem, 0} },
498 {"btc",    2, 0x0fba, 7, Cpu386, wlq_Suf|Modrm,         { Imm8, WordReg|WordMem, 0} },
499 {"btr",    2, 0x0fb3, X, Cpu386, wlq_Suf|Modrm,         { WordReg, WordReg|WordMem, 0} },
500 {"btr",    2, 0x0fba, 6, Cpu386, wlq_Suf|Modrm,         { Imm8, WordReg|WordMem, 0} },
501 {"bts",    2, 0x0fab, X, Cpu386, wlq_Suf|Modrm,         { WordReg, WordReg|WordMem, 0} },
502 {"bts",    2, 0x0fba, 5, Cpu386, wlq_Suf|Modrm,         { Imm8, WordReg|WordMem, 0} },
503
504 /* Interrupts & op. sys insns.  */
505 /* See gas/config/tc-i386.c for conversion of 'int $3' into the special
506    int 3 insn.  */
507 {"int",    1,   0xcd, X, 0,      NoSuf,                 { Imm8, 0, 0} },
508 {"int3",   0,   0xcc, X, 0,      NoSuf,                 { 0, 0, 0} },
509 {"into",   0,   0xce, X, CpuNo64,        NoSuf,                 { 0, 0, 0} },
510 {"iret",   0,   0xcf, X, 0,      wlq_Suf|DefaultSize,   { 0, 0, 0} },
511 /* i386sl, i486sl, later 486, and Pentium.  */
512 {"rsm",    0, 0x0faa, X, Cpu386, NoSuf,                 { 0, 0, 0} },
513
514 {"bound",  2,   0x62, X, Cpu186|CpuNo64, wl_Suf|Modrm,          { WordReg, WordMem, 0} },
515
516 {"hlt",    0,   0xf4, X, 0,      NoSuf,                 { 0, 0, 0} },
517
518 {"nop",    1, 0x0f1f, 0, Cpu686, wlq_Suf|Modrm,         { WordReg|WordMem, 0, 0} },
519
520 /* nop is actually "xchg %ax,%ax" in 16bit mode, "xchg %eax,%eax" in
521    32bit mode and "xchg %rax,%rax" in 64bit mode.  */
522 {"nop",    0,   0x90, X, 0,      NoSuf,                 { 0, 0, 0} },
523
524 /* Protection control.  */
525 {"arpl",   2,   0x63, X, Cpu286|CpuNo64, w_Suf|Modrm|IgnoreSize,{ Reg16, Reg16|ShortMem, 0} },
526 {"lar",    2, 0x0f02, X, Cpu286, wlq_Suf|Modrm,         { WordReg|WordMem, WordReg, 0} },
527 {"lgdt",   1, 0x0f01, 2, Cpu286|CpuNo64, wl_Suf|Modrm,          { WordMem, 0, 0} },
528 {"lgdt",   1, 0x0f01, 2, Cpu64, q_Suf|Modrm|NoRex64,            { LLongMem, 0, 0} },
529 {"lidt",   1, 0x0f01, 3, Cpu286|CpuNo64, wl_Suf|Modrm,          { WordMem, 0, 0} },
530 {"lidt",   1, 0x0f01, 3, Cpu64, q_Suf|Modrm|NoRex64,            { LLongMem, 0, 0} },
531 {"lldt",   1, 0x0f00, 2, Cpu286, w_Suf|Modrm|IgnoreSize,{ Reg16|ShortMem, 0, 0} },
532 {"lmsw",   1, 0x0f01, 6, Cpu286, w_Suf|Modrm|IgnoreSize,{ Reg16|ShortMem, 0, 0} },
533 {"lsl",    2, 0x0f03, X, Cpu286, wlq_Suf|Modrm,         { WordReg|WordMem, WordReg, 0} },
534 {"ltr",    1, 0x0f00, 3, Cpu286, w_Suf|Modrm|IgnoreSize,{ Reg16|ShortMem, 0, 0} },
535
536 {"sgdt",   1, 0x0f01, 0, Cpu286|CpuNo64, wl_Suf|Modrm,          { WordMem, 0, 0} },
537 {"sgdt",   1, 0x0f01, 0, Cpu64, q_Suf|Modrm|NoRex64,            { LLongMem, 0, 0} },
538 {"sidt",   1, 0x0f01, 1, Cpu286|CpuNo64, wl_Suf|Modrm,          { WordMem, 0, 0} },
539 {"sidt",   1, 0x0f01, 1, Cpu64, q_Suf|Modrm|NoRex64,            { LLongMem, 0, 0} },
540 {"sldt",   1, 0x0f00, 0, Cpu286, wlq_Suf|Modrm,         { WordReg|InvMem, 0, 0} },
541 {"sldt",   1, 0x0f00, 0, Cpu286, w_Suf|Modrm|IgnoreSize,{ ShortMem, 0, 0} },
542 {"smsw",   1, 0x0f01, 4, Cpu286, wlq_Suf|Modrm,         { WordReg|InvMem, 0, 0} },
543 {"smsw",   1, 0x0f01, 4, Cpu286, w_Suf|Modrm|IgnoreSize,{ ShortMem, 0, 0} },
544 {"str",    1, 0x0f00, 1, Cpu286, wlq_Suf|Modrm,         { WordReg|InvMem, 0, 0} },
545 {"str",    1, 0x0f00, 1, Cpu286, w_Suf|Modrm|IgnoreSize,{ ShortMem, 0, 0} },
546
547 {"verr",   1, 0x0f00, 4, Cpu286, w_Suf|Modrm|IgnoreSize,{ Reg16|ShortMem, 0, 0} },
548 {"verw",   1, 0x0f00, 5, Cpu286, w_Suf|Modrm|IgnoreSize,{ Reg16|ShortMem, 0, 0} },
549
550 /* Floating point instructions.  */
551
552 /* load */
553 {"fld",    1, 0xd9c0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
554 {"fld",    1,   0xd9, 0, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
555 {"fld",    1, 0xd9c0, X, 0,      l_FP|ShortForm|IgnoreSize|Ugh, { FloatReg, 0, 0} },
556 /* Intel Syntax */
557 {"fld",    1,   0xdb, 5, 0,      x_FP|Modrm,            { LLongMem, 0, 0} },
558 {"fild",   1,   0xdf, 0, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
559 {"fild",   1,   0xdf, 5, 0,      q_FP|Modrm,            { LLongMem, 0, 0} },
560 {"fildll", 1,   0xdf, 5, 0,      FP|Modrm,              { LLongMem, 0, 0} },
561 {"fldt",   1,   0xdb, 5, 0,      FP|Modrm,              { LLongMem, 0, 0} },
562 {"fbld",   1,   0xdf, 4, 0,      x_Suf|Modrm,           { LLongMem, 0, 0} },
563
564 /* store (no pop) */
565 {"fst",    1, 0xddd0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
566 {"fst",    1,   0xd9, 2, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
567 {"fst",    1, 0xddd0, X, 0,      l_FP|ShortForm|IgnoreSize|Ugh, { FloatReg, 0, 0} },
568 {"fist",   1,   0xdf, 2, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
569
570 /* store (with pop) */
571 {"fstp",   1, 0xddd8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
572 {"fstp",   1,   0xd9, 3, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
573 {"fstp",   1, 0xddd8, X, 0,      l_FP|ShortForm|IgnoreSize|Ugh, { FloatReg, 0, 0} },
574 /* Intel Syntax */
575 {"fstp",   1,   0xdb, 7, 0,      x_FP|Modrm,            { LLongMem, 0, 0} },
576 {"fistp",  1,   0xdf, 3, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
577 {"fistp",  1,   0xdf, 7, 0,      q_FP|Modrm,            { LLongMem, 0, 0} },
578 {"fistpll",1,   0xdf, 7, 0,      FP|Modrm,              { LLongMem, 0, 0} },
579 {"fstpt",  1,   0xdb, 7, 0,      FP|Modrm,              { LLongMem, 0, 0} },
580 {"fbstp",  1,   0xdf, 6, 0,      x_Suf|Modrm,           { LLongMem, 0, 0} },
581
582 /* exchange %st<n> with %st0 */
583 {"fxch",   1, 0xd9c8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
584 /* alias for fxch %st(1) */
585 {"fxch",   0, 0xd9c9, X, 0,      FP,                    { 0, 0, 0} },
586
587 /* comparison (without pop) */
588 {"fcom",   1, 0xd8d0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
589 /* alias for fcom %st(1) */
590 {"fcom",   0, 0xd8d1, X, 0,      FP,                    { 0, 0, 0} },
591 {"fcom",   1,   0xd8, 2, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
592 {"fcom",   1, 0xd8d0, X, 0,      l_FP|ShortForm|IgnoreSize|Ugh, { FloatReg, 0, 0} },
593 {"ficom",  1,   0xde, 2, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
594
595 /* comparison (with pop) */
596 {"fcomp",  1, 0xd8d8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
597 /* alias for fcomp %st(1) */
598 {"fcomp",  0, 0xd8d9, X, 0,      FP,                    { 0, 0, 0} },
599 {"fcomp",  1,   0xd8, 3, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
600 {"fcomp",  1, 0xd8d8, X, 0,      l_FP|ShortForm|IgnoreSize|Ugh, { FloatReg, 0, 0} },
601 {"ficomp", 1,   0xde, 3, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
602 {"fcompp", 0, 0xded9, X, 0,      FP,                    { 0, 0, 0} },
603
604 /* unordered comparison (with pop) */
605 {"fucom",  1, 0xdde0, X, Cpu286, FP|ShortForm,          { FloatReg, 0, 0} },
606 /* alias for fucom %st(1) */
607 {"fucom",  0, 0xdde1, X, Cpu286, FP,                    { 0, 0, 0} },
608 {"fucomp", 1, 0xdde8, X, Cpu286, FP|ShortForm,          { FloatReg, 0, 0} },
609 /* alias for fucomp %st(1) */
610 {"fucomp", 0, 0xdde9, X, Cpu286, FP,                    { 0, 0, 0} },
611 {"fucompp",0, 0xdae9, X, Cpu286, FP,                    { 0, 0, 0} },
612
613 {"ftst",   0, 0xd9e4, X, 0,      FP,                    { 0, 0, 0} },
614 {"fxam",   0, 0xd9e5, X, 0,      FP,                    { 0, 0, 0} },
615
616 /* load constants into %st0 */
617 {"fld1",   0, 0xd9e8, X, 0,      FP,                    { 0, 0, 0} },
618 {"fldl2t", 0, 0xd9e9, X, 0,      FP,                    { 0, 0, 0} },
619 {"fldl2e", 0, 0xd9ea, X, 0,      FP,                    { 0, 0, 0} },
620 {"fldpi",  0, 0xd9eb, X, 0,      FP,                    { 0, 0, 0} },
621 {"fldlg2", 0, 0xd9ec, X, 0,      FP,                    { 0, 0, 0} },
622 {"fldln2", 0, 0xd9ed, X, 0,      FP,                    { 0, 0, 0} },
623 {"fldz",   0, 0xd9ee, X, 0,      FP,                    { 0, 0, 0} },
624
625 /* Arithmetic.  */
626
627 /* add */
628 {"fadd",   2, 0xd8c0, X, 0,      FP|ShortForm|FloatD,   { FloatReg, FloatAcc, 0} },
629 /* alias for fadd %st(i), %st */
630 {"fadd",   1, 0xd8c0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
631 #if SYSV386_COMPAT
632 /* alias for faddp */
633 {"fadd",   0, 0xdec1, X, 0,      FP|Ugh,                { 0, 0, 0} },
634 #endif
635 {"fadd",   1,   0xd8, 0, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
636 {"fiadd",  1,   0xde, 0, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
637
638 {"faddp",  2, 0xdec0, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
639 {"faddp",  1, 0xdec0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
640 /* alias for faddp %st, %st(1) */
641 {"faddp",  0, 0xdec1, X, 0,      FP,                    { 0, 0, 0} },
642 {"faddp",  2, 0xdec0, X, 0,      FP|ShortForm|Ugh,      { FloatReg, FloatAcc, 0} },
643
644 /* subtract */
645 {"fsub",   1, 0xd8e0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
646 #if SYSV386_COMPAT
647 {"fsub",   2, 0xd8e0, X, 0,      FP|ShortForm|FloatD,   { FloatReg, FloatAcc, 0} },
648 /* alias for fsubp */
649 {"fsub",   0, 0xdee1, X, 0,      FP|Ugh,                { 0, 0, 0} },
650 #else
651 {"fsub",   2, 0xd8e0, X, 0,      FP|ShortForm|FloatD|FloatR, { FloatReg, FloatAcc, 0} },
652 #endif
653 {"fsub",   1,   0xd8, 4, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
654 {"fisub",  1,   0xde, 4, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
655
656 #if SYSV386_COMPAT
657 {"fsubp",  2, 0xdee0, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
658 {"fsubp",  1, 0xdee0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
659 {"fsubp",  0, 0xdee1, X, 0,      FP,                    { 0, 0, 0} },
660 #if OLDGCC_COMPAT
661 {"fsubp",  2, 0xdee0, X, 0,      FP|ShortForm|Ugh,      { FloatReg, FloatAcc, 0} },
662 #endif
663 #else
664 {"fsubp",  2, 0xdee8, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
665 {"fsubp",  1, 0xdee8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
666 {"fsubp",  0, 0xdee9, X, 0,      FP,                    { 0, 0, 0} },
667 #endif
668
669 /* subtract reverse */
670 {"fsubr",  1, 0xd8e8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
671 #if SYSV386_COMPAT
672 {"fsubr",  2, 0xd8e8, X, 0,      FP|ShortForm|FloatD,   { FloatReg, FloatAcc, 0} },
673 /* alias for fsubrp */
674 {"fsubr",  0, 0xdee9, X, 0,      FP|Ugh,                { 0, 0, 0} },
675 #else
676 {"fsubr",  2, 0xd8e8, X, 0,      FP|ShortForm|FloatD|FloatR, { FloatReg, FloatAcc, 0} },
677 #endif
678 {"fsubr",  1,   0xd8, 5, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
679 {"fisubr", 1,   0xde, 5, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
680
681 #if SYSV386_COMPAT
682 {"fsubrp", 2, 0xdee8, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
683 {"fsubrp", 1, 0xdee8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
684 {"fsubrp", 0, 0xdee9, X, 0,      FP,                    { 0, 0, 0} },
685 #if OLDGCC_COMPAT
686 {"fsubrp", 2, 0xdee8, X, 0,      FP|ShortForm|Ugh,      { FloatReg, FloatAcc, 0} },
687 #endif
688 #else
689 {"fsubrp", 2, 0xdee0, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
690 {"fsubrp", 1, 0xdee0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
691 {"fsubrp", 0, 0xdee1, X, 0,      FP,                    { 0, 0, 0} },
692 #endif
693
694 /* multiply */
695 {"fmul",   2, 0xd8c8, X, 0,      FP|ShortForm|FloatD,   { FloatReg, FloatAcc, 0} },
696 {"fmul",   1, 0xd8c8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
697 #if SYSV386_COMPAT
698 /* alias for fmulp */
699 {"fmul",   0, 0xdec9, X, 0,      FP|Ugh,                { 0, 0, 0} },
700 #endif
701 {"fmul",   1,   0xd8, 1, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
702 {"fimul",  1,   0xde, 1, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
703
704 {"fmulp",  2, 0xdec8, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
705 {"fmulp",  1, 0xdec8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
706 {"fmulp",  0, 0xdec9, X, 0,      FP,                    { 0, 0, 0} },
707 {"fmulp",  2, 0xdec8, X, 0,      FP|ShortForm|Ugh,      { FloatReg, FloatAcc, 0} },
708
709 /* divide */
710 {"fdiv",   1, 0xd8f0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
711 #if SYSV386_COMPAT
712 {"fdiv",   2, 0xd8f0, X, 0,      FP|ShortForm|FloatD,   { FloatReg, FloatAcc, 0} },
713 /* alias for fdivp */
714 {"fdiv",   0, 0xdef1, X, 0,      FP|Ugh,                { 0, 0, 0} },
715 #else
716 {"fdiv",   2, 0xd8f0, X, 0,      FP|ShortForm|FloatD|FloatR, { FloatReg, FloatAcc, 0} },
717 #endif
718 {"fdiv",   1,   0xd8, 6, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
719 {"fidiv",  1,   0xde, 6, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
720
721 #if SYSV386_COMPAT
722 {"fdivp",  2, 0xdef0, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
723 {"fdivp",  1, 0xdef0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
724 {"fdivp",  0, 0xdef1, X, 0,      FP,                    { 0, 0, 0} },
725 #if OLDGCC_COMPAT
726 {"fdivp",  2, 0xdef0, X, 0,      FP|ShortForm|Ugh,      { FloatReg, FloatAcc, 0} },
727 #endif
728 #else
729 {"fdivp",  2, 0xdef8, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
730 {"fdivp",  1, 0xdef8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
731 {"fdivp",  0, 0xdef9, X, 0,      FP,                    { 0, 0, 0} },
732 #endif
733
734 /* divide reverse */
735 {"fdivr",  1, 0xd8f8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
736 #if SYSV386_COMPAT
737 {"fdivr",  2, 0xd8f8, X, 0,      FP|ShortForm|FloatD,   { FloatReg, FloatAcc, 0} },
738 /* alias for fdivrp */
739 {"fdivr",  0, 0xdef9, X, 0,      FP|Ugh,                { 0, 0, 0} },
740 #else
741 {"fdivr",  2, 0xd8f8, X, 0,      FP|ShortForm|FloatD|FloatR, { FloatReg, FloatAcc, 0} },
742 #endif
743 {"fdivr",  1,   0xd8, 7, 0,      sl_FP|Modrm,           { LongMem|LLongMem, 0, 0} },
744 {"fidivr", 1,   0xde, 7, 0,      sl_FP|Modrm,           { ShortMem|LongMem, 0, 0} },
745
746 #if SYSV386_COMPAT
747 {"fdivrp", 2, 0xdef8, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
748 {"fdivrp", 1, 0xdef8, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
749 {"fdivrp", 0, 0xdef9, X, 0,      FP,                    { 0, 0, 0} },
750 #if OLDGCC_COMPAT
751 {"fdivrp", 2, 0xdef8, X, 0,      FP|ShortForm|Ugh,      { FloatReg, FloatAcc, 0} },
752 #endif
753 #else
754 {"fdivrp", 2, 0xdef0, X, 0,      FP|ShortForm,          { FloatAcc, FloatReg, 0} },
755 {"fdivrp", 1, 0xdef0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
756 {"fdivrp", 0, 0xdef1, X, 0,      FP,                    { 0, 0, 0} },
757 #endif
758
759 {"f2xm1",  0, 0xd9f0, X, 0,      FP,                    { 0, 0, 0} },
760 {"fyl2x",  0, 0xd9f1, X, 0,      FP,                    { 0, 0, 0} },
761 {"fptan",  0, 0xd9f2, X, 0,      FP,                    { 0, 0, 0} },
762 {"fpatan", 0, 0xd9f3, X, 0,      FP,                    { 0, 0, 0} },
763 {"fxtract",0, 0xd9f4, X, 0,      FP,                    { 0, 0, 0} },
764 {"fprem1", 0, 0xd9f5, X, Cpu286, FP,                    { 0, 0, 0} },
765 {"fdecstp",0, 0xd9f6, X, 0,      FP,                    { 0, 0, 0} },
766 {"fincstp",0, 0xd9f7, X, 0,      FP,                    { 0, 0, 0} },
767 {"fprem",  0, 0xd9f8, X, 0,      FP,                    { 0, 0, 0} },
768 {"fyl2xp1",0, 0xd9f9, X, 0,      FP,                    { 0, 0, 0} },
769 {"fsqrt",  0, 0xd9fa, X, 0,      FP,                    { 0, 0, 0} },
770 {"fsincos",0, 0xd9fb, X, Cpu286, FP,                    { 0, 0, 0} },
771 {"frndint",0, 0xd9fc, X, 0,      FP,                    { 0, 0, 0} },
772 {"fscale", 0, 0xd9fd, X, 0,      FP,                    { 0, 0, 0} },
773 {"fsin",   0, 0xd9fe, X, Cpu286, FP,                    { 0, 0, 0} },
774 {"fcos",   0, 0xd9ff, X, Cpu286, FP,                    { 0, 0, 0} },
775 {"fchs",   0, 0xd9e0, X, 0,      FP,                    { 0, 0, 0} },
776 {"fabs",   0, 0xd9e1, X, 0,      FP,                    { 0, 0, 0} },
777
778 /* processor control */
779 {"fninit", 0, 0xdbe3, X, 0,      FP,                    { 0, 0, 0} },
780 {"finit",  0, 0xdbe3, X, 0,      FP|FWait,              { 0, 0, 0} },
781 {"fldcw",  1,   0xd9, 5, 0,      w_Suf|FloatMF|Modrm,   { ShortMem, 0, 0} },
782 {"fnstcw", 1,   0xd9, 7, 0,      w_Suf|FloatMF|Modrm,   { ShortMem, 0, 0} },
783 {"fstcw",  1,   0xd9, 7, 0,      w_Suf|FloatMF|FWait|Modrm, { ShortMem, 0, 0} },
784 /* XXX should reject %al, %eax, and %rax */
785 {"fnstsw", 1, 0xdfe0, X, 0,      FP|IgnoreSize,         { Acc, 0, 0} },
786 {"fnstsw", 1,   0xdd, 7, 0,      w_Suf|FloatMF|Modrm,   { ShortMem, 0, 0} },
787 {"fnstsw", 0, 0xdfe0, X, 0,      FP,                    { 0, 0, 0} },
788 /* XXX should reject %al, %eax, and %rax */
789 {"fstsw",  1, 0xdfe0, X, 0,      FP|FWait|IgnoreSize,   { Acc, 0, 0} },
790 {"fstsw",  1,   0xdd, 7, 0,      w_Suf|FloatMF|FWait|Modrm, { ShortMem, 0, 0} },
791 {"fstsw",  0, 0xdfe0, X, 0,      FP|FWait,              { 0, 0, 0} },
792 {"fnclex", 0, 0xdbe2, X, 0,      FP,                    { 0, 0, 0} },
793 {"fclex",  0, 0xdbe2, X, 0,      FP|FWait,              { 0, 0, 0} },
794 /* Short forms of fldenv, fstenv use data size prefix.  */
795 {"fnstenv",1,   0xd9, 6, 0,      sl_Suf|Modrm|DefaultSize,              { LLongMem, 0, 0} },
796 {"fstenv", 1,   0xd9, 6, 0,      sl_Suf|FWait|Modrm|DefaultSize,        { LLongMem, 0, 0} },
797 {"fldenv", 1,   0xd9, 4, 0,      sl_Suf|Modrm|DefaultSize,              { LLongMem, 0, 0} },
798 {"fnsave", 1,   0xdd, 6, 0,      sl_Suf|Modrm|DefaultSize,              { LLongMem, 0, 0} },
799 {"fsave",  1,   0xdd, 6, 0,      sl_Suf|FWait|Modrm|DefaultSize,        { LLongMem, 0, 0} },
800 {"frstor", 1,   0xdd, 4, 0,      sl_Suf|Modrm|DefaultSize,              { LLongMem, 0, 0} },
801
802 {"ffree",  1, 0xddc0, X, 0,      FP|ShortForm,          { FloatReg, 0, 0} },
803 /* P6:free st(i), pop st */
804 {"ffreep", 1, 0xdfc0, X, Cpu686, FP|ShortForm,          { FloatReg, 0, 0} },
805 {"fnop",   0, 0xd9d0, X, 0,      FP,                    { 0, 0, 0} },
806 {"fwait",  0,   0x9b, X, 0,      FP,                    { 0, 0, 0} },
807
808 /* Opcode prefixes; we allow them as separate insns too.  */
809
810 {"addr16", 0,   0x67, X, Cpu386|CpuNo64, NoSuf|IsPrefix|Size16|IgnoreSize,      { 0, 0, 0} },
811 {"addr32", 0,   0x67, X, Cpu386,NoSuf|IsPrefix|Size32|IgnoreSize,       { 0, 0, 0} },
812 {"aword",  0,   0x67, X, Cpu386|CpuNo64,NoSuf|IsPrefix|Size16|IgnoreSize,       { 0, 0, 0} },
813 {"adword", 0,   0x67, X, Cpu386,NoSuf|IsPrefix|Size32|IgnoreSize,       { 0, 0, 0} },
814 {"data16", 0,   0x66, X, Cpu386,NoSuf|IsPrefix|Size16|IgnoreSize,       { 0, 0, 0} },
815 {"data32", 0,   0x66, X, Cpu386|CpuNo64,NoSuf|IsPrefix|Size32|IgnoreSize,       { 0, 0, 0} },
816 {"word",   0,   0x66, X, Cpu386,NoSuf|IsPrefix|Size16|IgnoreSize,       { 0, 0, 0} },
817 {"dword",  0,   0x66, X, Cpu386|CpuNo64,NoSuf|IsPrefix|Size32|IgnoreSize,       { 0, 0, 0} },
818 {"lock",   0,   0xf0, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
819 {"wait",   0,   0x9b, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
820 {"cs",     0,   0x2e, X, 0,     NoSuf|IsPrefix, { 0, 0, 0} },
821 {"ds",     0,   0x3e, X, 0,     NoSuf|IsPrefix, { 0, 0, 0} },
822 {"es",     0,   0x26, X, CpuNo64,       NoSuf|IsPrefix, { 0, 0, 0} },
823 {"fs",     0,   0x64, X, Cpu386, NoSuf|IsPrefix,        { 0, 0, 0} },
824 {"gs",     0,   0x65, X, Cpu386, NoSuf|IsPrefix,        { 0, 0, 0} },
825 {"ss",     0,   0x36, X, CpuNo64,       NoSuf|IsPrefix, { 0, 0, 0} },
826 {"rep",    0,   0xf3, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
827 {"repe",   0,   0xf3, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
828 {"repz",   0,   0xf3, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
829 {"repne",  0,   0xf2, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
830 {"repnz",  0,   0xf2, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
831 {"ht",     0,   0x3e, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
832 {"hnt",    0,   0x2e, X, 0,      NoSuf|IsPrefix,        { 0, 0, 0} },
833 {"rex",    0,   0x40, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
834 {"rexz",   0,   0x41, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
835 {"rexy",   0,   0x42, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
836 {"rexyz",  0,   0x43, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
837 {"rexx",   0,   0x44, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
838 {"rexxz",  0,   0x45, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
839 {"rexxy",  0,   0x46, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
840 {"rexxyz", 0,   0x47, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
841 {"rex64",  0,   0x48, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
842 {"rex64z", 0,   0x49, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
843 {"rex64y", 0,   0x4a, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
844 {"rex64yz",0,   0x4b, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
845 {"rex64x", 0,   0x4c, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
846 {"rex64xz",0,   0x4d, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
847 {"rex64xy",0,   0x4e, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
848 {"rex64xyz",0,  0x4f, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
849 {"rex.b",  0,   0x41, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
850 {"rex.x",  0,   0x42, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
851 {"rex.xb", 0,   0x43, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
852 {"rex.r",  0,   0x44, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
853 {"rex.rb", 0,   0x45, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
854 {"rex.rx", 0,   0x46, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
855 {"rex.rxb",0,   0x47, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
856 {"rex.w",  0,   0x48, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
857 {"rex.wb", 0,   0x49, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
858 {"rex.wx", 0,   0x4a, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
859 {"rex.wxb",0,   0x4b, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
860 {"rex.wr", 0,   0x4c, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
861 {"rex.wrb",0,   0x4d, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
862 {"rex.wrx",0,   0x4e, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
863 {"rex.wrxb",0,  0x4f, X, Cpu64,  NoSuf|IsPrefix,        { 0, 0, 0} },
864
865 /* 486 extensions.  */
866
867 {"bswap",   1, 0x0fc8, X, Cpu486, lq_Suf|ShortForm,     { Reg32|Reg64, 0, 0 } },
868 {"xadd",    2, 0x0fc0, X, Cpu486, bwlq_Suf|W|Modrm,     { Reg, Reg|AnyMem, 0 } },
869 {"cmpxchg", 2, 0x0fb0, X, Cpu486, bwlq_Suf|W|Modrm,     { Reg, Reg|AnyMem, 0 } },
870 {"invd",    0, 0x0f08, X, Cpu486, NoSuf,                { 0, 0, 0} },
871 {"wbinvd",  0, 0x0f09, X, Cpu486, NoSuf,                { 0, 0, 0} },
872 {"invlpg",  1, 0x0f01, 7, Cpu486, NoSuf|Modrm|IgnoreSize, { AnyMem, 0, 0} },
873
874 /* 586 and late 486 extensions.  */
875 {"cpuid",   0, 0x0fa2, X, Cpu486, NoSuf,                { 0, 0, 0} },
876
877 /* Pentium extensions.  */
878 {"wrmsr",   0, 0x0f30, X, Cpu586, NoSuf,                { 0, 0, 0} },
879 {"rdtsc",   0, 0x0f31, X, Cpu586, NoSuf,                { 0, 0, 0} },
880 {"rdmsr",   0, 0x0f32, X, Cpu586, NoSuf,                { 0, 0, 0} },
881 {"cmpxchg8b",1,0x0fc7, 1, Cpu586, q_Suf|Modrm,          { LLongMem, 0, 0} },
882
883 /* Pentium II/Pentium Pro extensions.  */
884 {"sysenter",0, 0x0f34, X, Cpu686, NoSuf,                { 0, 0, 0} },
885 {"sysexit", 0, 0x0f35, X, Cpu686, NoSuf,                { 0, 0, 0} },
886 {"fxsave",  1, 0x0fae, 0, Cpu686, q_Suf|Modrm,          { LLongMem, 0, 0} },
887 {"fxrstor", 1, 0x0fae, 1, Cpu686, q_Suf|Modrm,          { LLongMem, 0, 0} },
888 {"rdpmc",   0, 0x0f33, X, Cpu686, NoSuf,                { 0, 0, 0} },
889 /* official undefined instr. */
890 {"ud2",     0, 0x0f0b, X, Cpu686, NoSuf,                { 0, 0, 0} },
891 /* alias for ud2 */
892 {"ud2a",    0, 0x0f0b, X, Cpu686, NoSuf,                { 0, 0, 0} },
893 /* 2nd. official undefined instr. */
894 {"ud2b",    0, 0x0fb9, X, Cpu686, NoSuf,                { 0, 0, 0} },
895
896 {"cmovo",   2, 0x0f40, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
897 {"cmovno",  2, 0x0f41, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
898 {"cmovb",   2, 0x0f42, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
899 {"cmovc",   2, 0x0f42, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
900 {"cmovnae", 2, 0x0f42, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
901 {"cmovae",  2, 0x0f43, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
902 {"cmovnc",  2, 0x0f43, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
903 {"cmovnb",  2, 0x0f43, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
904 {"cmove",   2, 0x0f44, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
905 {"cmovz",   2, 0x0f44, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
906 {"cmovne",  2, 0x0f45, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
907 {"cmovnz",  2, 0x0f45, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
908 {"cmovbe",  2, 0x0f46, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
909 {"cmovna",  2, 0x0f46, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
910 {"cmova",   2, 0x0f47, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
911 {"cmovnbe", 2, 0x0f47, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
912 {"cmovs",   2, 0x0f48, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
913 {"cmovns",  2, 0x0f49, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
914 {"cmovp",   2, 0x0f4a, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
915 {"cmovnp",  2, 0x0f4b, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
916 {"cmovl",   2, 0x0f4c, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
917 {"cmovnge", 2, 0x0f4c, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
918 {"cmovge",  2, 0x0f4d, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
919 {"cmovnl",  2, 0x0f4d, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
920 {"cmovle",  2, 0x0f4e, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
921 {"cmovng",  2, 0x0f4e, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
922 {"cmovg",   2, 0x0f4f, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
923 {"cmovnle", 2, 0x0f4f, X, Cpu686, wlq_Suf|Modrm,        { WordReg|WordMem, WordReg, 0} },
924
925 {"fcmovb",  2, 0xdac0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
926 {"fcmovnae",2, 0xdac0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
927 {"fcmove",  2, 0xdac8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
928 {"fcmovbe", 2, 0xdad0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
929 {"fcmovna", 2, 0xdad0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
930 {"fcmovu",  2, 0xdad8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
931 {"fcmovae", 2, 0xdbc0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
932 {"fcmovnb", 2, 0xdbc0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
933 {"fcmovne", 2, 0xdbc8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
934 {"fcmova",  2, 0xdbd0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
935 {"fcmovnbe",2, 0xdbd0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
936 {"fcmovnu", 2, 0xdbd8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
937
938 {"fcomi",   2, 0xdbf0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
939 {"fcomi",   0, 0xdbf1, X, Cpu686, FP|ShortForm,         { 0, 0, 0} },
940 {"fcomi",   1, 0xdbf0, X, Cpu686, FP|ShortForm,         { FloatReg, 0, 0} },
941 {"fucomi",  2, 0xdbe8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
942 {"fucomi",  0, 0xdbe9, X, Cpu686, FP|ShortForm,         { 0, 0, 0} },
943 {"fucomi",  1, 0xdbe8, X, Cpu686, FP|ShortForm,         { FloatReg, 0, 0} },
944 {"fcomip",  2, 0xdff0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
945 {"fcompi",  2, 0xdff0, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
946 {"fcompi",  0, 0xdff1, X, Cpu686, FP|ShortForm,         { 0, 0, 0} },
947 {"fcompi",  1, 0xdff0, X, Cpu686, FP|ShortForm,         { FloatReg, 0, 0} },
948 {"fucomip", 2, 0xdfe8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
949 {"fucompi", 2, 0xdfe8, X, Cpu686, FP|ShortForm,         { FloatReg, FloatAcc, 0} },
950 {"fucompi", 0, 0xdfe9, X, Cpu686, FP|ShortForm,         { 0, 0, 0} },
951 {"fucompi", 1, 0xdfe8, X, Cpu686, FP|ShortForm,         { FloatReg, 0, 0} },
952
953 /* Pentium4 extensions.  */
954
955 {"movnti",   2, 0x0fc3,    X, CpuP4, wlq_Suf|Modrm,             { WordReg, WordMem, 0 } },
956 {"clflush",  1, 0x0fae,    7, CpuP4, NoSuf|Modrm|IgnoreSize,    { ByteMem, 0, 0 } },
957 {"lfence",   0, 0x0fae, 0xe8, CpuP4, NoSuf|ImmExt,              { 0, 0, 0 } },
958 {"mfence",   0, 0x0fae, 0xf0, CpuP4, NoSuf|ImmExt,              { 0, 0, 0 } },
959 {"pause",    0, 0xf390,    X, CpuP4, NoSuf,             { 0, 0, 0 } },
960
961 /* MMX/SSE2 instructions.  */
962
963 {"emms",     0, 0x0f77, X, CpuMMX, NoSuf,                       { 0, 0, 0 } },
964 /* These really shouldn't allow for Reg64 (movq is the right mnemonic for
965    copying between Reg64/Mem64 and RegXMM/RegMMX, as is mandated by Intel's
966    spec). AMD's spec, having been in existence for much longer, failed to
967    recognize that and specified movd for 32- and 64-bit operations.  */
968 {"movd",     2, 0x0f6e, X, CpuMMX, NoSuf|IgnoreSize|Modrm, { Reg32|Reg64|LongMem, RegMMX, 0 } },
969 {"movd",     2, 0x0f7e, X, CpuMMX, NoSuf|IgnoreSize|Modrm, { RegMMX, Reg32|Reg64|LongMem, 0 } },
970 {"movd",     2, 0x660f6e,X,CpuSSE2,NoSuf|IgnoreSize|Modrm, { Reg32|Reg64|LongMem, RegXMM, 0 } },
971 {"movd",     2, 0x660f7e,X,CpuSSE2,NoSuf|IgnoreSize|Modrm, { RegXMM, Reg32|Reg64|LongMem, 0 } },
972 /* In the 64bit mode the short form mov immediate is redefined to have
973    64bit displacement value.  */
974 {"movq",     2, 0x0f6f, X, CpuMMX, NoSuf|IgnoreSize|Modrm|NoRex64, { RegMMX|LLongMem, RegMMX, 0 } },
975 {"movq",     2, 0x0f7f, X, CpuMMX, NoSuf|IgnoreSize|Modrm|NoRex64, { RegMMX, RegMMX|LLongMem, 0 } },
976 {"movq",     2, 0xf30f7e,X,CpuSSE2,NoSuf|IgnoreSize|Modrm|NoRex64, { RegXMM|LLongMem, RegXMM, 0 } },
977 {"movq",     2, 0x660fd6,X,CpuSSE2,NoSuf|IgnoreSize|Modrm|NoRex64, { RegXMM, RegXMM|LLongMem, 0 } },
978 {"movq",     2, 0x0f6e, X, Cpu64,       NoSuf|IgnoreSize|Modrm, { Reg64|LLongMem, RegMMX, 0 } },
979 {"movq",     2, 0x0f7e, X, Cpu64,       NoSuf|IgnoreSize|Modrm, { RegMMX, Reg64|LLongMem, 0 } },
980 {"movq",     2, 0x660f6e,X,Cpu64,       NoSuf|IgnoreSize|Modrm, { Reg64|LLongMem, RegXMM, 0 } },
981 {"movq",     2, 0x660f7e,X,Cpu64,       NoSuf|IgnoreSize|Modrm, { RegXMM, Reg64|LLongMem, 0 } },
982 /* We put the 64bit displacement first and we only mark constants
983    larger than 32bit as Disp64.  */
984 {"movq",   2,   0xa0, X, Cpu64,  NoSuf|D|W|Size64, { Disp64, Acc, 0 } },
985 {"movq",   2,   0x88, X, Cpu64,  NoSuf|D|W|Modrm|Size64,{ Reg64, Reg64|AnyMem, 0 } },
986 {"movq",   2,   0xc6, 0, Cpu64,  NoSuf|W|Modrm|Size64,  { Imm32S, Reg64|WordMem, 0 } },
987 {"movq",   2,   0xb0, X, Cpu64,  NoSuf|W|ShortForm|Size64,{ Imm64, Reg64, 0 } },
988 /* The segment register moves accept Reg64 so that a segment register
989    can be copied to a 64 bit register, and vice versa.  */
990 {"movq",   2,   0x8c, X, Cpu64,  NoSuf|Modrm|Size64,    { SReg2|SReg3, Reg64|InvMem, 0 } },
991 {"movq",   2,   0x8e, X, Cpu64,  NoSuf|Modrm|Size64,    { Reg64, SReg2|SReg3, 0 } },
992 /* Move to/from control debug registers.  In the 16 or 32bit modes they are 32bit.  In the 64bit
993    mode they are 64bit.*/
994 {"movq",   2, 0x0f20, X, Cpu64,  NoSuf|D|Modrm|IgnoreSize|NoRex64|Size64,{ Control, Reg64|InvMem, 0} },
995 {"movq",   2, 0x0f21, X, Cpu64,  NoSuf|D|Modrm|IgnoreSize|NoRex64|Size64,{ Debug, Reg64|InvMem, 0} },
996 /* Real MMX instructions.  */
997 {"packssdw", 2, 0x0f6b, X, CpuMMX, NoSuf|IgnoreSize|Modrm, { RegMMX|LongMem, RegMMX, 0 } },
998 {"packssdw", 2, 0x660f6b,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
999 {"packsswb", 2, 0x0f63, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1000 {"packsswb", 2, 0x660f63,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1001 {"packuswb", 2, 0x0f67, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1002 {"packuswb", 2, 0x660f67,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1003 {"paddb",    2, 0x0ffc, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1004 {"paddb",    2, 0x660ffc,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1005 {"paddw",    2, 0x0ffd, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1006 {"paddw",    2, 0x660ffd,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1007 {"paddd",    2, 0x0ffe, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1008 {"paddd",    2, 0x660ffe,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1009 {"paddq",    2, 0x0fd4, X, CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegMMX|LLongMem, RegMMX, 0 } },
1010 {"paddq",    2, 0x660fd4,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1011 {"paddsb",   2, 0x0fec, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1012 {"paddsb",   2, 0x660fec,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1013 {"paddsw",   2, 0x0fed, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1014 {"paddsw",   2, 0x660fed,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1015 {"paddusb",  2, 0x0fdc, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1016 {"paddusb",  2, 0x660fdc,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1017 {"paddusw",  2, 0x0fdd, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1018 {"paddusw",  2, 0x660fdd,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1019 {"pand",     2, 0x0fdb, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1020 {"pand",     2, 0x660fdb,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1021 {"pandn",    2, 0x0fdf, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1022 {"pandn",    2, 0x660fdf,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1023 {"pcmpeqb",  2, 0x0f74, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1024 {"pcmpeqb",  2, 0x660f74,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1025 {"pcmpeqw",  2, 0x0f75, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1026 {"pcmpeqw",  2, 0x660f75,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1027 {"pcmpeqd",  2, 0x0f76, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1028 {"pcmpeqd",  2, 0x660f76,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1029 {"pcmpgtb",  2, 0x0f64, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1030 {"pcmpgtb",  2, 0x660f64,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1031 {"pcmpgtw",  2, 0x0f65, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1032 {"pcmpgtw",  2, 0x660f65,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1033 {"pcmpgtd",  2, 0x0f66, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1034 {"pcmpgtd",  2, 0x660f66,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1035 {"pmaddwd",  2, 0x0ff5, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1036 {"pmaddwd",  2, 0x660ff5,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1037 {"pmulhw",   2, 0x0fe5, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1038 {"pmulhw",   2, 0x660fe5,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1039 {"pmullw",   2, 0x0fd5, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1040 {"pmullw",   2, 0x660fd5,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1041 {"por",      2, 0x0feb, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1042 {"por",      2, 0x660feb,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1043 {"psllw",    2, 0x0ff1, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1044 {"psllw",    2, 0x660ff1,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1045 {"psllw",    2, 0x0f71, 6, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1046 {"psllw",    2, 0x660f71,6,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1047 {"pslld",    2, 0x0ff2, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1048 {"pslld",    2, 0x660ff2,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1049 {"pslld",    2, 0x0f72, 6, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1050 {"pslld",    2, 0x660f72,6,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1051 {"psllq",    2, 0x0ff3, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1052 {"psllq",    2, 0x660ff3,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1053 {"psllq",    2, 0x0f73, 6, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1054 {"psllq",    2, 0x660f73,6,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1055 {"psraw",    2, 0x0fe1, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1056 {"psraw",    2, 0x660fe1,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1057 {"psraw",    2, 0x0f71, 4, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1058 {"psraw",    2, 0x660f71,4,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1059 {"psrad",    2, 0x0fe2, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1060 {"psrad",    2, 0x660fe2,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1061 {"psrad",    2, 0x0f72, 4, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1062 {"psrad",    2, 0x660f72,4,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1063 {"psrlw",    2, 0x0fd1, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1064 {"psrlw",    2, 0x660fd1,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1065 {"psrlw",    2, 0x0f71, 2, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1066 {"psrlw",    2, 0x660f71,2,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1067 {"psrld",    2, 0x0fd2, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1068 {"psrld",    2, 0x660fd2,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1069 {"psrld",    2, 0x0f72, 2, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1070 {"psrld",    2, 0x660f72,2,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1071 {"psrlq",    2, 0x0fd3, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1072 {"psrlq",    2, 0x660fd3,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1073 {"psrlq",    2, 0x0f73, 2, CpuMMX, NoSuf|IgnoreSize|Modrm,              { Imm8, RegMMX, 0 } },
1074 {"psrlq",    2, 0x660f73,2,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { Imm8, RegXMM, 0 } },
1075 {"psubb",    2, 0x0ff8, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1076 {"psubb",    2, 0x660ff8,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1077 {"psubw",    2, 0x0ff9, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1078 {"psubw",    2, 0x660ff9,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1079 {"psubd",    2, 0x0ffa, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1080 {"psubd",    2, 0x660ffa,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1081 {"psubq",    2, 0x0ffb, X, CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegMMX|LLongMem, RegMMX, 0 } },
1082 {"psubq",    2, 0x660ffb,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1083 {"psubsb",   2, 0x0fe8, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1084 {"psubsb",   2, 0x660fe8,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1085 {"psubsw",   2, 0x0fe9, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1086 {"psubsw",   2, 0x660fe9,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1087 {"psubusb",  2, 0x0fd8, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1088 {"psubusb",  2, 0x660fd8,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1089 {"psubusw",  2, 0x0fd9, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1090 {"psubusw",  2, 0x660fd9,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1091 {"punpckhbw",2, 0x0f68, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1092 {"punpckhbw",2, 0x660f68,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1093 {"punpckhwd",2, 0x0f69, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1094 {"punpckhwd",2, 0x660f69,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1095 {"punpckhdq",2, 0x0f6a, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1096 {"punpckhdq",2, 0x660f6a,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1097 {"punpcklbw",2, 0x0f60, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1098 {"punpcklbw",2, 0x660f60,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1099 {"punpcklwd",2, 0x0f61, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1100 {"punpcklwd",2, 0x660f61,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1101 {"punpckldq",2, 0x0f62, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1102 {"punpckldq",2, 0x660f62,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1103 {"pxor",     2, 0x0fef, X, CpuMMX, NoSuf|IgnoreSize|Modrm,              { RegMMX|LongMem, RegMMX, 0 } },
1104 {"pxor",     2, 0x660fef,X,CpuSSE2,NoSuf|IgnoreSize|Modrm,              { RegXMM|LLongMem, RegXMM, 0 } },
1105
1106 /* PIII Katmai New Instructions / SIMD instructions.  */
1107
1108 {"addps",     2, 0x0f58,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1109 {"addss",     2, 0xf30f58,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1110 {"andnps",    2, 0x0f55,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1111 {"andps",     2, 0x0f54,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1112 {"cmpeqps",   2, 0x0fc2,    0, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1113 {"cmpeqss",   2, 0xf30fc2,  0, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1114 {"cmpleps",   2, 0x0fc2,    2, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1115 {"cmpless",   2, 0xf30fc2,  2, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1116 {"cmpltps",   2, 0x0fc2,    1, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1117 {"cmpltss",   2, 0xf30fc2,  1, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1118 {"cmpneqps",  2, 0x0fc2,    4, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1119 {"cmpneqss",  2, 0xf30fc2,  4, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1120 {"cmpnleps",  2, 0x0fc2,    6, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1121 {"cmpnless",  2, 0xf30fc2,  6, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1122 {"cmpnltps",  2, 0x0fc2,    5, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1123 {"cmpnltss",  2, 0xf30fc2,  5, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1124 {"cmpordps",  2, 0x0fc2,    7, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1125 {"cmpordss",  2, 0xf30fc2,  7, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1126 {"cmpunordps",2, 0x0fc2,    3, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|LLongMem, RegXMM, 0 } },
1127 {"cmpunordss",2, 0xf30fc2,  3, CpuSSE, NoSuf|IgnoreSize|Modrm|ImmExt,   { RegXMM|WordMem, RegXMM, 0 } },
1128 {"cmpps",     3, 0x0fc2,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { Imm8, RegXMM|LLongMem, RegXMM } },
1129 {"cmpss",     3, 0xf30fc2,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { Imm8, RegXMM|WordMem, RegXMM } },
1130 {"comiss",    2, 0x0f2f,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1131 {"cvtpi2ps",  2, 0x0f2a,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegXMM, 0 } },
1132 {"cvtps2pi",  2, 0x0f2d,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegMMX, 0 } },
1133 {"cvtsi2ss",  2, 0xf30f2a,  X, CpuSSE, lq_Suf|IgnoreSize|Modrm,{ Reg32|Reg64|WordMem|LLongMem, RegXMM, 0 } },
1134 {"cvtss2si",  2, 0xf30f2d,  X, CpuSSE, lq_Suf|IgnoreSize|Modrm,{ RegXMM|WordMem, Reg32|Reg64, 0 } },
1135 {"cvttps2pi", 2, 0x0f2c,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegMMX, 0 } },
1136 {"cvttss2si", 2, 0xf30f2c,  X, CpuSSE, lq_Suf|IgnoreSize|Modrm, { RegXMM|WordMem, Reg32|Reg64, 0 } },
1137 {"divps",     2, 0x0f5e,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1138 {"divss",     2, 0xf30f5e,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1139 {"ldmxcsr",   1, 0x0fae,    2, CpuSSE, NoSuf|IgnoreSize|Modrm,  { WordMem, 0, 0 } },
1140 {"maskmovq",  2, 0x0ff7,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX, RegMMX, 0 } },
1141 {"maxps",     2, 0x0f5f,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1142 {"maxss",     2, 0xf30f5f,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1143 {"minps",     2, 0x0f5d,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1144 {"minss",     2, 0xf30f5d,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1145 {"movaps",    2, 0x0f28,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1146 {"movaps",    2, 0x0f29,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, RegXMM|LLongMem, 0 } },
1147 {"movhlps",   2, 0x0f12,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, RegXMM, 0 } },
1148 {"movhps",    2, 0x0f16,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { LLongMem, RegXMM, 0 } },
1149 {"movhps",    2, 0x0f17,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, LLongMem, 0 } },
1150 {"movlhps",   2, 0x0f16,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, RegXMM, 0 } },
1151 {"movlps",    2, 0x0f12,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { LLongMem, RegXMM, 0 } },
1152 {"movlps",    2, 0x0f13,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, LLongMem, 0 } },
1153 {"movmskps",  2, 0x0f50,    X, CpuSSE, lq_Suf|IgnoreSize|Modrm, { RegXMM, Reg32|Reg64, 0 } },
1154 {"movntps",   2, 0x0f2b,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, LLongMem, 0 } },
1155 {"movntq",    2, 0x0fe7,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX, LLongMem, 0 } },
1156 {"movntdq",   2, 0x660fe7,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM, LLongMem, 0 } },
1157 {"movss",     2, 0xf30f10,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1158 {"movss",     2, 0xf30f11,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, RegXMM|WordMem, 0 } },
1159 {"movups",    2, 0x0f10,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1160 {"movups",    2, 0x0f11,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM, RegXMM|LLongMem, 0 } },
1161 {"mulps",     2, 0x0f59,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1162 {"mulss",     2, 0xf30f59,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1163 {"orps",      2, 0x0f56,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1164 {"pavgb",     2, 0x0fe0,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1165 {"pavgb",     2, 0x660fe0,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1166 {"pavgw",     2, 0x0fe3,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1167 {"pavgw",     2, 0x660fe3,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1168 {"pextrw",    3, 0x0fc5,    X, CpuMMX2,lq_Suf|IgnoreSize|Modrm, { Imm8, RegMMX, Reg32|Reg64 } },
1169 {"pextrw",    3, 0x660fc5,  X, CpuSSE2,lq_Suf|IgnoreSize|Modrm, { Imm8, RegXMM, Reg32|Reg64 } },
1170 {"pinsrw",    3, 0x0fc4,    X, CpuMMX2,lq_Suf|IgnoreSize|Modrm, { Imm8, Reg32|Reg64|ShortMem, RegMMX } },
1171 {"pinsrw",    3, 0x660fc4,  X, CpuSSE2,lq_Suf|IgnoreSize|Modrm, { Imm8, Reg32|Reg64|ShortMem, RegXMM } },
1172 {"pmaxsw",    2, 0x0fee,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1173 {"pmaxsw",    2, 0x660fee,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1174 {"pmaxub",    2, 0x0fde,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1175 {"pmaxub",    2, 0x660fde,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1176 {"pminsw",    2, 0x0fea,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1177 {"pminsw",    2, 0x660fea,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1178 {"pminub",    2, 0x0fda,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1179 {"pminub",    2, 0x660fda,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1180 {"pmovmskb",  2, 0x0fd7,    X, CpuMMX2,lq_Suf|IgnoreSize|Modrm, { RegMMX, Reg32|Reg64, 0 } },
1181 {"pmovmskb",  2, 0x660fd7,  X, CpuSSE2,lq_Suf|IgnoreSize|Modrm, { RegXMM, Reg32|Reg64, 0 } },
1182 {"pmulhuw",   2, 0x0fe4,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1183 {"pmulhuw",   2, 0x660fe4,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1184 {"prefetchnta", 1, 0x0f18,  0, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { LLongMem, 0, 0 } },
1185 {"prefetcht0",  1, 0x0f18,  1, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { LLongMem, 0, 0 } },
1186 {"prefetcht1",  1, 0x0f18,  2, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { LLongMem, 0, 0 } },
1187 {"prefetcht2",  1, 0x0f18,  3, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { LLongMem, 0, 0 } },
1188 {"psadbw",    2, 0x0ff6,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { RegMMX|LLongMem, RegMMX, 0 } },
1189 {"psadbw",    2, 0x660ff6,  X, CpuSSE2,NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1190 {"pshufw",    3, 0x0f70,    X, CpuMMX2,NoSuf|IgnoreSize|Modrm,  { Imm8, RegMMX|LLongMem, RegMMX } },
1191 {"rcpps",     2, 0x0f53,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1192 {"rcpss",     2, 0xf30f53,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1193 {"rsqrtps",   2, 0x0f52,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1194 {"rsqrtss",   2, 0xf30f52,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1195 {"sfence",    0, 0x0fae, 0xf8, CpuMMX2,NoSuf|IgnoreSize|ImmExt, { 0, 0, 0 } },
1196 {"shufps",    3, 0x0fc6,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { Imm8, RegXMM|LLongMem, RegXMM } },
1197 {"sqrtps",    2, 0x0f51,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1198 {"sqrtss",    2, 0xf30f51,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1199 {"stmxcsr",   1, 0x0fae,    3, CpuSSE, NoSuf|IgnoreSize|Modrm,  { WordMem, 0, 0 } },
1200 {"subps",     2, 0x0f5c,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1201 {"subss",     2, 0xf30f5c,  X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1202 {"ucomiss",   2, 0x0f2e,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|WordMem, RegXMM, 0 } },
1203 {"unpckhps",  2, 0x0f15,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1204 {"unpcklps",  2, 0x0f14,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1205 {"xorps",     2, 0x0f57,    X, CpuSSE, NoSuf|IgnoreSize|Modrm,  { RegXMM|LLongMem, RegXMM, 0 } },
1206
1207 /* SSE-2 instructions.  */
1208
1209 {"addpd",     2, 0x660f58,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1210 {"addsd",     2, 0xf20f58,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1211 {"andnpd",    2, 0x660f55,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1212 {"andpd",     2, 0x660f54,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|WordMem, RegXMM, 0 } },
1213 {"cmpeqpd",   2, 0x660fc2,  0, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1214 {"cmpeqsd",   2, 0xf20fc2,  0, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1215 {"cmplepd",   2, 0x660fc2,  2, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1216 {"cmplesd",   2, 0xf20fc2,  2, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1217 {"cmpltpd",   2, 0x660fc2,  1, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1218 {"cmpltsd",   2, 0xf20fc2,  1, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1219 {"cmpneqpd",  2, 0x660fc2,  4, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1220 {"cmpneqsd",  2, 0xf20fc2,  4, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1221 {"cmpnlepd",  2, 0x660fc2,  6, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1222 {"cmpnlesd",  2, 0xf20fc2,  6, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1223 {"cmpnltpd",  2, 0x660fc2,  5, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1224 {"cmpnltsd",  2, 0xf20fc2,  5, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1225 {"cmpordpd",  2, 0x660fc2,  7, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1226 {"cmpordsd",  2, 0xf20fc2,  7, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1227 {"cmpunordpd",2, 0x660fc2,  3, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LLongMem, RegXMM, 0 } },
1228 {"cmpunordsd",2, 0xf20fc2,  3, CpuSSE2, NoSuf|IgnoreSize|Modrm|ImmExt,{ RegXMM|LongMem, RegXMM, 0 } },
1229 {"cmppd",     3, 0x660fc2,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM|LLongMem, RegXMM } },
1230 /* Intel mode string compare.  */
1231 {"cmpsd",     0, 0xa7,      X, 0, NoSuf|Size32|IsString, { 0, 0, 0} },
1232 {"cmpsd",     2, 0xa7,      X, 0, NoSuf|Size32|IsString, { AnyMem, AnyMem|EsSeg, 0} },
1233 {"cmpsd",     3, 0xf20fc2,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM|LongMem, RegXMM } },
1234 {"comisd",    2, 0x660f2f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1235 {"cvtpi2pd",  2, 0x660f2a,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegMMX|LLongMem, RegXMM, 0 } },
1236 {"cvtsi2sd",  2, 0xf20f2a,  X, CpuSSE2, lq_Suf|IgnoreSize|Modrm,{ Reg32|Reg64|WordMem|LLongMem, RegXMM, 0 } },
1237 {"divpd",     2, 0x660f5e,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1238 {"divsd",     2, 0xf20f5e,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1239 {"maxpd",     2, 0x660f5f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1240 {"maxsd",     2, 0xf20f5f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1241 {"minpd",     2, 0x660f5d,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1242 {"minsd",     2, 0xf20f5d,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1243 {"movapd",    2, 0x660f28,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1244 {"movapd",    2, 0x660f29,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM|LLongMem, 0 } },
1245 {"movhpd",    2, 0x660f16,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { LLongMem, RegXMM, 0 } },
1246 {"movhpd",    2, 0x660f17,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, LLongMem, 0 } },
1247 {"movlpd",    2, 0x660f12,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { LLongMem, RegXMM, 0 } },
1248 {"movlpd",    2, 0x660f13,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, LLongMem, 0 } },
1249 {"movmskpd",  2, 0x660f50,  X, CpuSSE2, lq_Suf|IgnoreSize|Modrm, { RegXMM, Reg32|Reg64, 0 } },
1250 {"movntpd",   2, 0x660f2b,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm,         { RegXMM, LLongMem, 0 } },
1251 /* Intel mode string move.  */
1252 {"movsd",     0, 0xa5,      X, 0, NoSuf|Size32|IsString, { 0, 0, 0} },
1253 {"movsd",     2, 0xa5,      X, 0, NoSuf|Size32|IsString, { AnyMem, AnyMem|EsSeg, 0} },
1254 {"movsd",     2, 0xf20f10,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1255 {"movsd",     2, 0xf20f11,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM|LongMem, 0 } },
1256 {"movupd",    2, 0x660f10,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1257 {"movupd",    2, 0x660f11,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM|LLongMem, 0 } },
1258 {"mulpd",     2, 0x660f59,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1259 {"mulsd",     2, 0xf20f59,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1260 {"orpd",      2, 0x660f56,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1261 {"shufpd",    3, 0x660fc6,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM|LLongMem, RegXMM } },
1262 {"sqrtpd",    2, 0x660f51,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1263 {"sqrtsd",    2, 0xf20f51,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1264 {"subpd",     2, 0x660f5c,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1265 {"subsd",     2, 0xf20f5c,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1266 {"ucomisd",   2, 0x660f2e,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1267 {"unpckhpd",  2, 0x660f15,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1268 {"unpcklpd",  2, 0x660f14,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1269 {"xorpd",     2, 0x660f57,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1270 {"cvtdq2pd",  2, 0xf30fe6,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1271 {"cvtpd2dq",  2, 0xf20fe6,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1272 {"cvtdq2ps",  2, 0x0f5b,    X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1273 {"cvtpd2pi",  2, 0x660f2d,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegMMX, 0 } },
1274 {"cvtpd2ps",  2, 0x660f5a,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1275 {"cvtps2pd",  2, 0x0f5a,    X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1276 {"cvtps2dq",  2, 0x660f5b,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1277 {"cvtsd2si",  2, 0xf20f2d,  X, CpuSSE2, lq_Suf|IgnoreSize|Modrm,{ RegXMM|LLongMem, Reg32|Reg64, 0 } },
1278 {"cvtsd2ss",  2, 0xf20f5a,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1279 {"cvtss2sd",  2, 0xf30f5a,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1280 {"cvttpd2pi", 2, 0x660f2c,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegMMX, 0 } },
1281 {"cvttsd2si", 2, 0xf20f2c,  X, CpuSSE2, lq_Suf|IgnoreSize|Modrm,{ RegXMM|WordMem, Reg32|Reg64, 0 } },
1282 {"cvttpd2dq", 2, 0x660fe6,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1283 {"cvttps2dq", 2, 0xf30f5b,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1284 {"maskmovdqu",2, 0x660ff7,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM, 0 } },
1285 {"movdqa",    2, 0x660f6f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1286 {"movdqa",    2, 0x660f7f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM|LLongMem, 0 } },
1287 {"movdqu",    2, 0xf30f6f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1288 {"movdqu",    2, 0xf30f7f,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM|LLongMem, 0 } },
1289 {"movdq2q",    2, 0xf20fd6,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm,        { RegXMM, RegMMX, 0 } },
1290 {"movq2dq",   2, 0xf30fd6,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegMMX, RegXMM, 0 } },
1291 {"pmuludq",   2, 0x0ff4,    X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegMMX|LongMem, RegMMX, 0 } },
1292 {"pmuludq",   2, 0x660ff4,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LongMem, RegXMM, 0 } },
1293 {"pshufd",    3, 0x660f70,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM|LLongMem, RegXMM } },
1294 {"pshufhw",   3, 0xf30f70,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM|LLongMem, RegXMM } },
1295 {"pshuflw",   3, 0xf20f70,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM|LLongMem, RegXMM } },
1296 {"pslldq",    2, 0x660f73,  7, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM, 0 } },
1297 {"psrldq",    2, 0x660f73,  3, CpuSSE2, NoSuf|IgnoreSize|Modrm, { Imm8, RegXMM, 0 } },
1298 {"punpckhqdq",2, 0x660f6d,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1299 {"punpcklqdq",2, 0x660f6c,  X, CpuSSE2, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1300
1301 /* SSE-3 instructions.  */
1302
1303 {"addsubpd",  2, 0x660fd0,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1304 {"addsubps",  2, 0xf20fd0,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1305 {"cmpxchg16b",1, 0x0fc7,    1, CpuSSE3|Cpu64, NoSuf|Modrm|Rex64, { LLongMem, 0, 0} },
1306 {"fisttp",    1, 0xdf,      1, CpuSSE3, sl_FP|Modrm,    { ShortMem|LongMem, 0, 0} },
1307 {"fisttp",    1, 0xdd,      1, CpuSSE3, q_FP|Modrm,     { LLongMem, 0, 0} },
1308 {"fisttpll",  1, 0xdd,      1, CpuSSE3, FP|Modrm,       { LLongMem, 0, 0} },
1309 {"haddpd",    2, 0x660f7c,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1310 {"haddps",    2, 0xf20f7c,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1311 {"hsubpd",    2, 0x660f7d,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1312 {"hsubps",    2, 0xf20f7d,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1313 {"lddqu",     2, 0xf20ff0,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { LLongMem, RegXMM, 0 } },
1314 {"monitor",   0, 0x0f01, 0xc8, CpuSSE3, NoSuf|ImmExt,   { 0, 0, 0} },
1315 /* monitor is very special. CX and DX are always 64bits with zero upper
1316    32bits in 64bit mode, and 32bits in 16bit and 32bit modes. The
1317    address size override prefix can be used to overrride the AX size in
1318    all modes.  */
1319 /* Need to ensure only "monitor %eax/%ax,%ecx,%edx" is accepted. */
1320 {"monitor",   3, 0x0f01, 0xc8, CpuSSE3|CpuNo64, NoSuf|ImmExt,   { Reg16|Reg32, Reg32, Reg32 } },
1321 /* Need to ensure only "monitor %rax/%eax,%rcx,%rdx" is accepted. */
1322 {"monitor",   3, 0x0f01, 0xc8, CpuSSE3|Cpu64, NoSuf|ImmExt|NoRex64,     { Reg32|Reg64, Reg64, Reg64 } },
1323 {"movddup",   2, 0xf20f12,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1324 {"movshdup",  2, 0xf30f16,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1325 {"movsldup",  2, 0xf30f12,  X, CpuSSE3, NoSuf|IgnoreSize|Modrm, { RegXMM|LLongMem, RegXMM, 0 } },
1326 {"mwait",     0, 0x0f01, 0xc9, CpuSSE3, NoSuf|ImmExt,   { 0, 0, 0} },
1327 /* mwait is very special. AX and CX are always 64bits with zero upper
1328    32bits in 64bit mode, and 32bits in 16bit and 32bit modes.  */
1329 /* Need to ensure only "mwait %eax,%ecx" is accepted.  */
1330 {"mwait",     2, 0x0f01, 0xc9, CpuSSE3|CpuNo64, NoSuf|ImmExt,   { Reg32, Reg32, 0} },
1331 /* Need to ensure only "mwait %rax,%rcx" is accepted.  */
1332 {"mwait",     2, 0x0f01, 0xc9, CpuSSE3|Cpu64, NoSuf|ImmExt|NoRex64,     { Reg64, Reg64, 0} },
1333
1334 /* VMX instructions.  */
1335 {"vmcall",    0, 0x0f01, 0xc1, CpuVMX, NoSuf|ImmExt,    { 0, 0, 0} },
1336 {"vmclear",   1, 0x660fc7,  6, CpuVMX, NoSuf|IgnoreSize|Modrm|NoRex64,  { LLongMem, 0, 0} },
1337 {"vmlaunch",  0, 0x0f01, 0xc2, CpuVMX, NoSuf|ImmExt,    { 0, 0, 0} },
1338 {"vmresume",  0, 0x0f01, 0xc3, CpuVMX, NoSuf|ImmExt,    { 0, 0, 0} },
1339 {"vmptrld",   1, 0x0fc7,    6, CpuVMX, NoSuf|IgnoreSize|Modrm|NoRex64,  { LLongMem, 0, 0} },
1340 {"vmptrst",   1, 0x0fc7,    7, CpuVMX, NoSuf|IgnoreSize|Modrm|NoRex64,  { LLongMem, 0, 0} },
1341 {"vmread",    2, 0x0f78,    X, CpuVMX|CpuNo64, l_Suf|Modrm,{ Reg32, Reg32|LongMem, 0} },
1342 {"vmread",    2, 0x0f78,    X, CpuVMX|Cpu64, q_Suf|Modrm|NoRex64,{ Reg64, Reg64|LLongMem, 0} },
1343 {"vmwrite",   2, 0x0f79,    X, CpuVMX|CpuNo64, l_Suf|Modrm,{ Reg32|LongMem, Reg32, 0} },
1344 {"vmwrite",   2, 0x0f79,    X, CpuVMX|Cpu64, q_Suf|Modrm|NoRex64,{ Reg64|LLongMem, Reg64, 0} },
1345 {"vmxoff",    0, 0x0f01, 0xc4, CpuVMX, NoSuf|ImmExt,    { 0, 0, 0} },
1346 {"vmxon",     1, 0xf30fc7,  6, CpuVMX, NoSuf|IgnoreSize|Modrm|NoRex64,  { LLongMem, 0, 0} },
1347
1348 /* Supplemental Streaming SIMD extensions 3 Instructions.  */
1349
1350 {"phaddw",    2,   0x0f3801,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1351 {"phaddw",    2, 0x660f3801,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1352 {"phaddd",    2,   0x0f3802,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1353 {"phaddd",    2, 0x660f3802,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1354 {"phaddsw",   2,   0x0f3803,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1355 {"phaddsw",   2, 0x660f3803,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1356 {"phsubw",    2,   0x0f3805,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1357 {"phsubw",    2, 0x660f3805,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1358 {"phsubd",    2,   0x0f3806,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1359 {"phsubd",    2, 0x660f3806,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1360 {"phsubsw",   2,   0x0f3807,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1361 {"phsubsw",   2, 0x660f3807,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1362 {"pmaddubsw", 2,   0x0f3804,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1363 {"pmaddubsw", 2, 0x660f3804,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1364 {"pmulhrsw", 2,    0x0f380b,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1365 {"pmulhrsw", 2,  0x660f380b,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1366 {"pshufb",   2,    0x0f3800,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1367 {"pshufb",   2,  0x660f3800,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1368 {"psignb",   2,    0x0f3808,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1369 {"psignb",   2,  0x660f3808,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1370 {"psignw",   2,    0x0f3809,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1371 {"psignw",   2,  0x660f3809,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1372 {"psignd",   2,    0x0f380a,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1373 {"psignd",   2,  0x660f380a,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1374 {"palignr",  3,    0x0f3a0f,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { Imm8, RegMMX|LongMem, RegMMX } },
1375 {"palignr",  3,  0x660f3a0f,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { Imm8, RegXMM|LLongMem, RegXMM } },
1376 {"pabsb",    2,    0x0f381c,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1377 {"pabsb",    2,  0x660f381c,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1378 {"pabsw",    2,    0x0f381d,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1379 {"pabsw",    2,  0x660f381d,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1380 {"pabsd",    2,    0x0f381e,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegMMX|LongMem, RegMMX, 0 } },
1381 {"pabsd",    2,  0x660f381e,X, CpuSSSE3, NoSuf|IgnoreSize|Modrm,        { RegXMM|LLongMem, RegXMM, 0 } },
1382
1383 /* AMD 3DNow! instructions.  */
1384
1385 {"prefetch", 1, 0x0f0d,    0, Cpu3dnow, NoSuf|IgnoreSize|Modrm, { ByteMem, 0, 0 } },
1386 {"prefetchw",1, 0x0f0d,    1, Cpu3dnow, NoSuf|IgnoreSize|Modrm, { ByteMem, 0, 0 } },
1387 {"femms",    0, 0x0f0e,    X, Cpu3dnow, NoSuf,                  { 0, 0, 0 } },
1388 {"pavgusb",  2, 0x0f0f, 0xbf, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1389 {"pf2id",    2, 0x0f0f, 0x1d, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1390 {"pf2iw",    2, 0x0f0f, 0x1c, Cpu3dnowA,NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1391 {"pfacc",    2, 0x0f0f, 0xae, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1392 {"pfadd",    2, 0x0f0f, 0x9e, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1393 {"pfcmpeq",  2, 0x0f0f, 0xb0, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1394 {"pfcmpge",  2, 0x0f0f, 0x90, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1395 {"pfcmpgt",  2, 0x0f0f, 0xa0, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1396 {"pfmax",    2, 0x0f0f, 0xa4, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1397 {"pfmin",    2, 0x0f0f, 0x94, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1398 {"pfmul",    2, 0x0f0f, 0xb4, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1399 {"pfnacc",   2, 0x0f0f, 0x8a, Cpu3dnowA,NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1400 {"pfpnacc",  2, 0x0f0f, 0x8e, Cpu3dnowA,NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1401 {"pfrcp",    2, 0x0f0f, 0x96, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1402 {"pfrcpit1", 2, 0x0f0f, 0xa6, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1403 {"pfrcpit2", 2, 0x0f0f, 0xb6, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1404 {"pfrsqit1", 2, 0x0f0f, 0xa7, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1405 {"pfrsqrt",  2, 0x0f0f, 0x97, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1406 {"pfsub",    2, 0x0f0f, 0x9a, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1407 {"pfsubr",   2, 0x0f0f, 0xaa, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1408 {"pi2fd",    2, 0x0f0f, 0x0d, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1409 {"pi2fw",    2, 0x0f0f, 0x0c, Cpu3dnowA,NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1410 {"pmulhrw",  2, 0x0f0f, 0xb7, Cpu3dnow, NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1411 {"pswapd",   2, 0x0f0f, 0xbb, Cpu3dnowA,NoSuf|IgnoreSize|Modrm|ImmExt,  { RegMMX|LongMem, RegMMX, 0 } },
1412
1413 /* AMD extensions. */
1414 {"syscall",  0, 0x0f05,    X, CpuK6,    NoSuf,                  { 0, 0, 0} },
1415 {"sysret",   0, 0x0f07,    X, CpuK6,    lq_Suf|DefaultSize,     { 0, 0, 0} },
1416 {"swapgs",   0, 0x0f01, 0xf8, Cpu64,    NoSuf|ImmExt,           { 0, 0, 0} },
1417 {"rdtscp",   0, 0x0f01, 0xf9, CpuSledgehammer,NoSuf|ImmExt,     { 0, 0, 0} },
1418
1419 /* AMD Pacifica additions.  */
1420 {"clgi",     0, 0x0f01, 0xdd, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1421 {"invlpga",  0, 0x0f01, 0xdf, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1422 /* Need to ensure only "invlpga ...,%ecx" is accepted.  */
1423 {"invlpga",  2, 0x0f01, 0xdf, CpuSVME,  NoSuf|ImmExt,           { AnyMem, Reg32, 0 } },
1424 {"skinit",   0, 0x0f01, 0xde, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1425 {"skinit",   1, 0x0f01, 0xde, CpuSVME,  NoSuf|ImmExt,           { AnyMem, 0, 0 } },
1426 {"stgi",     0, 0x0f01, 0xdc, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1427 {"vmload",   0, 0x0f01, 0xda, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1428 {"vmload",   1, 0x0f01, 0xda, CpuSVME,  NoSuf|ImmExt,           { AnyMem, 0, 0 } },
1429 {"vmmcall",  0, 0x0f01, 0xd9, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1430 {"vmrun",    0, 0x0f01, 0xd8, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1431 {"vmrun",    1, 0x0f01, 0xd8, CpuSVME,  NoSuf|ImmExt,           { AnyMem, 0, 0 } },
1432 {"vmsave",   0, 0x0f01, 0xdb, CpuSVME,  NoSuf|ImmExt,           { 0, 0, 0 } },
1433 {"vmsave",   1, 0x0f01, 0xdb, CpuSVME,  NoSuf|ImmExt,           { AnyMem, 0, 0 } },
1434
1435
1436 /* SSE4a instructions */
1437 {"movntsd",  2, 0xf20f2b,  X, CpuSSE4a, NoSuf|IgnoreSize|Modrm, { RegXMM, LongMem, 0 } },
1438 {"movntss",  2, 0xf30f2b,  X, CpuSSE4a, NoSuf|IgnoreSize|Modrm, { RegXMM, WordMem, 0 } },
1439 {"extrq",    3, 0x660f78,  0, CpuSSE4a, NoSuf|IgnoreSize|Modrm, { Imm8, Imm8, RegXMM } },
1440 {"extrq",    2, 0x660f79,  X, CpuSSE4a, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM} },
1441 {"insertq",  2, 0xf20f79,  X, CpuSSE4a, NoSuf|IgnoreSize|Modrm, { RegXMM, RegXMM} },
1442 {"insertq",  4, 0xf20f78,  X, CpuSSE4a, NoSuf|IgnoreSize|Modrm, { Imm8, Imm8, RegXMM, RegXMM} },
1443
1444 /* ABM instructions */
1445 {"popcnt",   2, 0xf30fb8,  X, CpuABM, wlq_Suf|Modrm,          { WordReg|WordMem, WordReg, 0} },
1446 {"lzcnt",    2, 0xf30fbd,  X, CpuABM, wlq_Suf|Modrm,          { WordReg|WordMem, WordReg, 0} },
1447
1448
1449 /* VIA PadLock extensions.  */
1450 {"xstore-rng",0, 0x000fa7, 0xc0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1451 {"xcrypt-ecb",0, 0xf30fa7, 0xc8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1452 {"xcrypt-cbc",0, 0xf30fa7, 0xd0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1453 {"xcrypt-ctr",0, 0xf30fa7, 0xd8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1454 {"xcrypt-cfb",0, 0xf30fa7, 0xe0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1455 {"xcrypt-ofb",0, 0xf30fa7, 0xe8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1456 {"montmul",   0, 0xf30fa6, 0xc0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1457 {"xsha1",     0, 0xf30fa6, 0xc8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1458 {"xsha256",   0, 0xf30fa6, 0xd0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1459 /* Aliases without hyphens.  */
1460 {"xstorerng", 0, 0x000fa7, 0xc0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1461 {"xcryptecb", 0, 0xf30fa7, 0xc8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1462 {"xcryptcbc", 0, 0xf30fa7, 0xd0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1463 {"xcryptctr", 0, 0xf30fa7, 0xd8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1464 {"xcryptcfb", 0, 0xf30fa7, 0xe0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1465 {"xcryptofb", 0, 0xf30fa7, 0xe8, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1466 /* Alias for xstore-rng.  */
1467 {"xstore",    0, 0x000fa7, 0xc0, Cpu686|CpuPadLock, NoSuf|IsString|ImmExt, { 0, 0, 0} },
1468
1469 /* sentinel */
1470 {NULL, 0, 0, 0, 0, 0, { 0, 0, 0} }
1471 };
1472
1473 /* 386 register table.  */
1474
1475 const reg_entry i386_regtab[] =
1476 {
1477   /* Make %st first as we test for it.  */
1478   {"st", FloatReg|FloatAcc, 0, 0},
1479   /* 8 bit regs */
1480   {"al", Reg8|Acc, 0, 0},
1481   {"cl", Reg8|ShiftCount, 0, 1},
1482   {"dl", Reg8, 0, 2},
1483   {"bl", Reg8, 0, 3},
1484   {"ah", Reg8, 0, 4},
1485   {"ch", Reg8, 0, 5},
1486   {"dh", Reg8, 0, 6},
1487   {"bh", Reg8, 0, 7},
1488   {"axl", Reg8|Acc, RegRex64, 0},  /* Must be in the "al + 8" slot.  */
1489   {"cxl", Reg8, RegRex64, 1},
1490   {"dxl", Reg8, RegRex64, 2},
1491   {"bxl", Reg8, RegRex64, 3},
1492   {"spl", Reg8, RegRex64, 4},
1493   {"bpl", Reg8, RegRex64, 5},
1494   {"sil", Reg8, RegRex64, 6},
1495   {"dil", Reg8, RegRex64, 7},
1496   {"r8b", Reg8, RegRex64|RegRex, 0},
1497   {"r9b", Reg8, RegRex64|RegRex, 1},
1498   {"r10b", Reg8, RegRex64|RegRex, 2},
1499   {"r11b", Reg8, RegRex64|RegRex, 3},
1500   {"r12b", Reg8, RegRex64|RegRex, 4},
1501   {"r13b", Reg8, RegRex64|RegRex, 5},
1502   {"r14b", Reg8, RegRex64|RegRex, 6},
1503   {"r15b", Reg8, RegRex64|RegRex, 7},
1504   /* 16 bit regs */
1505   {"ax", Reg16|Acc, 0, 0},
1506   {"cx", Reg16, 0, 1},
1507   {"dx", Reg16|InOutPortReg, 0, 2},
1508   {"bx", Reg16|BaseIndex, 0, 3},
1509   {"sp", Reg16, 0, 4},
1510   {"bp", Reg16|BaseIndex, 0, 5},
1511   {"si", Reg16|BaseIndex, 0, 6},
1512   {"di", Reg16|BaseIndex, 0, 7},
1513   {"r8w", Reg16, RegRex, 0},
1514   {"r9w", Reg16, RegRex, 1},
1515   {"r10w", Reg16, RegRex, 2},
1516   {"r11w", Reg16, RegRex, 3},
1517   {"r12w", Reg16, RegRex, 4},
1518   {"r13w", Reg16, RegRex, 5},
1519   {"r14w", Reg16, RegRex, 6},
1520   {"r15w", Reg16, RegRex, 7},
1521   /* 32 bit regs */
1522   {"eax", Reg32|BaseIndex|Acc, 0, 0},  /* Must be in ax + 16 slot.  */
1523   {"ecx", Reg32|BaseIndex, 0, 1},
1524   {"edx", Reg32|BaseIndex, 0, 2},
1525   {"ebx", Reg32|BaseIndex, 0, 3},
1526   {"esp", Reg32, 0, 4},
1527   {"ebp", Reg32|BaseIndex, 0, 5},
1528   {"esi", Reg32|BaseIndex, 0, 6},
1529   {"edi", Reg32|BaseIndex, 0, 7},
1530   {"r8d", Reg32|BaseIndex, RegRex, 0},
1531   {"r9d", Reg32|BaseIndex, RegRex, 1},
1532   {"r10d", Reg32|BaseIndex, RegRex, 2},
1533   {"r11d", Reg32|BaseIndex, RegRex, 3},
1534   {"r12d", Reg32|BaseIndex, RegRex, 4},
1535   {"r13d", Reg32|BaseIndex, RegRex, 5},
1536   {"r14d", Reg32|BaseIndex, RegRex, 6},
1537   {"r15d", Reg32|BaseIndex, RegRex, 7},
1538   {"rax", Reg64|BaseIndex|Acc, 0, 0},
1539   {"rcx", Reg64|BaseIndex, 0, 1},
1540   {"rdx", Reg64|BaseIndex, 0, 2},
1541   {"rbx", Reg64|BaseIndex, 0, 3},
1542   {"rsp", Reg64, 0, 4},
1543   {"rbp", Reg64|BaseIndex, 0, 5},
1544   {"rsi", Reg64|BaseIndex, 0, 6},
1545   {"rdi", Reg64|BaseIndex, 0, 7},
1546   {"r8", Reg64|BaseIndex, RegRex, 0},
1547   {"r9", Reg64|BaseIndex, RegRex, 1},
1548   {"r10", Reg64|BaseIndex, RegRex, 2},
1549   {"r11", Reg64|BaseIndex, RegRex, 3},
1550   {"r12", Reg64|BaseIndex, RegRex, 4},
1551   {"r13", Reg64|BaseIndex, RegRex, 5},
1552   {"r14", Reg64|BaseIndex, RegRex, 6},
1553   {"r15", Reg64|BaseIndex, RegRex, 7},
1554   /* Segment registers.  */
1555   {"es", SReg2, 0, 0},
1556   {"cs", SReg2, 0, 1},
1557   {"ss", SReg2, 0, 2},
1558   {"ds", SReg2, 0, 3},
1559   {"fs", SReg3, 0, 4},
1560   {"gs", SReg3, 0, 5},
1561   /* Control registers.  */
1562   {"cr0", Control, 0, 0},
1563   {"cr1", Control, 0, 1},
1564   {"cr2", Control, 0, 2},
1565   {"cr3", Control, 0, 3},
1566   {"cr4", Control, 0, 4},
1567   {"cr5", Control, 0, 5},
1568   {"cr6", Control, 0, 6},
1569   {"cr7", Control, 0, 7},
1570   {"cr8", Control, RegRex, 0},
1571   {"cr9", Control, RegRex, 1},
1572   {"cr10", Control, RegRex, 2},
1573   {"cr11", Control, RegRex, 3},
1574   {"cr12", Control, RegRex, 4},
1575   {"cr13", Control, RegRex, 5},
1576   {"cr14", Control, RegRex, 6},
1577   {"cr15", Control, RegRex, 7},
1578   /* Debug registers.  */
1579   {"db0", Debug, 0, 0},
1580   {"db1", Debug, 0, 1},
1581   {"db2", Debug, 0, 2},
1582   {"db3", Debug, 0, 3},
1583   {"db4", Debug, 0, 4},
1584   {"db5", Debug, 0, 5},
1585   {"db6", Debug, 0, 6},
1586   {"db7", Debug, 0, 7},
1587   {"db8", Debug, RegRex, 0},
1588   {"db9", Debug, RegRex, 1},
1589   {"db10", Debug, RegRex, 2},
1590   {"db11", Debug, RegRex, 3},
1591   {"db12", Debug, RegRex, 4},
1592   {"db13", Debug, RegRex, 5},
1593   {"db14", Debug, RegRex, 6},
1594   {"db15", Debug, RegRex, 7},
1595   {"dr0", Debug, 0, 0},
1596   {"dr1", Debug, 0, 1},
1597   {"dr2", Debug, 0, 2},
1598   {"dr3", Debug, 0, 3},
1599   {"dr4", Debug, 0, 4},
1600   {"dr5", Debug, 0, 5},
1601   {"dr6", Debug, 0, 6},
1602   {"dr7", Debug, 0, 7},
1603   {"dr8", Debug, RegRex, 0},
1604   {"dr9", Debug, RegRex, 1},
1605   {"dr10", Debug, RegRex, 2},
1606   {"dr11", Debug, RegRex, 3},
1607   {"dr12", Debug, RegRex, 4},
1608   {"dr13", Debug, RegRex, 5},
1609   {"dr14", Debug, RegRex, 6},
1610   {"dr15", Debug, RegRex, 7},
1611   /* Test registers.  */
1612   {"tr0", Test, 0, 0},
1613   {"tr1", Test, 0, 1},
1614   {"tr2", Test, 0, 2},
1615   {"tr3", Test, 0, 3},
1616   {"tr4", Test, 0, 4},
1617   {"tr5", Test, 0, 5},
1618   {"tr6", Test, 0, 6},
1619   {"tr7", Test, 0, 7},
1620   /* MMX and simd registers.  */
1621   {"mm0", RegMMX, 0, 0},
1622   {"mm1", RegMMX, 0, 1},
1623   {"mm2", RegMMX, 0, 2},
1624   {"mm3", RegMMX, 0, 3},
1625   {"mm4", RegMMX, 0, 4},
1626   {"mm5", RegMMX, 0, 5},
1627   {"mm6", RegMMX, 0, 6},
1628   {"mm7", RegMMX, 0, 7},
1629   {"xmm0", RegXMM, 0, 0},
1630   {"xmm1", RegXMM, 0, 1},
1631   {"xmm2", RegXMM, 0, 2},
1632   {"xmm3", RegXMM, 0, 3},
1633   {"xmm4", RegXMM, 0, 4},
1634   {"xmm5", RegXMM, 0, 5},
1635   {"xmm6", RegXMM, 0, 6},
1636   {"xmm7", RegXMM, 0, 7},
1637   {"xmm8", RegXMM, RegRex, 0},
1638   {"xmm9", RegXMM, RegRex, 1},
1639   {"xmm10", RegXMM, RegRex, 2},
1640   {"xmm11", RegXMM, RegRex, 3},
1641   {"xmm12", RegXMM, RegRex, 4},
1642   {"xmm13", RegXMM, RegRex, 5},
1643   {"xmm14", RegXMM, RegRex, 6},
1644   {"xmm15", RegXMM, RegRex, 7},
1645   /* No type will make this register rejected for all purposes except
1646      for addressing.  This saves creating one extra type for RIP.  */
1647   {"rip", BaseIndex, 0, 0},
1648 };
1649
1650 const unsigned int i386_regtab_size = ARRAY_SIZE (i386_regtab);
1651
1652 const reg_entry i386_float_regtab[] =
1653 {
1654   {"st(0)", FloatReg|FloatAcc, 0, 0},
1655   {"st(1)", FloatReg, 0, 1},
1656   {"st(2)", FloatReg, 0, 2},
1657   {"st(3)", FloatReg, 0, 3},
1658   {"st(4)", FloatReg, 0, 4},
1659   {"st(5)", FloatReg, 0, 5},
1660   {"st(6)", FloatReg, 0, 6},
1661   {"st(7)", FloatReg, 0, 7}
1662 };
1663
1664 const unsigned int i386_float_regtab_size = ARRAY_SIZE (i386_float_regtab);
1665
1666 /* Segment stuff.  */
1667 const seg_entry cs = { "cs", 0x2e };
1668 const seg_entry ds = { "ds", 0x3e };
1669 const seg_entry ss = { "ss", 0x36 };
1670 const seg_entry es = { "es", 0x26 };
1671 const seg_entry fs = { "fs", 0x64 };
1672 const seg_entry gs = { "gs", 0x65 };