OSDN Git Service

Merge branch 'origin' into modesetting-101
[android-x86/external-libdrm.git] / shared-core / i915_drm.h
1 /*
2  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the
7  * "Software"), to deal in the Software without restriction, including
8  * without limitation the rights to use, copy, modify, merge, publish,
9  * distribute, sub license, and/or sell copies of the Software, and to
10  * permit persons to whom the Software is furnished to do so, subject to
11  * the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the
14  * next paragraph) shall be included in all copies or substantial portions
15  * of the Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
18  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
20  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
21  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
22  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
23  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
24  *
25  */
26
27 #ifndef _I915_DRM_H_
28 #define _I915_DRM_H_
29
30 /* Please note that modifications to all structs defined here are
31  * subject to backwards-compatibility constraints.
32  */
33
34 #include "drm.h"
35
36 /* Each region is a minimum of 16k, and there are at most 255 of them.
37  */
38 #define I915_NR_TEX_REGIONS 255 /* table size 2k - maximum due to use
39                                  * of chars for next/prev indices */
40 #define I915_LOG_MIN_TEX_REGION_SIZE 14
41
42 typedef struct drm_i915_init {
43         enum {
44                 I915_INIT_DMA = 0x01,
45                 I915_CLEANUP_DMA = 0x02,
46                 I915_RESUME_DMA = 0x03
47         } func;
48         unsigned int mmio_offset;
49         int sarea_priv_offset;
50         unsigned int ring_start;
51         unsigned int ring_end;
52         unsigned int ring_size;
53         unsigned int front_offset;
54         unsigned int back_offset;
55         unsigned int depth_offset;
56         unsigned int w;
57         unsigned int h;
58         unsigned int pitch;
59         unsigned int pitch_bits;
60         unsigned int back_pitch;
61         unsigned int depth_pitch;
62         unsigned int cpp;
63         unsigned int chipset;
64 } drm_i915_init_t;
65
66 typedef struct drm_i915_sarea {
67         struct drm_tex_region texList[I915_NR_TEX_REGIONS + 1];
68         int last_upload;        /* last time texture was uploaded */
69         int last_enqueue;       /* last time a buffer was enqueued */
70         int last_dispatch;      /* age of the most recently dispatched buffer */
71         int ctxOwner;           /* last context to upload state */
72         int texAge;
73         int pf_enabled;         /* is pageflipping allowed? */
74         int pf_active;
75         int pf_current_page;    /* which buffer is being displayed? */
76         int perf_boxes;         /* performance boxes to be displayed */
77         int width, height;      /* screen size in pixels */
78
79         drm_handle_t front_handle;
80         int front_offset;
81         int front_size;
82
83         drm_handle_t back_handle;
84         int back_offset;
85         int back_size;
86
87         drm_handle_t depth_handle;
88         int depth_offset;
89         int depth_size;
90
91         drm_handle_t tex_handle;
92         int tex_offset;
93         int tex_size;
94         int log_tex_granularity;
95         int pitch;
96         int rotation;           /* 0, 90, 180 or 270 */
97         int rotated_offset;
98         int rotated_size;
99         int rotated_pitch;
100         int virtualX, virtualY;
101
102         unsigned int front_tiled;
103         unsigned int back_tiled;
104         unsigned int depth_tiled;
105         unsigned int rotated_tiled;
106         unsigned int rotated2_tiled;
107
108         int planeA_x;
109         int planeA_y;
110         int planeA_w;
111         int planeA_h;
112         int planeB_x;
113         int planeB_y;
114         int planeB_w;
115         int planeB_h;
116
117         /* Triple buffering */
118         drm_handle_t third_handle;
119         int third_offset;
120         int third_size;
121         unsigned int third_tiled;
122 } drm_i915_sarea_t;
123
124 /* Driver specific fence types and classes.
125  */
126
127 /* The only fence class we support */
128 #define DRM_I915_FENCE_CLASS_ACCEL 0
129 /* Fence type that guarantees read-write flush */
130 #define DRM_I915_FENCE_TYPE_RW 2
131 /* MI_FLUSH programmed just before the fence */
132 #define DRM_I915_FENCE_FLAG_FLUSHED 0x01000000
133
134 /* Flags for perf_boxes
135  */
136 #define I915_BOX_RING_EMPTY    0x1
137 #define I915_BOX_FLIP          0x2
138 #define I915_BOX_WAIT          0x4
139 #define I915_BOX_TEXTURE_LOAD  0x8
140 #define I915_BOX_LOST_CONTEXT  0x10
141
142 /* I915 specific ioctls
143  * The device specific ioctl range is 0x40 to 0x79.
144  */
145 #define DRM_I915_INIT           0x00
146 #define DRM_I915_FLUSH          0x01
147 #define DRM_I915_FLIP           0x02
148 #define DRM_I915_BATCHBUFFER    0x03
149 #define DRM_I915_IRQ_EMIT       0x04
150 #define DRM_I915_IRQ_WAIT       0x05
151 #define DRM_I915_GETPARAM       0x06
152 #define DRM_I915_SETPARAM       0x07
153 #define DRM_I915_ALLOC          0x08
154 #define DRM_I915_FREE           0x09
155 #define DRM_I915_INIT_HEAP      0x0a
156 #define DRM_I915_CMDBUFFER      0x0b
157 #define DRM_I915_DESTROY_HEAP   0x0c
158 #define DRM_I915_SET_VBLANK_PIPE        0x0d
159 #define DRM_I915_GET_VBLANK_PIPE        0x0e
160 #define DRM_I915_VBLANK_SWAP    0x0f
161 #define DRM_I915_MMIO           0x10
162 #define DRM_I915_HWS_ADDR       0x11
163 #define DRM_I915_EXECBUFFER     0x12
164
165 #define DRM_IOCTL_I915_INIT             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT, drm_i915_init_t)
166 #define DRM_IOCTL_I915_FLUSH            DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLUSH)
167 #define DRM_IOCTL_I915_FLIP             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_FLIP, drm_i915_flip_t)
168 #define DRM_IOCTL_I915_BATCHBUFFER      DRM_IOW( DRM_COMMAND_BASE + DRM_I915_BATCHBUFFER, drm_i915_batchbuffer_t)
169 #define DRM_IOCTL_I915_IRQ_EMIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_IRQ_EMIT, drm_i915_irq_emit_t)
170 #define DRM_IOCTL_I915_IRQ_WAIT         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_IRQ_WAIT, drm_i915_irq_wait_t)
171 #define DRM_IOCTL_I915_GETPARAM         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GETPARAM, drm_i915_getparam_t)
172 #define DRM_IOCTL_I915_SETPARAM         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SETPARAM, drm_i915_setparam_t)
173 #define DRM_IOCTL_I915_ALLOC            DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_ALLOC, drm_i915_mem_alloc_t)
174 #define DRM_IOCTL_I915_FREE             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_FREE, drm_i915_mem_free_t)
175 #define DRM_IOCTL_I915_INIT_HEAP        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT_HEAP, drm_i915_mem_init_heap_t)
176 #define DRM_IOCTL_I915_CMDBUFFER        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_CMDBUFFER, drm_i915_cmdbuffer_t)
177 #define DRM_IOCTL_I915_DESTROY_HEAP     DRM_IOW( DRM_COMMAND_BASE + DRM_I915_DESTROY_HEAP, drm_i915_mem_destroy_heap_t)
178 #define DRM_IOCTL_I915_SET_VBLANK_PIPE  DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
179 #define DRM_IOCTL_I915_GET_VBLANK_PIPE  DRM_IOR( DRM_COMMAND_BASE + DRM_I915_GET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
180 #define DRM_IOCTL_I915_VBLANK_SWAP      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_VBLANK_SWAP, drm_i915_vblank_swap_t)
181 #define DRM_IOCTL_I915_EXECBUFFER       DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_EXECBUFFER, struct drm_i915_execbuffer)
182
183 /* Asynchronous page flipping:
184  */
185 typedef struct drm_i915_flip {
186         /*
187          * This is really talking about planes, and we could rename it
188          * except for the fact that some of the duplicated i915_drm.h files
189          * out there check for HAVE_I915_FLIP and so might pick up this
190          * version.
191          */
192         int pipes;
193 } drm_i915_flip_t;
194
195 /* Allow drivers to submit batchbuffers directly to hardware, relying
196  * on the security mechanisms provided by hardware.
197  */
198 typedef struct drm_i915_batchbuffer {
199         int start;              /* agp offset */
200         int used;               /* nr bytes in use */
201         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
202         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
203         int num_cliprects;      /* mulitpass with multiple cliprects? */
204         struct drm_clip_rect __user *cliprects; /* pointer to userspace cliprects */
205 } drm_i915_batchbuffer_t;
206
207 /* As above, but pass a pointer to userspace buffer which can be
208  * validated by the kernel prior to sending to hardware.
209  */
210 typedef struct drm_i915_cmdbuffer {
211         char __user *buf;       /* pointer to userspace command buffer */
212         int sz;                 /* nr bytes in buf */
213         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
214         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
215         int num_cliprects;      /* mulitpass with multiple cliprects? */
216         struct drm_clip_rect __user *cliprects; /* pointer to userspace cliprects */
217 } drm_i915_cmdbuffer_t;
218
219 /* Userspace can request & wait on irq's:
220  */
221 typedef struct drm_i915_irq_emit {
222         int __user *irq_seq;
223 } drm_i915_irq_emit_t;
224
225 typedef struct drm_i915_irq_wait {
226         int irq_seq;
227 } drm_i915_irq_wait_t;
228
229 /* Ioctl to query kernel params:
230  */
231 #define I915_PARAM_IRQ_ACTIVE            1
232 #define I915_PARAM_ALLOW_BATCHBUFFER     2
233 #define I915_PARAM_LAST_DISPATCH         3
234
235 typedef struct drm_i915_getparam {
236         int param;
237         int __user *value;
238 } drm_i915_getparam_t;
239
240 /* Ioctl to set kernel params:
241  */
242 #define I915_SETPARAM_USE_MI_BATCHBUFFER_START            1
243 #define I915_SETPARAM_TEX_LRU_LOG_GRANULARITY             2
244 #define I915_SETPARAM_ALLOW_BATCHBUFFER                   3
245
246 typedef struct drm_i915_setparam {
247         int param;
248         int value;
249 } drm_i915_setparam_t;
250
251 /* A memory manager for regions of shared memory:
252  */
253 #define I915_MEM_REGION_AGP 1
254
255 typedef struct drm_i915_mem_alloc {
256         int region;
257         int alignment;
258         int size;
259         int __user *region_offset;      /* offset from start of fb or agp */
260 } drm_i915_mem_alloc_t;
261
262 typedef struct drm_i915_mem_free {
263         int region;
264         int region_offset;
265 } drm_i915_mem_free_t;
266
267 typedef struct drm_i915_mem_init_heap {
268         int region;
269         int size;
270         int start;
271 } drm_i915_mem_init_heap_t;
272
273 /* Allow memory manager to be torn down and re-initialized (eg on
274  * rotate):
275  */
276 typedef struct drm_i915_mem_destroy_heap {
277                 int region;
278 } drm_i915_mem_destroy_heap_t;
279
280 /* Allow X server to configure which pipes to monitor for vblank signals
281  */
282 #define DRM_I915_VBLANK_PIPE_A  1
283 #define DRM_I915_VBLANK_PIPE_B  2
284
285 typedef struct drm_i915_vblank_pipe {
286         int pipe;
287 } drm_i915_vblank_pipe_t;
288
289 /* Schedule buffer swap at given vertical blank:
290  */
291 typedef struct drm_i915_vblank_swap {
292         drm_drawable_t drawable;
293         enum drm_vblank_seq_type seqtype;
294         unsigned int sequence;
295 } drm_i915_vblank_swap_t;
296
297 #define I915_MMIO_READ  0
298 #define I915_MMIO_WRITE 1
299
300 #define I915_MMIO_MAY_READ      0x1
301 #define I915_MMIO_MAY_WRITE     0x2
302
303 #define MMIO_REGS_IA_PRIMATIVES_COUNT           0
304 #define MMIO_REGS_IA_VERTICES_COUNT             1
305 #define MMIO_REGS_VS_INVOCATION_COUNT           2
306 #define MMIO_REGS_GS_PRIMITIVES_COUNT           3
307 #define MMIO_REGS_GS_INVOCATION_COUNT           4
308 #define MMIO_REGS_CL_PRIMITIVES_COUNT           5
309 #define MMIO_REGS_CL_INVOCATION_COUNT           6
310 #define MMIO_REGS_PS_INVOCATION_COUNT           7
311 #define MMIO_REGS_PS_DEPTH_COUNT                8
312
313 typedef struct drm_i915_mmio_entry {
314         unsigned int flag;
315         unsigned int offset;
316         unsigned int size;
317 } drm_i915_mmio_entry_t;
318
319 typedef struct drm_i915_mmio {
320         unsigned int read_write:1;
321         unsigned int reg:31;
322         void __user *data;
323 } drm_i915_mmio_t;
324
325 typedef struct drm_i915_hws_addr {
326         uint64_t addr;
327 } drm_i915_hws_addr_t;
328
329 /*
330  * Relocation header is 4 uint32_ts
331  * 0 - (16-bit relocation type << 16)| 16 bit reloc count
332  * 1 - buffer handle for another list of relocs
333  * 2-3 - spare.
334  */
335 #define I915_RELOC_HEADER 4
336
337 /*
338  * type 0 relocation has 4-uint32_t stride
339  * 0 - offset into buffer
340  * 1 - delta to add in
341  * 2 - index into buffer list
342  * 3 - reserved (for optimisations later).
343  */
344 #define I915_RELOC_TYPE_0 0
345 #define I915_RELOC0_STRIDE 4
346
347 struct drm_i915_op_arg {
348         uint64_t next;
349         uint32_t reloc_handle;
350         int handled;
351         union {
352                 struct drm_bo_op_req req;
353                 struct drm_bo_arg_rep rep;
354         } d;
355
356 };
357
358 struct drm_i915_execbuffer {
359         uint64_t ops_list;
360         uint32_t num_buffers;
361         struct drm_i915_batchbuffer batch;
362         drm_context_t context; /* for lockless use in the future */
363         struct drm_fence_arg fence_arg;
364 };
365
366 #endif                          /* _I915_DRM_H_ */