OSDN Git Service

i915: Do not wait for pending flips on both pipes at the same time.
[android-x86/external-libdrm.git] / shared-core / nouveau_drv.h
1 /*
2  * Copyright 2005 Stephane Marchesin.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef __NOUVEAU_DRV_H__
26 #define __NOUVEAU_DRV_H__
27
28 #define DRIVER_AUTHOR           "Stephane Marchesin"
29 #define DRIVER_EMAIL            "dri-devel@lists.sourceforge.net"
30
31 #define DRIVER_NAME             "nouveau"
32 #define DRIVER_DESC             "nVidia Riva/TNT/GeForce"
33 #define DRIVER_DATE             "20060213"
34
35 #define DRIVER_MAJOR            0
36 #define DRIVER_MINOR            0
37 #define DRIVER_PATCHLEVEL       3
38
39 #define NOUVEAU_FAMILY   0x0000FFFF
40 #define NOUVEAU_FLAGS    0xFFFF0000
41
42 #include "nouveau_drm.h"
43 #include "nouveau_reg.h"
44
45 struct mem_block {
46         struct mem_block *next;
47         struct mem_block *prev;
48         uint64_t start;
49         uint64_t size;
50         DRMFILE filp;           /* 0: free, -1: heap, other: real files */
51         int flags;
52         drm_local_map_t *map;
53 };
54
55 enum nouveau_flags {
56         NV_NFORCE   =0x10000000,
57         NV_NFORCE2  =0x20000000
58 };
59
60 struct nouveau_object
61 {
62         struct nouveau_object *next;
63         struct nouveau_object *prev;
64
65         struct mem_block *instance;
66         uint32_t          ht_loc;
67
68         uint32_t handle;
69         int      class;
70         int      engine;
71 };
72
73 #define NV_DMA_TARGET_VIDMEM 0
74 #define NV_DMA_TARGET_PCI    2
75 #define NV_DMA_TARGET_AGP    3
76 struct nouveau_fifo
77 {
78         int used;
79         /* owner of this fifo */
80         DRMFILE filp;
81         /* mapping of the fifo itself */
82         drm_local_map_t *map;
83         /* mapping of the regs controling the fifo */
84         drm_local_map_t *regs;
85         /* dma object for the command buffer itself */
86         struct mem_block      *cmdbuf_mem;
87         struct nouveau_object *cmdbuf_obj;
88         /* PGRAPH context, for cards that keep it in RAMIN */
89         struct mem_block *ramin_grctx;
90         /* objects belonging to this fifo */
91         struct nouveau_object *objs;
92
93         /* XXX dynamic alloc ? */
94         uint32_t pgraph_ctx [340];
95 };
96
97 struct nouveau_config {
98         struct {
99                 int location;
100                 int size;
101         } cmdbuf;
102 };
103
104 typedef struct drm_nouveau_private {
105         /* the card type, takes NV_* as values */
106         int card_type;
107         /* exact chipset, derived from NV_PMC_BOOT_0 */
108         int chipset;
109         int flags;
110
111         drm_local_map_t *mmio;
112         drm_local_map_t *fb;
113         drm_local_map_t *ramin; /* NV40 onwards */
114
115         //TODO: Remove me, I'm bogus :)
116         int      cur_fifo;
117
118         struct nouveau_object *fb_obj;
119         int               cmdbuf_ch_size;
120         struct mem_block* cmdbuf_alloc;
121
122         int fifo_alloc_count;
123         struct nouveau_fifo fifos[NV_MAX_FIFO_NUMBER];
124
125         /* RAMIN configuration, RAMFC, RAMHT and RAMRO offsets */
126         uint32_t ramin_size;
127         uint32_t ramht_offset;
128         uint32_t ramht_size;
129         uint32_t ramht_bits;
130         uint32_t ramfc_offset;
131         uint32_t ramfc_size;
132         uint32_t ramro_offset;
133         uint32_t ramro_size;
134
135         /* base physical adresses */
136         uint64_t fb_phys;
137         uint64_t agp_phys;
138
139         /* the mtrr covering the FB */
140         int fb_mtrr;
141
142         struct mem_block *agp_heap;
143         struct mem_block *fb_heap;
144         struct mem_block *fb_nomap_heap;
145         struct mem_block *ramin_heap;
146
147         /* context table pointed to be NV_PGRAPH_CHANNEL_CTX_TABLE (0x400780) */
148         uint32_t ctx_table_size;
149         struct mem_block *ctx_table;
150
151         struct nouveau_config config;
152 }
153 drm_nouveau_private_t;
154
155 /* nouveau_state.c */
156 extern void nouveau_preclose(drm_device_t * dev, DRMFILE filp);
157 extern int nouveau_load(struct drm_device *dev, unsigned long flags);
158 extern int nouveau_firstopen(struct drm_device *dev);
159 extern void nouveau_lastclose(struct drm_device *dev);
160 extern int nouveau_unload(struct drm_device *dev);
161 extern int nouveau_ioctl_getparam(DRM_IOCTL_ARGS);
162 extern int nouveau_ioctl_setparam(DRM_IOCTL_ARGS);
163 extern void nouveau_wait_for_idle(struct drm_device *dev);
164
165 /* nouveau_mem.c */
166 extern uint64_t          nouveau_mem_fb_amount(struct drm_device *dev);
167 extern void              nouveau_mem_release(DRMFILE filp, struct mem_block *heap);
168 extern int               nouveau_ioctl_mem_alloc(DRM_IOCTL_ARGS);
169 extern int               nouveau_ioctl_mem_free(DRM_IOCTL_ARGS);
170 extern struct mem_block* nouveau_mem_alloc(struct drm_device *dev, int alignment, uint64_t size, int flags, DRMFILE filp);
171 extern void              nouveau_mem_free(struct drm_device* dev, struct mem_block*);
172 extern int               nouveau_mem_init(struct drm_device *dev);
173 extern void              nouveau_mem_close(struct drm_device *dev);
174 extern int               nouveau_instmem_init(struct drm_device *dev,
175                                               uint32_t offset);
176 extern struct mem_block* nouveau_instmem_alloc(struct drm_device *dev,
177                                                uint32_t size, uint32_t align);
178 extern void              nouveau_instmem_free(struct drm_device *dev,
179                                               struct mem_block *block);
180 extern uint32_t          nouveau_instmem_r32(drm_nouveau_private_t *dev_priv,
181                                              struct mem_block *mem, int index);
182 extern void              nouveau_instmem_w32(drm_nouveau_private_t *dev_priv,
183                                              struct mem_block *mem, int index,
184                                              uint32_t val);
185
186 /* nouveau_fifo.c */
187 extern int  nouveau_fifo_init(drm_device_t *dev);
188 extern int  nouveau_fifo_number(drm_device_t *dev);
189 extern void nouveau_fifo_cleanup(drm_device_t *dev, DRMFILE filp);
190 extern int  nouveau_fifo_id_get(drm_device_t *dev, DRMFILE filp);
191 extern void nouveau_fifo_free(drm_device_t *dev, int channel);
192
193 /* nouveau_object.c */
194 extern void nouveau_object_cleanup(drm_device_t *dev, DRMFILE filp);
195 extern struct nouveau_object *nouveau_dma_object_create(drm_device_t *dev,
196                 uint32_t offset, uint32_t size, int access, uint32_t target);
197 extern int  nouveau_ioctl_object_init(DRM_IOCTL_ARGS);
198 extern int  nouveau_ioctl_dma_object_init(DRM_IOCTL_ARGS);
199 extern uint32_t nouveau_chip_instance_get(drm_device_t *dev, struct mem_block *mem);
200
201 /* nouveau_irq.c */
202 extern irqreturn_t nouveau_irq_handler(DRM_IRQ_ARGS);
203 extern void        nouveau_irq_preinstall(drm_device_t*);
204 extern void        nouveau_irq_postinstall(drm_device_t*);
205 extern void        nouveau_irq_uninstall(drm_device_t*);
206
207 /* nv04_graph.c */
208 extern void nouveau_nv04_context_switch(drm_device_t *dev);
209 extern int nv04_graph_init(drm_device_t *dev);
210 extern int nv04_graph_context_create(drm_device_t *dev, int channel);
211
212 /* nv10_graph.c */
213 extern void nouveau_nv10_context_switch(drm_device_t *dev);
214 extern int nv10_graph_init(drm_device_t *dev);
215 extern int nv10_graph_context_create(drm_device_t *dev, int channel);
216
217 /* nv20_graph.c */
218 extern void nouveau_nv20_context_switch(drm_device_t *dev);
219 extern int nv20_graph_init(drm_device_t *dev);
220 extern int nv20_graph_context_create(drm_device_t *dev, int channel);
221
222 /* nv30_graph.c */
223 extern int nv30_graph_init(drm_device_t *dev);
224 extern int nv30_graph_context_create(drm_device_t *dev, int channel);
225
226 /* nv40_graph.c */
227 extern int  nv40_graph_init(drm_device_t *dev);
228 extern int  nv40_graph_context_create(drm_device_t *dev, int channel);
229 extern void nv40_graph_context_save_current(drm_device_t *dev);
230 extern void nv40_graph_context_restore(drm_device_t *dev, int channel);
231
232 extern long nouveau_compat_ioctl(struct file *filp, unsigned int cmd,
233                                 unsigned long arg);
234
235 #if defined(__powerpc__)
236 #define NV_READ(reg)        in_be32((void __iomem *)(dev_priv->mmio)->handle + (reg) )
237 #define NV_WRITE(reg,val)   out_be32((void __iomem *)(dev_priv->mmio)->handle + (reg) , (val) )
238 #else
239 #define NV_READ(reg)        DRM_READ32(  dev_priv->mmio, (reg) )
240 #define NV_WRITE(reg,val)   DRM_WRITE32( dev_priv->mmio, (reg), (val) )
241 #endif
242
243 #define INSTANCE_WR(mem,ofs,val) nouveau_instmem_w32(dev_priv,(mem),(ofs),(val))
244 #define INSTANCE_RD(mem,ofs)     nouveau_instmem_r32(dev_priv,(mem),(ofs))
245
246 #endif /* __NOUVEAU_DRV_H__ */
247