OSDN Git Service

2090cdfc34812233815b3bec30e3e8ac4aa61182
[android-x86/external-libdrm.git] / shared-core / radeon_drv.h
1 /* radeon_drv.h -- Private header for radeon driver -*- linux-c -*-
2  *
3  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
4  * Copyright 2000 VA Linux Systems, Inc., Fremont, California.
5  * All rights reserved.
6  *
7  * Permission is hereby granted, free of charge, to any person obtaining a
8  * copy of this software and associated documentation files (the "Software"),
9  * to deal in the Software without restriction, including without limitation
10  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
11  * and/or sell copies of the Software, and to permit persons to whom the
12  * Software is furnished to do so, subject to the following conditions:
13  *
14  * The above copyright notice and this permission notice (including the next
15  * paragraph) shall be included in all copies or substantial portions of the
16  * Software.
17  *
18  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
19  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
20  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
21  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
22  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
23  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
24  * DEALINGS IN THE SOFTWARE.
25  *
26  * Authors:
27  *    Kevin E. Martin <martin@valinux.com>
28  *    Gareth Hughes <gareth@valinux.com>
29  */
30
31 #ifndef __RADEON_DRV_H__
32 #define __RADEON_DRV_H__
33
34 /* General customization:
35  */
36
37 #define DRIVER_AUTHOR           "Gareth Hughes, Keith Whitwell, others."
38
39 #define DRIVER_NAME             "radeon"
40 #define DRIVER_DESC             "ATI Radeon"
41 #define DRIVER_DATE             "20060524"
42
43 /* Interface history:
44  *
45  * 1.1 - ??
46  * 1.2 - Add vertex2 ioctl (keith)
47  *     - Add stencil capability to clear ioctl (gareth, keith)
48  *     - Increase MAX_TEXTURE_LEVELS (brian)
49  * 1.3 - Add cmdbuf ioctl (keith)
50  *     - Add support for new radeon packets (keith)
51  *     - Add getparam ioctl (keith)
52  *     - Add flip-buffers ioctl, deprecate fullscreen foo (keith).
53  * 1.4 - Add scratch registers to get_param ioctl.
54  * 1.5 - Add r200 packets to cmdbuf ioctl
55  *     - Add r200 function to init ioctl
56  *     - Add 'scalar2' instruction to cmdbuf
57  * 1.6 - Add static GART memory manager
58  *       Add irq handler (won't be turned on unless X server knows to)
59  *       Add irq ioctls and irq_active getparam.
60  *       Add wait command for cmdbuf ioctl
61  *       Add GART offset query for getparam
62  * 1.7 - Add support for cube map registers: R200_PP_CUBIC_FACES_[0..5]
63  *       and R200_PP_CUBIC_OFFSET_F1_[0..5].
64  *       Added packets R200_EMIT_PP_CUBIC_FACES_[0..5] and
65  *       R200_EMIT_PP_CUBIC_OFFSETS_[0..5].  (brian)
66  * 1.8 - Remove need to call cleanup ioctls on last client exit (keith)
67  *       Add 'GET' queries for starting additional clients on different VT's.
68  * 1.9 - Add DRM_IOCTL_RADEON_CP_RESUME ioctl.
69  *       Add texture rectangle support for r100.
70  * 1.10- Add SETPARAM ioctl; first parameter to set is FB_LOCATION, which
71  *       clients use to tell the DRM where they think the framebuffer is
72  *       located in the card's address space
73  * 1.11- Add packet R200_EMIT_RB3D_BLENDCOLOR to support GL_EXT_blend_color
74  *       and GL_EXT_blend_[func|equation]_separate on r200
75  * 1.12- Add R300 CP microcode support - this just loads the CP on r300
76  *       (No 3D support yet - just microcode loading).
77  * 1.13- Add packet R200_EMIT_TCL_POINT_SPRITE_CNTL for ARB_point_parameters
78  *     - Add hyperz support, add hyperz flags to clear ioctl.
79  * 1.14- Add support for color tiling
80  *     - Add R100/R200 surface allocation/free support
81  * 1.15- Add support for texture micro tiling
82  *     - Add support for r100 cube maps
83  * 1.16- Add R200_EMIT_PP_TRI_PERF_CNTL packet to support brilinear
84  *       texture filtering on r200
85  * 1.17- Add initial support for R300 (3D).
86  * 1.18- Add support for GL_ATI_fragment_shader, new packets
87  *       R200_EMIT_PP_AFS_0/1, R200_EMIT_PP_TXCTLALL_0-5 (replaces
88  *       R200_EMIT_PP_TXFILTER_0-5, 2 more regs) and R200_EMIT_ATF_TFACTOR
89  *       (replaces R200_EMIT_TFACTOR_0 (8 consts instead of 6)
90  * 1.19- Add support for gart table in FB memory and PCIE r300
91  * 1.20- Add support for r300 texrect
92  * 1.21- Add support for card type getparam
93  * 1.22- Add support for texture cache flushes (R300_TX_CNTL)
94  * 1.23- Add new radeon memory map work from benh
95  * 1.24- Add general-purpose packet for manipulating scratch registers (r300)
96  * 1.25- Add support for r200 vertex programs (R200_EMIT_VAP_PVS_CNTL,
97  *       new packet type)
98  * 1.26- Add support for variable size PCI(E) gart aperture
99  * 1.27- Add support for IGP GART
100  * 1.28- Add support for VBL on CRTC2
101  */
102
103 #define DRIVER_MAJOR            1
104 #define DRIVER_MINOR            28
105 #define DRIVER_PATCHLEVEL       0
106
107 /*
108  * Radeon chip families
109  */
110 enum radeon_family {
111         CHIP_R100,
112         CHIP_RV100,
113         CHIP_RS100,
114         CHIP_RV200,
115         CHIP_RS200,
116         CHIP_R200,
117         CHIP_RV250,
118         CHIP_RS300,
119         CHIP_RV280,
120         CHIP_R300,
121         CHIP_R350,
122         CHIP_RV350,
123         CHIP_RV380,
124         CHIP_R420,
125         CHIP_RV410,
126         CHIP_RS400,
127         CHIP_RS690,
128         CHIP_RV515,
129         CHIP_R520,
130         CHIP_RV530,
131         CHIP_RV560,
132         CHIP_RV570,
133         CHIP_R580,
134         CHIP_LAST,
135 };
136
137 enum radeon_cp_microcode_version {
138         UCODE_R100,
139         UCODE_R200,
140         UCODE_R300,
141 };
142
143 /*
144  * Chip flags
145  */
146 enum radeon_chip_flags {
147         RADEON_FAMILY_MASK = 0x0000ffffUL,
148         RADEON_FLAGS_MASK = 0xffff0000UL,
149         RADEON_IS_MOBILITY = 0x00010000UL,
150         RADEON_IS_IGP = 0x00020000UL,
151         RADEON_SINGLE_CRTC = 0x00040000UL,
152         RADEON_IS_AGP = 0x00080000UL,
153         RADEON_HAS_HIERZ = 0x00100000UL,
154         RADEON_IS_PCIE = 0x00200000UL,
155         RADEON_NEW_MEMMAP = 0x00400000UL,
156         RADEON_IS_PCI = 0x00800000UL,
157         RADEON_IS_IGPGART = 0x01000000UL,
158 };
159
160 #define GET_RING_HEAD(dev_priv) (dev_priv->writeback_works ? \
161         DRM_READ32(  (dev_priv)->ring_rptr, 0 ) : RADEON_READ(RADEON_CP_RB_RPTR))
162 #define SET_RING_HEAD(dev_priv,val)     DRM_WRITE32( (dev_priv)->ring_rptr, 0, (val) )
163
164 typedef struct drm_radeon_freelist {
165         unsigned int age;
166         struct drm_buf *buf;
167         struct drm_radeon_freelist *next;
168         struct drm_radeon_freelist *prev;
169 } drm_radeon_freelist_t;
170
171 typedef struct drm_radeon_ring_buffer {
172         u32 *start;
173         u32 *end;
174         int size; /* Double Words */
175         int size_l2qw; /* log2 Quad Words */
176
177         int rptr_update; /* Double Words */
178         int rptr_update_l2qw; /* log2 Quad Words */
179
180         int fetch_size; /* Double Words */
181         int fetch_size_l2ow; /* log2 Oct Words */
182
183         u32 tail;
184         u32 tail_mask;
185         int space;
186
187         int high_mark;
188 } drm_radeon_ring_buffer_t;
189
190 typedef struct drm_radeon_depth_clear_t {
191         u32 rb3d_cntl;
192         u32 rb3d_zstencilcntl;
193         u32 se_cntl;
194 } drm_radeon_depth_clear_t;
195
196 struct drm_radeon_driver_file_fields {
197         int64_t radeon_fb_delta;
198 };
199
200 struct mem_block {
201         struct mem_block *next;
202         struct mem_block *prev;
203         int start;
204         int size;
205         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
206 };
207
208 struct radeon_surface {
209         int refcount;
210         u32 lower;
211         u32 upper;
212         u32 flags;
213 };
214
215 struct radeon_virt_surface {
216         int surface_index;
217         u32 lower;
218         u32 upper;
219         u32 flags;
220         struct drm_file *file_priv;
221 };
222
223 typedef struct drm_radeon_private {
224
225         drm_radeon_ring_buffer_t ring;
226         drm_radeon_sarea_t *sarea_priv;
227
228         u32 fb_location;
229         u32 fb_size;
230         int new_memmap;
231
232         int gart_size;
233         u32 gart_vm_start;
234         unsigned long gart_buffers_offset;
235
236         int cp_mode;
237         int cp_running;
238
239         drm_radeon_freelist_t *head;
240         drm_radeon_freelist_t *tail;
241         int last_buf;
242         volatile u32 *scratch;
243         int writeback_works;
244
245         int usec_timeout;
246
247         int microcode_version;
248
249         struct {
250                 u32 boxes;
251                 int freelist_timeouts;
252                 int freelist_loops;
253                 int requested_bufs;
254                 int last_frame_reads;
255                 int last_clear_reads;
256                 int clears;
257                 int texture_uploads;
258         } stats;
259
260         int do_boxes;
261         int page_flipping;
262
263         u32 color_fmt;
264         unsigned int front_offset;
265         unsigned int front_pitch;
266         unsigned int back_offset;
267         unsigned int back_pitch;
268
269         u32 depth_fmt;
270         unsigned int depth_offset;
271         unsigned int depth_pitch;
272
273         u32 front_pitch_offset;
274         u32 back_pitch_offset;
275         u32 depth_pitch_offset;
276
277         drm_radeon_depth_clear_t depth_clear;
278
279         unsigned long ring_offset;
280         unsigned long ring_rptr_offset;
281         unsigned long buffers_offset;
282         unsigned long gart_textures_offset;
283
284         drm_local_map_t *sarea;
285         drm_local_map_t *mmio;
286         drm_local_map_t *cp_ring;
287         drm_local_map_t *ring_rptr;
288         drm_local_map_t *gart_textures;
289
290         struct mem_block *gart_heap;
291         struct mem_block *fb_heap;
292
293         /* SW interrupt */
294         wait_queue_head_t swi_queue;
295         atomic_t swi_emitted;
296         int vblank_crtc;
297         uint32_t irq_enable_reg;
298         int irq_enabled;
299
300         struct radeon_surface surfaces[RADEON_MAX_SURFACES];
301         struct radeon_virt_surface virt_surfaces[2 * RADEON_MAX_SURFACES];
302
303         unsigned long pcigart_offset;
304         unsigned int pcigart_offset_set;
305         struct drm_ati_pcigart_info gart_info;
306
307         u32 scratch_ages[5];
308
309         unsigned int crtc_last_cnt;
310         unsigned int crtc2_last_cnt;
311
312         /* starting from here on, data is preserved accross an open */
313         uint32_t flags;         /* see radeon_chip_flags */
314         unsigned long fb_aper_offset;
315
316 } drm_radeon_private_t;
317
318 typedef struct drm_radeon_buf_priv {
319         u32 age;
320 } drm_radeon_buf_priv_t;
321
322 typedef struct drm_radeon_kcmd_buffer {
323         int bufsz;
324         char *buf;
325         int nbox;
326         struct drm_clip_rect __user *boxes;
327 } drm_radeon_kcmd_buffer_t;
328
329 extern int radeon_no_wb;
330 extern struct drm_ioctl_desc radeon_ioctls[];
331 extern int radeon_max_ioctl;
332
333 /* Check whether the given hardware address is inside the framebuffer or the
334  * GART area.
335  */
336 static __inline__ int radeon_check_offset(drm_radeon_private_t *dev_priv,
337                                           u64 off)
338 {
339         u32 fb_start = dev_priv->fb_location;
340         u32 fb_end = fb_start + dev_priv->fb_size - 1;
341         u32 gart_start = dev_priv->gart_vm_start;
342         u32 gart_end = gart_start + dev_priv->gart_size - 1;
343
344         return ((off >= fb_start && off <= fb_end) ||
345                 (off >= gart_start && off <= gart_end));
346 }
347
348                                 /* radeon_cp.c */
349 extern int radeon_cp_init(struct drm_device *dev, void *data, struct drm_file *file_priv);
350 extern int radeon_cp_start(struct drm_device *dev, void *data, struct drm_file *file_priv);
351 extern int radeon_cp_stop(struct drm_device *dev, void *data, struct drm_file *file_priv);
352 extern int radeon_cp_reset(struct drm_device *dev, void *data, struct drm_file *file_priv);
353 extern int radeon_cp_idle(struct drm_device *dev, void *data, struct drm_file *file_priv);
354 extern int radeon_cp_resume(struct drm_device *dev, void *data, struct drm_file *file_priv);
355 extern int radeon_engine_reset(struct drm_device *dev, void *data, struct drm_file *file_priv);
356 extern int radeon_fullscreen(struct drm_device *dev, void *data, struct drm_file *file_priv);
357 extern int radeon_cp_buffers(struct drm_device *dev, void *data, struct drm_file *file_priv);
358 extern u32 radeon_read_fb_location(drm_radeon_private_t *dev_priv);
359
360 extern void radeon_freelist_reset(struct drm_device * dev);
361 extern struct drm_buf *radeon_freelist_get(struct drm_device * dev);
362
363 extern int radeon_wait_ring(drm_radeon_private_t * dev_priv, int n);
364
365 extern int radeon_do_cp_idle(drm_radeon_private_t * dev_priv);
366
367 extern int radeon_mem_alloc(struct drm_device *dev, void *data, struct drm_file *file_priv);
368 extern int radeon_mem_free(struct drm_device *dev, void *data, struct drm_file *file_priv);
369 extern int radeon_mem_init_heap(struct drm_device *dev, void *data, struct drm_file *file_priv);
370 extern void radeon_mem_takedown(struct mem_block **heap);
371 extern void radeon_mem_release(struct drm_file *file_priv,
372                                struct mem_block *heap);
373
374                                 /* radeon_irq.c */
375 extern int radeon_irq_emit(struct drm_device *dev, void *data, struct drm_file *file_priv);
376 extern int radeon_irq_wait(struct drm_device *dev, void *data, struct drm_file *file_priv);
377
378 extern void radeon_do_release(struct drm_device * dev);
379 extern u32 radeon_get_vblank_counter(struct drm_device *dev, int crtc);
380 extern int radeon_enable_vblank(struct drm_device *dev, int crtc);
381 extern void radeon_disable_vblank(struct drm_device *dev, int crtc);
382 extern void radeon_do_release(struct drm_device * dev);
383 extern irqreturn_t radeon_driver_irq_handler(DRM_IRQ_ARGS);
384 extern void radeon_driver_irq_preinstall(struct drm_device * dev);
385 extern int radeon_driver_irq_postinstall(struct drm_device * dev);
386 extern void radeon_driver_irq_uninstall(struct drm_device * dev);
387 extern int radeon_vblank_crtc_get(struct drm_device *dev);
388 extern int radeon_vblank_crtc_set(struct drm_device *dev, int64_t value);
389
390 extern int radeon_driver_load(struct drm_device *dev, unsigned long flags);
391 extern int radeon_driver_unload(struct drm_device *dev);
392 extern int radeon_driver_firstopen(struct drm_device *dev);
393 extern void radeon_driver_preclose(struct drm_device * dev,
394                                    struct drm_file *file_priv);
395 extern void radeon_driver_postclose(struct drm_device * dev,
396                                     struct drm_file *file_priv);
397 extern void radeon_driver_lastclose(struct drm_device * dev);
398 extern int radeon_driver_open(struct drm_device * dev,
399                               struct drm_file * file_priv);
400 extern long radeon_compat_ioctl(struct file *filp, unsigned int cmd,
401                                          unsigned long arg);
402
403 /* r300_cmdbuf.c */
404 extern void r300_init_reg_flags(struct drm_device *dev);
405
406 extern int r300_do_cp_cmdbuf(struct drm_device *dev,
407                              struct drm_file *file_priv,
408                              drm_radeon_kcmd_buffer_t *cmdbuf);
409
410 /* Flags for stats.boxes
411  */
412 #define RADEON_BOX_DMA_IDLE      0x1
413 #define RADEON_BOX_RING_FULL     0x2
414 #define RADEON_BOX_FLIP          0x4
415 #define RADEON_BOX_WAIT_IDLE     0x8
416 #define RADEON_BOX_TEXTURE_LOAD  0x10
417
418 /* Register definitions, register access macros and drmAddMap constants
419  * for Radeon kernel driver.
420  */
421 #define RADEON_AGP_COMMAND              0x0f60
422 #define RADEON_AGP_COMMAND_PCI_CONFIG   0x0060  /* offset in PCI config */
423 #       define RADEON_AGP_ENABLE            (1<<8)
424 #define RADEON_AUX_SCISSOR_CNTL         0x26f0
425 #       define RADEON_EXCLUSIVE_SCISSOR_0       (1 << 24)
426 #       define RADEON_EXCLUSIVE_SCISSOR_1       (1 << 25)
427 #       define RADEON_EXCLUSIVE_SCISSOR_2       (1 << 26)
428 #       define RADEON_SCISSOR_0_ENABLE          (1 << 28)
429 #       define RADEON_SCISSOR_1_ENABLE          (1 << 29)
430 #       define RADEON_SCISSOR_2_ENABLE          (1 << 30)
431
432 #define RADEON_BUS_CNTL                 0x0030
433 #       define RADEON_BUS_MASTER_DIS            (1 << 6)
434
435 #define RADEON_CLOCK_CNTL_DATA          0x000c
436 #       define RADEON_PLL_WR_EN                 (1 << 7)
437 #define RADEON_CLOCK_CNTL_INDEX         0x0008
438 #define RADEON_CONFIG_APER_SIZE         0x0108
439 #define RADEON_CONFIG_MEMSIZE           0x00f8
440 #define RADEON_CRTC_OFFSET              0x0224
441 #define RADEON_CRTC_OFFSET_CNTL         0x0228
442 #       define RADEON_CRTC_TILE_EN              (1 << 15)
443 #       define RADEON_CRTC_OFFSET_FLIP_CNTL     (1 << 16)
444 #define RADEON_CRTC2_OFFSET             0x0324
445 #define RADEON_CRTC2_OFFSET_CNTL        0x0328
446
447 #define RADEON_PCIE_INDEX               0x0030
448 #define RADEON_PCIE_DATA                0x0034
449 #define RADEON_PCIE_TX_GART_CNTL        0x10
450 #       define RADEON_PCIE_TX_GART_EN           (1 << 0)
451 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_PASS_THRU (0 << 1)
452 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_CLAMP_LO  (1 << 1)
453 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_DISCARD   (3 << 1)
454 #       define RADEON_PCIE_TX_GART_MODE_32_128_CACHE    (0 << 3)
455 #       define RADEON_PCIE_TX_GART_MODE_8_4_128_CACHE   (1 << 3)
456 #       define RADEON_PCIE_TX_GART_CHK_RW_VALID_EN      (1 << 5)
457 #       define RADEON_PCIE_TX_GART_INVALIDATE_TLB       (1 << 8)
458 #define RADEON_PCIE_TX_DISCARD_RD_ADDR_LO 0x11
459 #define RADEON_PCIE_TX_DISCARD_RD_ADDR_HI 0x12
460 #define RADEON_PCIE_TX_GART_BASE        0x13
461 #define RADEON_PCIE_TX_GART_START_LO    0x14
462 #define RADEON_PCIE_TX_GART_START_HI    0x15
463 #define RADEON_PCIE_TX_GART_END_LO      0x16
464 #define RADEON_PCIE_TX_GART_END_HI      0x17
465
466 #define RS400_NB_MC_INDEX               0x168
467 #       define RS400_NB_MC_IND_WR_EN    (1 << 8)
468 #define RS400_NB_MC_DATA                0x16c
469
470 #define RS690_MC_INDEX                  0x78
471 #   define RS690_MC_INDEX_MASK          0x1ff
472 #   define RS690_MC_INDEX_WR_EN         (1 << 9)
473 #   define RS690_MC_INDEX_WR_ACK        0x7f
474 #define RS690_MC_DATA                   0x7c
475
476 /* MC indirect registers */
477 #define RS400_MC_MISC_CNTL              0x18
478 #       define RS400_DISABLE_GTW        (1 << 1)
479 /* switch between MCIND GART and MM GART registers. 0 = mmgart, 1 = mcind gart */
480 #       define RS400_GART_INDEX_REG_EN  (1 << 12)
481 #       define RS690_BLOCK_GFX_D3_EN    (1 << 14)
482 #define RS400_K8_FB_LOCATION            0x1e
483 #define RS400_GART_FEATURE_ID           0x2b
484 #       define RS400_HANG_EN            (1 << 11)
485 #       define RS400_TLB_ENABLE         (1 << 18)
486 #       define RS400_P2P_ENABLE         (1 << 19)
487 #       define RS400_GTW_LAC_EN         (1 << 25)
488 #       define RS400_2LEVEL_GART        (0 << 30)
489 #       define RS400_1LEVEL_GART        (1 << 30)
490 #       define RS400_PDC_EN             (1 << 31)
491 #define RS400_GART_BASE                 0x2c
492 #define RS400_GART_CACHE_CNTRL          0x2e
493 #       define RS400_GART_CACHE_INVALIDATE (1 << 0) /* wait for it to clear */
494 #define RS400_AGP_ADDRESS_SPACE_SIZE    0x38
495 #       define RS400_GART_EN            (1 << 0)
496 #       define RS400_VA_SIZE_32MB       (0 << 1)
497 #       define RS400_VA_SIZE_64MB       (1 << 1)
498 #       define RS400_VA_SIZE_128MB      (2 << 1)
499 #       define RS400_VA_SIZE_256MB      (3 << 1)
500 #       define RS400_VA_SIZE_512MB      (4 << 1)
501 #       define RS400_VA_SIZE_1GB        (5 << 1)
502 #       define RS400_VA_SIZE_2GB        (6 << 1)
503 #define RS400_AGP_MODE_CNTL             0x39
504 #       define RS400_POST_GART_Q_SIZE   (1 << 18)
505 #       define RS400_NONGART_SNOOP      (1 << 19)
506 #       define RS400_AGP_RD_BUF_SIZE    (1 << 20)
507 #       define RS400_REQ_TYPE_SNOOP_SHIFT 22
508 #       define RS400_REQ_TYPE_SNOOP_MASK  0x3
509 #       define RS400_REQ_TYPE_SNOOP_DIS (1 << 24)
510 #define RS400_MC_MISC_UMA_CNTL          0x5f
511 #define RS400_MC_MCLK_CNTL              0x7a
512 #define RS400_MC_UMA_DUALCH_CNTL        0x86
513
514 #define RS690_MC_FB_LOCATION            0x100
515 #define RS690_MC_AGP_LOCATION           0x101
516 #define RS690_MC_AGP_BASE               0x102
517 #define RS690_MC_AGP_BASE_2             0x103
518
519 #define R520_MC_IND_INDEX 0x70
520 #define R520_MC_IND_WR_EN (1 << 24)
521 #define R520_MC_IND_DATA  0x74
522
523 #define RV515_MC_FB_LOCATION 0x01
524 #define RV515_MC_AGP_LOCATION 0x02
525
526 #define R520_MC_FB_LOCATION 0x04
527 #define R520_MC_AGP_LOCATION 0x05
528
529 #define RADEON_MPP_TB_CONFIG            0x01c0
530 #define RADEON_MEM_CNTL                 0x0140
531 #define RADEON_MEM_SDRAM_MODE_REG       0x0158
532 #define RADEON_AGP_BASE_2               0x015c /* r200+ only */
533 #define RS400_AGP_BASE_2                0x0164
534 #define RADEON_AGP_BASE                 0x0170
535
536 #define RADEON_RB3D_COLOROFFSET         0x1c40
537 #define RADEON_RB3D_COLORPITCH          0x1c48
538
539 #define RADEON_SRC_X_Y                  0x1590
540
541 #define RADEON_DP_GUI_MASTER_CNTL       0x146c
542 #       define RADEON_GMC_SRC_PITCH_OFFSET_CNTL (1 << 0)
543 #       define RADEON_GMC_DST_PITCH_OFFSET_CNTL (1 << 1)
544 #       define RADEON_GMC_BRUSH_SOLID_COLOR     (13 << 4)
545 #       define RADEON_GMC_BRUSH_NONE            (15 << 4)
546 #       define RADEON_GMC_DST_16BPP             (4 << 8)
547 #       define RADEON_GMC_DST_24BPP             (5 << 8)
548 #       define RADEON_GMC_DST_32BPP             (6 << 8)
549 #       define RADEON_GMC_DST_DATATYPE_SHIFT    8
550 #       define RADEON_GMC_SRC_DATATYPE_COLOR    (3 << 12)
551 #       define RADEON_DP_SRC_SOURCE_MEMORY      (2 << 24)
552 #       define RADEON_DP_SRC_SOURCE_HOST_DATA   (3 << 24)
553 #       define RADEON_GMC_CLR_CMP_CNTL_DIS      (1 << 28)
554 #       define RADEON_GMC_WR_MSK_DIS            (1 << 30)
555 #       define RADEON_ROP3_S                    0x00cc0000
556 #       define RADEON_ROP3_P                    0x00f00000
557 #define RADEON_DP_WRITE_MASK            0x16cc
558 #define RADEON_SRC_PITCH_OFFSET         0x1428
559 #define RADEON_DST_PITCH_OFFSET         0x142c
560 #define RADEON_DST_PITCH_OFFSET_C       0x1c80
561 #       define RADEON_DST_TILE_LINEAR           (0 << 30)
562 #       define RADEON_DST_TILE_MACRO            (1 << 30)
563 #       define RADEON_DST_TILE_MICRO            (2 << 30)
564 #       define RADEON_DST_TILE_BOTH             (3 << 30)
565
566 #define RADEON_SCRATCH_REG0             0x15e0
567 #define RADEON_SCRATCH_REG1             0x15e4
568 #define RADEON_SCRATCH_REG2             0x15e8
569 #define RADEON_SCRATCH_REG3             0x15ec
570 #define RADEON_SCRATCH_REG4             0x15f0
571 #define RADEON_SCRATCH_REG5             0x15f4
572 #define RADEON_SCRATCH_UMSK             0x0770
573 #define RADEON_SCRATCH_ADDR             0x0774
574
575 #define RADEON_SCRATCHOFF( x )          (RADEON_SCRATCH_REG_OFFSET + 4*(x))
576
577 #define GET_SCRATCH( x )        (dev_priv->writeback_works                      \
578                                 ? DRM_READ32( dev_priv->ring_rptr, RADEON_SCRATCHOFF(x) ) \
579                                 : RADEON_READ( RADEON_SCRATCH_REG0 + 4*(x) ) )
580
581 #define RADEON_CRTC_CRNT_FRAME 0x0214
582 #define RADEON_CRTC2_CRNT_FRAME 0x0314
583
584 #define RADEON_CRTC_STATUS              0x005c
585 #define RADEON_CRTC2_STATUS             0x03fc
586
587 #define RADEON_GEN_INT_CNTL             0x0040
588 #       define RADEON_CRTC_VBLANK_MASK          (1 << 0)
589 #       define RADEON_CRTC2_VBLANK_MASK         (1 << 9)
590 #       define RADEON_GUI_IDLE_INT_ENABLE       (1 << 19)
591 #       define RADEON_SW_INT_ENABLE             (1 << 25)
592
593 #define RADEON_GEN_INT_STATUS           0x0044
594 #       define RADEON_CRTC_VBLANK_STAT          (1 << 0)
595 #       define RADEON_CRTC_VBLANK_STAT_ACK      (1 << 0)
596 #       define RADEON_CRTC2_VBLANK_STAT         (1 << 9)
597 #       define RADEON_CRTC2_VBLANK_STAT_ACK     (1 << 9)
598 #       define RADEON_GUI_IDLE_INT_TEST_ACK     (1 << 19)
599 #       define RADEON_SW_INT_TEST               (1 << 25)
600 #       define RADEON_SW_INT_TEST_ACK           (1 << 25)
601 #       define RADEON_SW_INT_FIRE               (1 << 26)
602
603 #define RADEON_HOST_PATH_CNTL           0x0130
604 #       define RADEON_HDP_SOFT_RESET            (1 << 26)
605 #       define RADEON_HDP_WC_TIMEOUT_MASK       (7 << 28)
606 #       define RADEON_HDP_WC_TIMEOUT_28BCLK     (7 << 28)
607
608 #define RADEON_ISYNC_CNTL               0x1724
609 #       define RADEON_ISYNC_ANY2D_IDLE3D        (1 << 0)
610 #       define RADEON_ISYNC_ANY3D_IDLE2D        (1 << 1)
611 #       define RADEON_ISYNC_TRIG2D_IDLE3D       (1 << 2)
612 #       define RADEON_ISYNC_TRIG3D_IDLE2D       (1 << 3)
613 #       define RADEON_ISYNC_WAIT_IDLEGUI        (1 << 4)
614 #       define RADEON_ISYNC_CPSCRATCH_IDLEGUI   (1 << 5)
615
616 #define RADEON_RBBM_GUICNTL             0x172c
617 #       define RADEON_HOST_DATA_SWAP_NONE       (0 << 0)
618 #       define RADEON_HOST_DATA_SWAP_16BIT      (1 << 0)
619 #       define RADEON_HOST_DATA_SWAP_32BIT      (2 << 0)
620 #       define RADEON_HOST_DATA_SWAP_HDW        (3 << 0)
621
622 #define RADEON_MC_AGP_LOCATION          0x014c
623 #define RADEON_MC_FB_LOCATION           0x0148
624 #define RADEON_MCLK_CNTL                0x0012
625 #       define RADEON_FORCEON_MCLKA             (1 << 16)
626 #       define RADEON_FORCEON_MCLKB             (1 << 17)
627 #       define RADEON_FORCEON_YCLKA             (1 << 18)
628 #       define RADEON_FORCEON_YCLKB             (1 << 19)
629 #       define RADEON_FORCEON_MC                (1 << 20)
630 #       define RADEON_FORCEON_AIC               (1 << 21)
631
632 #define RADEON_PP_BORDER_COLOR_0        0x1d40
633 #define RADEON_PP_BORDER_COLOR_1        0x1d44
634 #define RADEON_PP_BORDER_COLOR_2        0x1d48
635 #define RADEON_PP_CNTL                  0x1c38
636 #       define RADEON_SCISSOR_ENABLE            (1 <<  1)
637 #define RADEON_PP_LUM_MATRIX            0x1d00
638 #define RADEON_PP_MISC                  0x1c14
639 #define RADEON_PP_ROT_MATRIX_0          0x1d58
640 #define RADEON_PP_TXFILTER_0            0x1c54
641 #define RADEON_PP_TXOFFSET_0            0x1c5c
642 #define RADEON_PP_TXFILTER_1            0x1c6c
643 #define RADEON_PP_TXFILTER_2            0x1c84
644
645 #define RADEON_RB2D_DSTCACHE_CTLSTAT    0x342c
646 #       define RADEON_RB2D_DC_FLUSH             (3 << 0)
647 #       define RADEON_RB2D_DC_FREE              (3 << 2)
648 #       define RADEON_RB2D_DC_FLUSH_ALL         0xf
649 #       define RADEON_RB2D_DC_BUSY              (1 << 31)
650 #define RADEON_RB3D_CNTL                0x1c3c
651 #       define RADEON_ALPHA_BLEND_ENABLE        (1 << 0)
652 #       define RADEON_PLANE_MASK_ENABLE         (1 << 1)
653 #       define RADEON_DITHER_ENABLE             (1 << 2)
654 #       define RADEON_ROUND_ENABLE              (1 << 3)
655 #       define RADEON_SCALE_DITHER_ENABLE       (1 << 4)
656 #       define RADEON_DITHER_INIT               (1 << 5)
657 #       define RADEON_ROP_ENABLE                (1 << 6)
658 #       define RADEON_STENCIL_ENABLE            (1 << 7)
659 #       define RADEON_Z_ENABLE                  (1 << 8)
660 #       define RADEON_ZBLOCK16                  (1 << 15)
661 #define RADEON_RB3D_DEPTHOFFSET         0x1c24
662 #define RADEON_RB3D_DEPTHCLEARVALUE     0x3230
663 #define RADEON_RB3D_DEPTHPITCH          0x1c28
664 #define RADEON_RB3D_PLANEMASK           0x1d84
665 #define RADEON_RB3D_STENCILREFMASK      0x1d7c
666 #define RADEON_RB3D_ZCACHE_MODE         0x3250
667 #define RADEON_RB3D_ZCACHE_CTLSTAT      0x3254
668 #       define RADEON_RB3D_ZC_FLUSH             (1 << 0)
669 #       define RADEON_RB3D_ZC_FREE              (1 << 2)
670 #       define RADEON_RB3D_ZC_FLUSH_ALL         0x5
671 #       define RADEON_RB3D_ZC_BUSY              (1 << 31)
672 #define RADEON_RB3D_DSTCACHE_CTLSTAT            0x325c
673 #       define RADEON_RB3D_DC_FLUSH             (3 << 0)
674 #       define RADEON_RB3D_DC_FREE              (3 << 2)
675 #       define RADEON_RB3D_DC_FLUSH_ALL         0xf
676 #       define RADEON_RB3D_DC_BUSY              (1 << 31)
677 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
678 #       define RADEON_Z_TEST_MASK               (7 << 4)
679 #       define RADEON_Z_TEST_ALWAYS             (7 << 4)
680 #       define RADEON_Z_HIERARCHY_ENABLE        (1 << 8)
681 #       define RADEON_STENCIL_TEST_ALWAYS       (7 << 12)
682 #       define RADEON_STENCIL_S_FAIL_REPLACE    (2 << 16)
683 #       define RADEON_STENCIL_ZPASS_REPLACE     (2 << 20)
684 #       define RADEON_STENCIL_ZFAIL_REPLACE     (2 << 24)
685 #       define RADEON_Z_COMPRESSION_ENABLE      (1 << 28)
686 #       define RADEON_FORCE_Z_DIRTY             (1 << 29)
687 #       define RADEON_Z_WRITE_ENABLE            (1 << 30)
688 #       define RADEON_Z_DECOMPRESSION_ENABLE    (1 << 31)
689 #define RADEON_RBBM_SOFT_RESET          0x00f0
690 #       define RADEON_SOFT_RESET_CP             (1 <<  0)
691 #       define RADEON_SOFT_RESET_HI             (1 <<  1)
692 #       define RADEON_SOFT_RESET_SE             (1 <<  2)
693 #       define RADEON_SOFT_RESET_RE             (1 <<  3)
694 #       define RADEON_SOFT_RESET_PP             (1 <<  4)
695 #       define RADEON_SOFT_RESET_E2             (1 <<  5)
696 #       define RADEON_SOFT_RESET_RB             (1 <<  6)
697 #       define RADEON_SOFT_RESET_HDP            (1 <<  7)
698 /*
699  *   6:0  Available slots in the FIFO
700  *   8    Host Interface active
701  *   9    CP request active
702  *   10   FIFO request active
703  *   11   Host Interface retry active
704  *   12   CP retry active
705  *   13   FIFO retry active
706  *   14   FIFO pipeline busy
707  *   15   Event engine busy
708  *   16   CP command stream busy
709  *   17   2D engine busy
710  *   18   2D portion of render backend busy
711  *   20   3D setup engine busy
712  *   26   GA engine busy
713  *   27   CBA 2D engine busy
714  *   31   2D engine busy or 3D engine busy or FIFO not empty or CP busy or
715  *           command stream queue not empty or Ring Buffer not empty
716  */
717 #define RADEON_RBBM_STATUS              0x0e40
718 /* Same as the previous RADEON_RBBM_STATUS; this is a mirror of that register.  */
719 /* #define RADEON_RBBM_STATUS           0x1740 */
720 /* bits 6:0 are dword slots available in the cmd fifo */
721 #       define RADEON_RBBM_FIFOCNT_MASK         0x007f
722 #       define RADEON_HIRQ_ON_RBB       (1 <<  8)
723 #       define RADEON_CPRQ_ON_RBB       (1 <<  9)
724 #       define RADEON_CFRQ_ON_RBB       (1 << 10)
725 #       define RADEON_HIRQ_IN_RTBUF     (1 << 11)
726 #       define RADEON_CPRQ_IN_RTBUF     (1 << 12)
727 #       define RADEON_CFRQ_IN_RTBUF     (1 << 13)
728 #       define RADEON_PIPE_BUSY         (1 << 14)
729 #       define RADEON_ENG_EV_BUSY       (1 << 15)
730 #       define RADEON_CP_CMDSTRM_BUSY   (1 << 16)
731 #       define RADEON_E2_BUSY           (1 << 17)
732 #       define RADEON_RB2D_BUSY         (1 << 18)
733 #       define RADEON_RB3D_BUSY         (1 << 19) /* not used on r300 */
734 #       define RADEON_VAP_BUSY          (1 << 20)
735 #       define RADEON_RE_BUSY           (1 << 21) /* not used on r300 */
736 #       define RADEON_TAM_BUSY          (1 << 22) /* not used on r300 */
737 #       define RADEON_TDM_BUSY          (1 << 23) /* not used on r300 */
738 #       define RADEON_PB_BUSY           (1 << 24) /* not used on r300 */
739 #       define RADEON_TIM_BUSY          (1 << 25) /* not used on r300 */
740 #       define RADEON_GA_BUSY           (1 << 26)
741 #       define RADEON_CBA2D_BUSY        (1 << 27)
742 #       define RADEON_RBBM_ACTIVE       (1 << 31)
743 #define RADEON_RE_LINE_PATTERN          0x1cd0
744 #define RADEON_RE_MISC                  0x26c4
745 #define RADEON_RE_TOP_LEFT              0x26c0
746 #define RADEON_RE_WIDTH_HEIGHT          0x1c44
747 #define RADEON_RE_STIPPLE_ADDR          0x1cc8
748 #define RADEON_RE_STIPPLE_DATA          0x1ccc
749
750 #define RADEON_SCISSOR_TL_0             0x1cd8
751 #define RADEON_SCISSOR_BR_0             0x1cdc
752 #define RADEON_SCISSOR_TL_1             0x1ce0
753 #define RADEON_SCISSOR_BR_1             0x1ce4
754 #define RADEON_SCISSOR_TL_2             0x1ce8
755 #define RADEON_SCISSOR_BR_2             0x1cec
756 #define RADEON_SE_COORD_FMT             0x1c50
757 #define RADEON_SE_CNTL                  0x1c4c
758 #       define RADEON_FFACE_CULL_CW             (0 << 0)
759 #       define RADEON_BFACE_SOLID               (3 << 1)
760 #       define RADEON_FFACE_SOLID               (3 << 3)
761 #       define RADEON_FLAT_SHADE_VTX_LAST       (3 << 6)
762 #       define RADEON_DIFFUSE_SHADE_FLAT        (1 << 8)
763 #       define RADEON_DIFFUSE_SHADE_GOURAUD     (2 << 8)
764 #       define RADEON_ALPHA_SHADE_FLAT          (1 << 10)
765 #       define RADEON_ALPHA_SHADE_GOURAUD       (2 << 10)
766 #       define RADEON_SPECULAR_SHADE_FLAT       (1 << 12)
767 #       define RADEON_SPECULAR_SHADE_GOURAUD    (2 << 12)
768 #       define RADEON_FOG_SHADE_FLAT            (1 << 14)
769 #       define RADEON_FOG_SHADE_GOURAUD         (2 << 14)
770 #       define RADEON_VPORT_XY_XFORM_ENABLE     (1 << 24)
771 #       define RADEON_VPORT_Z_XFORM_ENABLE      (1 << 25)
772 #       define RADEON_VTX_PIX_CENTER_OGL        (1 << 27)
773 #       define RADEON_ROUND_MODE_TRUNC          (0 << 28)
774 #       define RADEON_ROUND_PREC_8TH_PIX        (1 << 30)
775 #define RADEON_SE_CNTL_STATUS           0x2140
776 #define RADEON_SE_LINE_WIDTH            0x1db8
777 #define RADEON_SE_VPORT_XSCALE          0x1d98
778 #define RADEON_SE_ZBIAS_FACTOR          0x1db0
779 #define RADEON_SE_TCL_MATERIAL_EMMISSIVE_RED 0x2210
780 #define RADEON_SE_TCL_OUTPUT_VTX_FMT         0x2254
781 #define RADEON_SE_TCL_VECTOR_INDX_REG        0x2200
782 #       define RADEON_VEC_INDX_OCTWORD_STRIDE_SHIFT  16
783 #       define RADEON_VEC_INDX_DWORD_COUNT_SHIFT     28
784 #define RADEON_SE_TCL_VECTOR_DATA_REG       0x2204
785 #define RADEON_SE_TCL_SCALAR_INDX_REG       0x2208
786 #       define RADEON_SCAL_INDX_DWORD_STRIDE_SHIFT  16
787 #define RADEON_SE_TCL_SCALAR_DATA_REG       0x220C
788 #define RADEON_SURFACE_ACCESS_FLAGS     0x0bf8
789 #define RADEON_SURFACE_ACCESS_CLR       0x0bfc
790 #define RADEON_SURFACE_CNTL             0x0b00
791 #       define RADEON_SURF_TRANSLATION_DIS      (1 << 8)
792 #       define RADEON_NONSURF_AP0_SWP_MASK      (3 << 20)
793 #       define RADEON_NONSURF_AP0_SWP_LITTLE    (0 << 20)
794 #       define RADEON_NONSURF_AP0_SWP_BIG16     (1 << 20)
795 #       define RADEON_NONSURF_AP0_SWP_BIG32     (2 << 20)
796 #       define RADEON_NONSURF_AP1_SWP_MASK      (3 << 22)
797 #       define RADEON_NONSURF_AP1_SWP_LITTLE    (0 << 22)
798 #       define RADEON_NONSURF_AP1_SWP_BIG16     (1 << 22)
799 #       define RADEON_NONSURF_AP1_SWP_BIG32     (2 << 22)
800 #define RADEON_SURFACE0_INFO            0x0b0c
801 #       define RADEON_SURF_PITCHSEL_MASK        (0x1ff << 0)
802 #       define RADEON_SURF_TILE_MODE_MASK       (3 << 16)
803 #       define RADEON_SURF_TILE_MODE_MACRO      (0 << 16)
804 #       define RADEON_SURF_TILE_MODE_MICRO      (1 << 16)
805 #       define RADEON_SURF_TILE_MODE_32BIT_Z    (2 << 16)
806 #       define RADEON_SURF_TILE_MODE_16BIT_Z    (3 << 16)
807 #define RADEON_SURFACE0_LOWER_BOUND     0x0b04
808 #define RADEON_SURFACE0_UPPER_BOUND     0x0b08
809 #       define RADEON_SURF_ADDRESS_FIXED_MASK   (0x3ff << 0)
810 #define RADEON_SURFACE1_INFO            0x0b1c
811 #define RADEON_SURFACE1_LOWER_BOUND     0x0b14
812 #define RADEON_SURFACE1_UPPER_BOUND     0x0b18
813 #define RADEON_SURFACE2_INFO            0x0b2c
814 #define RADEON_SURFACE2_LOWER_BOUND     0x0b24
815 #define RADEON_SURFACE2_UPPER_BOUND     0x0b28
816 #define RADEON_SURFACE3_INFO            0x0b3c
817 #define RADEON_SURFACE3_LOWER_BOUND     0x0b34
818 #define RADEON_SURFACE3_UPPER_BOUND     0x0b38
819 #define RADEON_SURFACE4_INFO            0x0b4c
820 #define RADEON_SURFACE4_LOWER_BOUND     0x0b44
821 #define RADEON_SURFACE4_UPPER_BOUND     0x0b48
822 #define RADEON_SURFACE5_INFO            0x0b5c
823 #define RADEON_SURFACE5_LOWER_BOUND     0x0b54
824 #define RADEON_SURFACE5_UPPER_BOUND     0x0b58
825 #define RADEON_SURFACE6_INFO            0x0b6c
826 #define RADEON_SURFACE6_LOWER_BOUND     0x0b64
827 #define RADEON_SURFACE6_UPPER_BOUND     0x0b68
828 #define RADEON_SURFACE7_INFO            0x0b7c
829 #define RADEON_SURFACE7_LOWER_BOUND     0x0b74
830 #define RADEON_SURFACE7_UPPER_BOUND     0x0b78
831 #define RADEON_SW_SEMAPHORE             0x013c
832
833 #define RADEON_WAIT_UNTIL               0x1720
834 #       define RADEON_WAIT_CRTC_PFLIP           (1 << 0)
835 #       define RADEON_WAIT_2D_IDLE              (1 << 14)
836 #       define RADEON_WAIT_3D_IDLE              (1 << 15)
837 #       define RADEON_WAIT_2D_IDLECLEAN         (1 << 16)
838 #       define RADEON_WAIT_3D_IDLECLEAN         (1 << 17)
839 #       define RADEON_WAIT_HOST_IDLECLEAN       (1 << 18)
840
841 #define RADEON_RB3D_ZMASKOFFSET         0x3234
842 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
843 #       define RADEON_DEPTH_FORMAT_16BIT_INT_Z  (0 << 0)
844 #       define RADEON_DEPTH_FORMAT_24BIT_INT_Z  (2 << 0)
845
846 /* CP registers */
847 #define RADEON_CP_ME_RAM_ADDR           0x07d4
848 #define RADEON_CP_ME_RAM_RADDR          0x07d8
849 #define RADEON_CP_ME_RAM_DATAH          0x07dc
850 #define RADEON_CP_ME_RAM_DATAL          0x07e0
851
852 #define RADEON_CP_RB_BASE               0x0700
853 #define RADEON_CP_RB_CNTL               0x0704
854 #       define RADEON_BUF_SWAP_32BIT            (2 << 16)
855 #       define RADEON_RB_NO_UPDATE              (1 << 27)
856 #define RADEON_CP_RB_RPTR_ADDR          0x070c
857 #define RADEON_CP_RB_RPTR               0x0710
858 #define RADEON_CP_RB_WPTR               0x0714
859
860 #define RADEON_CP_RB_WPTR_DELAY         0x0718
861 #       define RADEON_PRE_WRITE_TIMER_SHIFT     0
862 #       define RADEON_PRE_WRITE_LIMIT_SHIFT     23
863
864 #define RADEON_CP_IB_BASE               0x0738
865
866 #define RADEON_CP_CSQ_CNTL              0x0740
867 #       define RADEON_CSQ_CNT_PRIMARY_MASK      (0xff << 0)
868 #       define RADEON_CSQ_PRIDIS_INDDIS         (0 << 28)
869 #       define RADEON_CSQ_PRIPIO_INDDIS         (1 << 28)
870 #       define RADEON_CSQ_PRIBM_INDDIS          (2 << 28)
871 #       define RADEON_CSQ_PRIPIO_INDBM          (3 << 28)
872 #       define RADEON_CSQ_PRIBM_INDBM           (4 << 28)
873 #       define RADEON_CSQ_PRIPIO_INDPIO         (15 << 28)
874
875 #define RADEON_AIC_CNTL                 0x01d0
876 #       define RADEON_PCIGART_TRANSLATE_EN      (1 << 0)
877 #define RADEON_AIC_STAT                 0x01d4
878 #define RADEON_AIC_PT_BASE              0x01d8
879 #define RADEON_AIC_LO_ADDR              0x01dc
880 #define RADEON_AIC_HI_ADDR              0x01e0
881 #define RADEON_AIC_TLB_ADDR             0x01e4
882 #define RADEON_AIC_TLB_DATA             0x01e8
883
884 /* CP command packets */
885 #define RADEON_CP_PACKET0               0x00000000
886 #       define RADEON_ONE_REG_WR                (1 << 15)
887 #define RADEON_CP_PACKET1               0x40000000
888 #define RADEON_CP_PACKET2               0x80000000
889 #define RADEON_CP_PACKET3               0xC0000000
890 #       define RADEON_CP_NOP                    0x00001000
891 #       define RADEON_CP_NEXT_CHAR              0x00001900
892 #       define RADEON_CP_PLY_NEXTSCAN           0x00001D00
893 #       define RADEON_CP_SET_SCISSORS           0x00001E00
894              /* GEN_INDX_PRIM is unsupported starting with R300 */
895 #       define RADEON_3D_RNDR_GEN_INDX_PRIM     0x00002300
896 #       define RADEON_WAIT_FOR_IDLE             0x00002600
897 #       define RADEON_3D_DRAW_VBUF              0x00002800
898 #       define RADEON_3D_DRAW_IMMD              0x00002900
899 #       define RADEON_3D_DRAW_INDX              0x00002A00
900 #       define RADEON_CP_LOAD_PALETTE           0x00002C00
901 #       define RADEON_3D_LOAD_VBPNTR            0x00002F00
902 #       define RADEON_MPEG_IDCT_MACROBLOCK      0x00003000
903 #       define RADEON_MPEG_IDCT_MACROBLOCK_REV  0x00003100
904 #       define RADEON_3D_CLEAR_ZMASK            0x00003200
905 #       define RADEON_CP_INDX_BUFFER            0x00003300
906 #       define RADEON_CP_3D_DRAW_VBUF_2         0x00003400
907 #       define RADEON_CP_3D_DRAW_IMMD_2         0x00003500
908 #       define RADEON_CP_3D_DRAW_INDX_2         0x00003600
909 #       define RADEON_3D_CLEAR_HIZ              0x00003700
910 #       define RADEON_CP_3D_CLEAR_CMASK         0x00003802
911 #       define RADEON_CNTL_HOSTDATA_BLT         0x00009400
912 #       define RADEON_CNTL_PAINT_MULTI          0x00009A00
913 #       define RADEON_CNTL_BITBLT_MULTI         0x00009B00
914 #       define RADEON_CNTL_SET_SCISSORS         0xC0001E00
915
916 #define RADEON_CP_PACKET_MASK           0xC0000000
917 #define RADEON_CP_PACKET_COUNT_MASK     0x3fff0000
918 #define RADEON_CP_PACKET0_REG_MASK      0x000007ff
919 #define RADEON_CP_PACKET1_REG0_MASK     0x000007ff
920 #define RADEON_CP_PACKET1_REG1_MASK     0x003ff800
921
922 #define RADEON_VTX_Z_PRESENT                    (1 << 31)
923 #define RADEON_VTX_PKCOLOR_PRESENT              (1 << 3)
924
925 #define RADEON_PRIM_TYPE_NONE                   (0 << 0)
926 #define RADEON_PRIM_TYPE_POINT                  (1 << 0)
927 #define RADEON_PRIM_TYPE_LINE                   (2 << 0)
928 #define RADEON_PRIM_TYPE_LINE_STRIP             (3 << 0)
929 #define RADEON_PRIM_TYPE_TRI_LIST               (4 << 0)
930 #define RADEON_PRIM_TYPE_TRI_FAN                (5 << 0)
931 #define RADEON_PRIM_TYPE_TRI_STRIP              (6 << 0)
932 #define RADEON_PRIM_TYPE_TRI_TYPE2              (7 << 0)
933 #define RADEON_PRIM_TYPE_RECT_LIST              (8 << 0)
934 #define RADEON_PRIM_TYPE_3VRT_POINT_LIST        (9 << 0)
935 #define RADEON_PRIM_TYPE_3VRT_LINE_LIST         (10 << 0)
936 #define RADEON_PRIM_TYPE_MASK                   0xf
937 #define RADEON_PRIM_WALK_IND                    (1 << 4)
938 #define RADEON_PRIM_WALK_LIST                   (2 << 4)
939 #define RADEON_PRIM_WALK_RING                   (3 << 4)
940 #define RADEON_COLOR_ORDER_BGRA                 (0 << 6)
941 #define RADEON_COLOR_ORDER_RGBA                 (1 << 6)
942 #define RADEON_MAOS_ENABLE                      (1 << 7)
943 #define RADEON_VTX_FMT_R128_MODE                (0 << 8)
944 #define RADEON_VTX_FMT_RADEON_MODE              (1 << 8)
945 #define RADEON_NUM_VERTICES_SHIFT               16
946
947 #define RADEON_COLOR_FORMAT_CI8         2
948 #define RADEON_COLOR_FORMAT_ARGB1555    3
949 #define RADEON_COLOR_FORMAT_RGB565      4
950 #define RADEON_COLOR_FORMAT_ARGB8888    6
951 #define RADEON_COLOR_FORMAT_RGB332      7
952 #define RADEON_COLOR_FORMAT_RGB8        9
953 #define RADEON_COLOR_FORMAT_ARGB4444    15
954
955 #define RADEON_TXFORMAT_I8              0
956 #define RADEON_TXFORMAT_AI88            1
957 #define RADEON_TXFORMAT_RGB332          2
958 #define RADEON_TXFORMAT_ARGB1555        3
959 #define RADEON_TXFORMAT_RGB565          4
960 #define RADEON_TXFORMAT_ARGB4444        5
961 #define RADEON_TXFORMAT_ARGB8888        6
962 #define RADEON_TXFORMAT_RGBA8888        7
963 #define RADEON_TXFORMAT_Y8              8
964 #define RADEON_TXFORMAT_VYUY422         10
965 #define RADEON_TXFORMAT_YVYU422         11
966 #define RADEON_TXFORMAT_DXT1            12
967 #define RADEON_TXFORMAT_DXT23           14
968 #define RADEON_TXFORMAT_DXT45           15
969
970 #define R200_PP_TXCBLEND_0                0x2f00
971 #define R200_PP_TXCBLEND_1                0x2f10
972 #define R200_PP_TXCBLEND_2                0x2f20
973 #define R200_PP_TXCBLEND_3                0x2f30
974 #define R200_PP_TXCBLEND_4                0x2f40
975 #define R200_PP_TXCBLEND_5                0x2f50
976 #define R200_PP_TXCBLEND_6                0x2f60
977 #define R200_PP_TXCBLEND_7                0x2f70
978 #define R200_SE_TCL_LIGHT_MODEL_CTL_0     0x2268
979 #define R200_PP_TFACTOR_0                 0x2ee0
980 #define R200_SE_VTX_FMT_0                 0x2088
981 #define R200_SE_VAP_CNTL                  0x2080
982 #define R200_SE_TCL_MATRIX_SEL_0          0x2230
983 #define R200_SE_TCL_TEX_PROC_CTL_2        0x22a8
984 #define R200_SE_TCL_UCP_VERT_BLEND_CTL    0x22c0
985 #define R200_PP_TXFILTER_5                0x2ca0
986 #define R200_PP_TXFILTER_4                0x2c80
987 #define R200_PP_TXFILTER_3                0x2c60
988 #define R200_PP_TXFILTER_2                0x2c40
989 #define R200_PP_TXFILTER_1                0x2c20
990 #define R200_PP_TXFILTER_0                0x2c00
991 #define R200_PP_TXOFFSET_5                0x2d78
992 #define R200_PP_TXOFFSET_4                0x2d60
993 #define R200_PP_TXOFFSET_3                0x2d48
994 #define R200_PP_TXOFFSET_2                0x2d30
995 #define R200_PP_TXOFFSET_1                0x2d18
996 #define R200_PP_TXOFFSET_0                0x2d00
997
998 #define R200_PP_CUBIC_FACES_0             0x2c18
999 #define R200_PP_CUBIC_FACES_1             0x2c38
1000 #define R200_PP_CUBIC_FACES_2             0x2c58
1001 #define R200_PP_CUBIC_FACES_3             0x2c78
1002 #define R200_PP_CUBIC_FACES_4             0x2c98
1003 #define R200_PP_CUBIC_FACES_5             0x2cb8
1004 #define R200_PP_CUBIC_OFFSET_F1_0         0x2d04
1005 #define R200_PP_CUBIC_OFFSET_F2_0         0x2d08
1006 #define R200_PP_CUBIC_OFFSET_F3_0         0x2d0c
1007 #define R200_PP_CUBIC_OFFSET_F4_0         0x2d10
1008 #define R200_PP_CUBIC_OFFSET_F5_0         0x2d14
1009 #define R200_PP_CUBIC_OFFSET_F1_1         0x2d1c
1010 #define R200_PP_CUBIC_OFFSET_F2_1         0x2d20
1011 #define R200_PP_CUBIC_OFFSET_F3_1         0x2d24
1012 #define R200_PP_CUBIC_OFFSET_F4_1         0x2d28
1013 #define R200_PP_CUBIC_OFFSET_F5_1         0x2d2c
1014 #define R200_PP_CUBIC_OFFSET_F1_2         0x2d34
1015 #define R200_PP_CUBIC_OFFSET_F2_2         0x2d38
1016 #define R200_PP_CUBIC_OFFSET_F3_2         0x2d3c
1017 #define R200_PP_CUBIC_OFFSET_F4_2         0x2d40
1018 #define R200_PP_CUBIC_OFFSET_F5_2         0x2d44
1019 #define R200_PP_CUBIC_OFFSET_F1_3         0x2d4c
1020 #define R200_PP_CUBIC_OFFSET_F2_3         0x2d50
1021 #define R200_PP_CUBIC_OFFSET_F3_3         0x2d54
1022 #define R200_PP_CUBIC_OFFSET_F4_3         0x2d58
1023 #define R200_PP_CUBIC_OFFSET_F5_3         0x2d5c
1024 #define R200_PP_CUBIC_OFFSET_F1_4         0x2d64
1025 #define R200_PP_CUBIC_OFFSET_F2_4         0x2d68
1026 #define R200_PP_CUBIC_OFFSET_F3_4         0x2d6c
1027 #define R200_PP_CUBIC_OFFSET_F4_4         0x2d70
1028 #define R200_PP_CUBIC_OFFSET_F5_4         0x2d74
1029 #define R200_PP_CUBIC_OFFSET_F1_5         0x2d7c
1030 #define R200_PP_CUBIC_OFFSET_F2_5         0x2d80
1031 #define R200_PP_CUBIC_OFFSET_F3_5         0x2d84
1032 #define R200_PP_CUBIC_OFFSET_F4_5         0x2d88
1033 #define R200_PP_CUBIC_OFFSET_F5_5         0x2d8c
1034
1035 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
1036 #define R200_SE_VTE_CNTL                  0x20b0
1037 #define R200_SE_TCL_OUTPUT_VTX_COMP_SEL   0x2250
1038 #define R200_PP_TAM_DEBUG3                0x2d9c
1039 #define R200_PP_CNTL_X                    0x2cc4
1040 #define R200_SE_VAP_CNTL_STATUS           0x2140
1041 #define R200_RE_SCISSOR_TL_0              0x1cd8
1042 #define R200_RE_SCISSOR_TL_1              0x1ce0
1043 #define R200_RE_SCISSOR_TL_2              0x1ce8
1044 #define R200_RB3D_DEPTHXY_OFFSET          0x1d60
1045 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
1046 #define R200_SE_VTX_STATE_CNTL            0x2180
1047 #define R200_RE_POINTSIZE                 0x2648
1048 #define R200_SE_TCL_INPUT_VTX_VECTOR_ADDR_0 0x2254
1049
1050 #define RADEON_PP_TEX_SIZE_0                0x1d04      /* NPOT */
1051 #define RADEON_PP_TEX_SIZE_1                0x1d0c
1052 #define RADEON_PP_TEX_SIZE_2                0x1d14
1053
1054 #define RADEON_PP_CUBIC_FACES_0             0x1d24
1055 #define RADEON_PP_CUBIC_FACES_1             0x1d28
1056 #define RADEON_PP_CUBIC_FACES_2             0x1d2c
1057 #define RADEON_PP_CUBIC_OFFSET_T0_0         0x1dd0      /* bits [31:5] */
1058 #define RADEON_PP_CUBIC_OFFSET_T1_0         0x1e00
1059 #define RADEON_PP_CUBIC_OFFSET_T2_0         0x1e14
1060
1061 #define RADEON_SE_TCL_STATE_FLUSH           0x2284
1062
1063 #define SE_VAP_CNTL__TCL_ENA_MASK                          0x00000001
1064 #define SE_VAP_CNTL__FORCE_W_TO_ONE_MASK                   0x00010000
1065 #define SE_VAP_CNTL__VF_MAX_VTX_NUM__SHIFT                 0x00000012
1066 #define SE_VTE_CNTL__VTX_XY_FMT_MASK                       0x00000100
1067 #define SE_VTE_CNTL__VTX_Z_FMT_MASK                        0x00000200
1068 #define SE_VTX_FMT_0__VTX_Z0_PRESENT_MASK                  0x00000001
1069 #define SE_VTX_FMT_0__VTX_W0_PRESENT_MASK                  0x00000002
1070 #define SE_VTX_FMT_0__VTX_COLOR_0_FMT__SHIFT               0x0000000b
1071 #define R200_3D_DRAW_IMMD_2      0xC0003500
1072 #define R200_SE_VTX_FMT_1                 0x208c
1073 #define R200_RE_CNTL                      0x1c50
1074
1075 #define R200_RB3D_BLENDCOLOR              0x3218
1076
1077 #define R200_SE_TCL_POINT_SPRITE_CNTL     0x22c4
1078
1079 #define R200_PP_TRI_PERF                  0x2cf8
1080
1081 #define R200_PP_AFS_0                     0x2f80
1082 #define R200_PP_AFS_1                     0x2f00 /* same as txcblend_0 */
1083
1084 #define R200_VAP_PVS_CNTL_1               0x22D0
1085
1086 /* MPEG settings from VHA code */
1087 #define RADEON_VHA_SETTO16_1                       0x2694
1088 #define RADEON_VHA_SETTO16_2                       0x2680
1089 #define RADEON_VHA_SETTO0_1                        0x1840
1090 #define RADEON_VHA_FB_OFFSET                       0x19e4
1091 #define RADEON_VHA_SETTO1AND70S                    0x19d8
1092 #define RADEON_VHA_DST_PITCH                       0x1408
1093
1094 // set as reference header
1095 #define RADEON_VHA_BACKFRAME0_OFF_Y              0x1840
1096 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_Y        0x1844
1097 #define RADEON_VHA_BACKFRAME0_OFF_U              0x1848
1098 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_U        0x184c
1099 #define RADOEN_VHA_BACKFRAME0_OFF_V              0x1850
1100 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_V        0x1854
1101 #define RADEON_VHA_FORWFRAME0_OFF_Y              0x1858
1102 #define RADEON_VHA_FORWFRAME1_OFF_PITCH_Y        0x185c
1103 #define RADEON_VHA_FORWFRAME0_OFF_U              0x1860
1104 #define RADEON_VHA_FORWFRAME1_OFF_PITCH_U        0x1864
1105 #define RADEON_VHA_FORWFRAME0_OFF_V              0x1868
1106 #define RADEON_VHA_FORWFRAME0_OFF_PITCH_V        0x1880
1107 #define RADEON_VHA_BACKFRAME0_OFF_Y_2            0x1884
1108 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_Y_2      0x1888
1109 #define RADEON_VHA_BACKFRAME0_OFF_U_2            0x188c
1110 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_U_2      0x1890
1111 #define RADEON_VHA_BACKFRAME0_OFF_V_2            0x1894
1112 #define RADEON_VHA_BACKFRAME1_OFF_PITCH_V_2      0x1898
1113
1114
1115
1116 /* Constants */
1117 #define RADEON_MAX_USEC_TIMEOUT         100000  /* 100 ms */
1118
1119 #define RADEON_LAST_FRAME_REG           RADEON_SCRATCH_REG0
1120 #define RADEON_LAST_DISPATCH_REG        RADEON_SCRATCH_REG1
1121 #define RADEON_LAST_CLEAR_REG           RADEON_SCRATCH_REG2
1122 #define RADEON_LAST_SWI_REG             RADEON_SCRATCH_REG3
1123 #define RADEON_LAST_DISPATCH            1
1124
1125 #define RADEON_MAX_VB_AGE               0x7fffffff
1126 #define RADEON_MAX_VB_VERTS             (0xffff)
1127
1128 #define RADEON_RING_HIGH_MARK           128
1129
1130 #define RADEON_PCIGART_TABLE_SIZE      (32*1024)
1131
1132 #define RADEON_READ(reg)    DRM_READ32(  dev_priv->mmio, (reg) )
1133 #define RADEON_WRITE(reg,val)  DRM_WRITE32( dev_priv->mmio, (reg), (val) )
1134 #define RADEON_READ8(reg)       DRM_READ8(  dev_priv->mmio, (reg) )
1135 #define RADEON_WRITE8(reg,val)  DRM_WRITE8( dev_priv->mmio, (reg), (val) )
1136
1137 #define RADEON_WRITE_PLL( addr, val )                                   \
1138 do {                                                                    \
1139         RADEON_WRITE8( RADEON_CLOCK_CNTL_INDEX,                         \
1140                        ((addr) & 0x1f) | RADEON_PLL_WR_EN );            \
1141         RADEON_WRITE( RADEON_CLOCK_CNTL_DATA, (val) );                  \
1142 } while (0)
1143
1144 #define RADEON_WRITE_PCIE( addr, val )                                  \
1145 do {                                                                    \
1146         RADEON_WRITE8( RADEON_PCIE_INDEX,                               \
1147                         ((addr) & 0xff));                               \
1148         RADEON_WRITE( RADEON_PCIE_DATA, (val) );                        \
1149 } while (0)
1150
1151 #define R500_WRITE_MCIND( addr, val )                                   \
1152 do {                                                            \
1153         RADEON_WRITE(R520_MC_IND_INDEX, 0xff0000 | ((addr) & 0xff));    \
1154         RADEON_WRITE(R520_MC_IND_DATA, (val));                  \
1155         RADEON_WRITE(R520_MC_IND_INDEX, 0);     \
1156 } while (0)
1157
1158 #define RS400_WRITE_MCIND( addr, val )                          \
1159 do {                                                                    \
1160         RADEON_WRITE( RS400_NB_MC_INDEX,                                \
1161                         ((addr) & 0x7f) | RS400_NB_MC_IND_WR_EN);       \
1162         RADEON_WRITE( RS400_NB_MC_DATA, (val) );                        \
1163         RADEON_WRITE( RS400_NB_MC_INDEX, 0x7f );                        \
1164 } while (0)
1165
1166 #define RS690_WRITE_MCIND( addr, val )                                  \
1167 do {                                                            \
1168         RADEON_WRITE(RS690_MC_INDEX, RS690_MC_INDEX_WR_EN | ((addr) & RS690_MC_INDEX_MASK));    \
1169         RADEON_WRITE(RS690_MC_DATA, val);                       \
1170         RADEON_WRITE(RS690_MC_INDEX, RS690_MC_INDEX_WR_ACK);    \
1171 } while (0)
1172
1173 #define IGP_WRITE_MCIND( addr, val )                            \
1174 do {                                                                    \
1175         if ((dev_priv->flags & RADEON_FAMILY_MASK) == CHIP_RS690)       \
1176                 RS690_WRITE_MCIND( addr, val );                         \
1177         else                                                            \
1178                 RS400_WRITE_MCIND( addr, val );                         \
1179 } while (0)
1180
1181 #define CP_PACKET0( reg, n )                                            \
1182         (RADEON_CP_PACKET0 | ((n) << 16) | ((reg) >> 2))
1183 #define CP_PACKET0_TABLE( reg, n )                                      \
1184         (RADEON_CP_PACKET0 | RADEON_ONE_REG_WR | ((n) << 16) | ((reg) >> 2))
1185 #define CP_PACKET1( reg0, reg1 )                                        \
1186         (RADEON_CP_PACKET1 | (((reg1) >> 2) << 15) | ((reg0) >> 2))
1187 #define CP_PACKET2()                                                    \
1188         (RADEON_CP_PACKET2)
1189 #define CP_PACKET3( pkt, n )                                            \
1190         (RADEON_CP_PACKET3 | (pkt) | ((n) << 16))
1191
1192 /* ================================================================
1193  * Engine control helper macros
1194  */
1195
1196 #define RADEON_WAIT_UNTIL_2D_IDLE() do {                                \
1197         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1198         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
1199                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
1200 } while (0)
1201
1202 #define RADEON_WAIT_UNTIL_3D_IDLE() do {                                \
1203         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1204         OUT_RING( (RADEON_WAIT_3D_IDLECLEAN |                           \
1205                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
1206 } while (0)
1207
1208 #define RADEON_WAIT_UNTIL_IDLE() do {                                   \
1209         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1210         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
1211                    RADEON_WAIT_3D_IDLECLEAN |                           \
1212                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
1213 } while (0)
1214
1215 #define RADEON_WAIT_UNTIL_PAGE_FLIPPED() do {                           \
1216         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
1217         OUT_RING( RADEON_WAIT_CRTC_PFLIP );                             \
1218 } while (0)
1219
1220 #define RADEON_FLUSH_CACHE() do {                                       \
1221         OUT_RING( CP_PACKET0( RADEON_RB3D_DSTCACHE_CTLSTAT, 0 ) );      \
1222         OUT_RING( RADEON_RB3D_DC_FLUSH );                               \
1223 } while (0)
1224
1225 #define RADEON_PURGE_CACHE() do {                                       \
1226         OUT_RING( CP_PACKET0( RADEON_RB3D_DSTCACHE_CTLSTAT, 0 ) );      \
1227         OUT_RING( RADEON_RB3D_DC_FLUSH_ALL );                           \
1228 } while (0)
1229
1230 #define RADEON_FLUSH_ZCACHE() do {                                      \
1231         OUT_RING( CP_PACKET0( RADEON_RB3D_ZCACHE_CTLSTAT, 0 ) );        \
1232         OUT_RING( RADEON_RB3D_ZC_FLUSH );                               \
1233 } while (0)
1234
1235 #define RADEON_PURGE_ZCACHE() do {                                      \
1236         OUT_RING( CP_PACKET0( RADEON_RB3D_ZCACHE_CTLSTAT, 0 ) );        \
1237         OUT_RING( RADEON_RB3D_ZC_FLUSH_ALL );                           \
1238 } while (0)
1239
1240 /* ================================================================
1241  * Misc helper macros
1242  */
1243
1244 /* Perfbox functionality only.
1245  */
1246 #define RING_SPACE_TEST_WITH_RETURN( dev_priv )                         \
1247 do {                                                                    \
1248         if (!(dev_priv->stats.boxes & RADEON_BOX_DMA_IDLE)) {           \
1249                 u32 head = GET_RING_HEAD( dev_priv );                   \
1250                 if (head == dev_priv->ring.tail)                        \
1251                         dev_priv->stats.boxes |= RADEON_BOX_DMA_IDLE;   \
1252         }                                                               \
1253 } while (0)
1254
1255 #define VB_AGE_TEST_WITH_RETURN( dev_priv )                             \
1256 do {                                                                    \
1257         drm_radeon_sarea_t *sarea_priv = dev_priv->sarea_priv;          \
1258         if ( sarea_priv->last_dispatch >= RADEON_MAX_VB_AGE ) {         \
1259                 int __ret = radeon_do_cp_idle( dev_priv );              \
1260                 if ( __ret ) return __ret;                              \
1261                 sarea_priv->last_dispatch = 0;                          \
1262                 radeon_freelist_reset( dev );                           \
1263         }                                                               \
1264 } while (0)
1265
1266 #define RADEON_DISPATCH_AGE( age ) do {                                 \
1267         OUT_RING( CP_PACKET0( RADEON_LAST_DISPATCH_REG, 0 ) );          \
1268         OUT_RING( age );                                                \
1269 } while (0)
1270
1271 #define RADEON_FRAME_AGE( age ) do {                                    \
1272         OUT_RING( CP_PACKET0( RADEON_LAST_FRAME_REG, 0 ) );             \
1273         OUT_RING( age );                                                \
1274 } while (0)
1275
1276 #define RADEON_CLEAR_AGE( age ) do {                                    \
1277         OUT_RING( CP_PACKET0( RADEON_LAST_CLEAR_REG, 0 ) );             \
1278         OUT_RING( age );                                                \
1279 } while (0)
1280
1281 /* ================================================================
1282  * Ring control
1283  */
1284
1285 #define RADEON_VERBOSE  0
1286
1287 #define RING_LOCALS     int write, _nr; unsigned int mask; u32 *ring;
1288
1289 #define BEGIN_RING( n ) do {                                            \
1290         if ( RADEON_VERBOSE ) {                                         \
1291                 DRM_INFO( "BEGIN_RING( %d )\n", (n));                   \
1292         }                                                               \
1293         if ( dev_priv->ring.space <= (n) * sizeof(u32) ) {              \
1294                 COMMIT_RING();                                          \
1295                 radeon_wait_ring( dev_priv, (n) * sizeof(u32) );        \
1296         }                                                               \
1297         _nr = n; dev_priv->ring.space -= (n) * sizeof(u32);             \
1298         ring = dev_priv->ring.start;                                    \
1299         write = dev_priv->ring.tail;                                    \
1300         mask = dev_priv->ring.tail_mask;                                \
1301 } while (0)
1302
1303 #define ADVANCE_RING() do {                                             \
1304         if ( RADEON_VERBOSE ) {                                         \
1305                 DRM_INFO( "ADVANCE_RING() wr=0x%06x tail=0x%06x\n",     \
1306                           write, dev_priv->ring.tail );                 \
1307         }                                                               \
1308         if (((dev_priv->ring.tail + _nr) & mask) != write) {            \
1309                 DRM_ERROR(                                              \
1310                         "ADVANCE_RING(): mismatch: nr: %x write: %x line: %d\n",        \
1311                         ((dev_priv->ring.tail + _nr) & mask),           \
1312                         write, __LINE__);                                               \
1313         } else                                                          \
1314                 dev_priv->ring.tail = write;                            \
1315 } while (0)
1316
1317 #define COMMIT_RING() do {                                              \
1318         /* Flush writes to ring */                                      \
1319         DRM_MEMORYBARRIER();                                            \
1320         GET_RING_HEAD( dev_priv );                                      \
1321         RADEON_WRITE( RADEON_CP_RB_WPTR, dev_priv->ring.tail );         \
1322         /* read from PCI bus to ensure correct posting */               \
1323         RADEON_READ( RADEON_CP_RB_RPTR );                               \
1324 } while (0)
1325
1326 #define OUT_RING( x ) do {                                              \
1327         if ( RADEON_VERBOSE ) {                                         \
1328                 DRM_INFO( "   OUT_RING( 0x%08x ) at 0x%x\n",            \
1329                            (unsigned int)(x), write );                  \
1330         }                                                               \
1331         ring[write++] = (x);                                            \
1332         write &= mask;                                                  \
1333 } while (0)
1334
1335 #define OUT_RING_REG( reg, val ) do {                                   \
1336         OUT_RING( CP_PACKET0( reg, 0 ) );                               \
1337         OUT_RING( val );                                                \
1338 } while (0)
1339
1340 #define OUT_RING_TABLE( tab, sz ) do {                          \
1341         int _size = (sz);                                       \
1342         int *_tab = (int *)(tab);                               \
1343                                                                 \
1344         if (write + _size > mask) {                             \
1345                 int _i = (mask+1) - write;                      \
1346                 _size -= _i;                                    \
1347                 while (_i > 0) {                                \
1348                         *(int *)(ring + write) = *_tab++;       \
1349                         write++;                                \
1350                         _i--;                                   \
1351                 }                                               \
1352                 write = 0;                                      \
1353                 _tab += _i;                                     \
1354         }                                                       \
1355         while (_size > 0) {                                     \
1356                 *(ring + write) = *_tab++;                      \
1357                 write++;                                        \
1358                 _size--;                                        \
1359         }                                                       \
1360         write &= mask;                                          \
1361 } while (0)
1362
1363 #endif                          /* __RADEON_DRV_H__ */