OSDN Git Service

5069adfbe7e06cf92a77fcd2158e13f66411fb6b
[qmiga/qemu.git] / target / i386 / cpu.h
1 /*
2  * i386 virtual CPU header
3  *
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2.1 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #ifndef I386_CPU_H
21 #define I386_CPU_H
22
23 #include "sysemu/tcg.h"
24 #include "cpu-qom.h"
25 #include "kvm/hyperv-proto.h"
26 #include "exec/cpu-defs.h"
27 #include "qapi/qapi-types-common.h"
28 #include "qemu/cpu-float.h"
29
30 /* The x86 has a strong memory model with some store-after-load re-ordering */
31 #define TCG_GUEST_DEFAULT_MO      (TCG_MO_ALL & ~TCG_MO_ST_LD)
32
33 #define KVM_HAVE_MCE_INJECTION 1
34
35 /* support for self modifying code even if the modified instruction is
36    close to the modifying instruction */
37 #define TARGET_HAS_PRECISE_SMC
38
39 #ifdef TARGET_X86_64
40 #define I386_ELF_MACHINE  EM_X86_64
41 #define ELF_MACHINE_UNAME "x86_64"
42 #else
43 #define I386_ELF_MACHINE  EM_386
44 #define ELF_MACHINE_UNAME "i686"
45 #endif
46
47 enum {
48     R_EAX = 0,
49     R_ECX = 1,
50     R_EDX = 2,
51     R_EBX = 3,
52     R_ESP = 4,
53     R_EBP = 5,
54     R_ESI = 6,
55     R_EDI = 7,
56     R_R8 = 8,
57     R_R9 = 9,
58     R_R10 = 10,
59     R_R11 = 11,
60     R_R12 = 12,
61     R_R13 = 13,
62     R_R14 = 14,
63     R_R15 = 15,
64
65     R_AL = 0,
66     R_CL = 1,
67     R_DL = 2,
68     R_BL = 3,
69     R_AH = 4,
70     R_CH = 5,
71     R_DH = 6,
72     R_BH = 7,
73 };
74
75 typedef enum X86Seg {
76     R_ES = 0,
77     R_CS = 1,
78     R_SS = 2,
79     R_DS = 3,
80     R_FS = 4,
81     R_GS = 5,
82     R_LDTR = 6,
83     R_TR = 7,
84 } X86Seg;
85
86 /* segment descriptor fields */
87 #define DESC_G_SHIFT    23
88 #define DESC_G_MASK     (1 << DESC_G_SHIFT)
89 #define DESC_B_SHIFT    22
90 #define DESC_B_MASK     (1 << DESC_B_SHIFT)
91 #define DESC_L_SHIFT    21 /* x86_64 only : 64 bit code segment */
92 #define DESC_L_MASK     (1 << DESC_L_SHIFT)
93 #define DESC_AVL_SHIFT  20
94 #define DESC_AVL_MASK   (1 << DESC_AVL_SHIFT)
95 #define DESC_P_SHIFT    15
96 #define DESC_P_MASK     (1 << DESC_P_SHIFT)
97 #define DESC_DPL_SHIFT  13
98 #define DESC_DPL_MASK   (3 << DESC_DPL_SHIFT)
99 #define DESC_S_SHIFT    12
100 #define DESC_S_MASK     (1 << DESC_S_SHIFT)
101 #define DESC_TYPE_SHIFT 8
102 #define DESC_TYPE_MASK  (15 << DESC_TYPE_SHIFT)
103 #define DESC_A_MASK     (1 << 8)
104
105 #define DESC_CS_MASK    (1 << 11) /* 1=code segment 0=data segment */
106 #define DESC_C_MASK     (1 << 10) /* code: conforming */
107 #define DESC_R_MASK     (1 << 9)  /* code: readable */
108
109 #define DESC_E_MASK     (1 << 10) /* data: expansion direction */
110 #define DESC_W_MASK     (1 << 9)  /* data: writable */
111
112 #define DESC_TSS_BUSY_MASK (1 << 9)
113
114 /* eflags masks */
115 #define CC_C    0x0001
116 #define CC_P    0x0004
117 #define CC_A    0x0010
118 #define CC_Z    0x0040
119 #define CC_S    0x0080
120 #define CC_O    0x0800
121
122 #define TF_SHIFT   8
123 #define IOPL_SHIFT 12
124 #define VM_SHIFT   17
125
126 #define TF_MASK                 0x00000100
127 #define IF_MASK                 0x00000200
128 #define DF_MASK                 0x00000400
129 #define IOPL_MASK               0x00003000
130 #define NT_MASK                 0x00004000
131 #define RF_MASK                 0x00010000
132 #define VM_MASK                 0x00020000
133 #define AC_MASK                 0x00040000
134 #define VIF_MASK                0x00080000
135 #define VIP_MASK                0x00100000
136 #define ID_MASK                 0x00200000
137
138 /* hidden flags - used internally by qemu to represent additional cpu
139    states. Only the INHIBIT_IRQ, SMM and SVMI are not redundant. We
140    avoid using the IOPL_MASK, TF_MASK, VM_MASK and AC_MASK bit
141    positions to ease oring with eflags. */
142 /* current cpl */
143 #define HF_CPL_SHIFT         0
144 /* true if hardware interrupts must be disabled for next instruction */
145 #define HF_INHIBIT_IRQ_SHIFT 3
146 /* 16 or 32 segments */
147 #define HF_CS32_SHIFT        4
148 #define HF_SS32_SHIFT        5
149 /* zero base for DS, ES and SS : can be '0' only in 32 bit CS segment */
150 #define HF_ADDSEG_SHIFT      6
151 /* copy of CR0.PE (protected mode) */
152 #define HF_PE_SHIFT          7
153 #define HF_TF_SHIFT          8 /* must be same as eflags */
154 #define HF_MP_SHIFT          9 /* the order must be MP, EM, TS */
155 #define HF_EM_SHIFT         10
156 #define HF_TS_SHIFT         11
157 #define HF_IOPL_SHIFT       12 /* must be same as eflags */
158 #define HF_LMA_SHIFT        14 /* only used on x86_64: long mode active */
159 #define HF_CS64_SHIFT       15 /* only used on x86_64: 64 bit code segment  */
160 #define HF_RF_SHIFT         16 /* must be same as eflags */
161 #define HF_VM_SHIFT         17 /* must be same as eflags */
162 #define HF_AC_SHIFT         18 /* must be same as eflags */
163 #define HF_SMM_SHIFT        19 /* CPU in SMM mode */
164 #define HF_SVME_SHIFT       20 /* SVME enabled (copy of EFER.SVME) */
165 #define HF_GUEST_SHIFT      21 /* SVM intercepts are active */
166 #define HF_OSFXSR_SHIFT     22 /* CR4.OSFXSR */
167 #define HF_SMAP_SHIFT       23 /* CR4.SMAP */
168 #define HF_IOBPT_SHIFT      24 /* an io breakpoint enabled */
169 #define HF_MPX_EN_SHIFT     25 /* MPX Enabled (CR4+XCR0+BNDCFGx) */
170 #define HF_MPX_IU_SHIFT     26 /* BND registers in-use */
171 #define HF_UMIP_SHIFT       27 /* CR4.UMIP */
172 #define HF_AVX_EN_SHIFT     28 /* AVX Enabled (CR4+XCR0) */
173
174 #define HF_CPL_MASK          (3 << HF_CPL_SHIFT)
175 #define HF_INHIBIT_IRQ_MASK  (1 << HF_INHIBIT_IRQ_SHIFT)
176 #define HF_CS32_MASK         (1 << HF_CS32_SHIFT)
177 #define HF_SS32_MASK         (1 << HF_SS32_SHIFT)
178 #define HF_ADDSEG_MASK       (1 << HF_ADDSEG_SHIFT)
179 #define HF_PE_MASK           (1 << HF_PE_SHIFT)
180 #define HF_TF_MASK           (1 << HF_TF_SHIFT)
181 #define HF_MP_MASK           (1 << HF_MP_SHIFT)
182 #define HF_EM_MASK           (1 << HF_EM_SHIFT)
183 #define HF_TS_MASK           (1 << HF_TS_SHIFT)
184 #define HF_IOPL_MASK         (3 << HF_IOPL_SHIFT)
185 #define HF_LMA_MASK          (1 << HF_LMA_SHIFT)
186 #define HF_CS64_MASK         (1 << HF_CS64_SHIFT)
187 #define HF_RF_MASK           (1 << HF_RF_SHIFT)
188 #define HF_VM_MASK           (1 << HF_VM_SHIFT)
189 #define HF_AC_MASK           (1 << HF_AC_SHIFT)
190 #define HF_SMM_MASK          (1 << HF_SMM_SHIFT)
191 #define HF_SVME_MASK         (1 << HF_SVME_SHIFT)
192 #define HF_GUEST_MASK        (1 << HF_GUEST_SHIFT)
193 #define HF_OSFXSR_MASK       (1 << HF_OSFXSR_SHIFT)
194 #define HF_SMAP_MASK         (1 << HF_SMAP_SHIFT)
195 #define HF_IOBPT_MASK        (1 << HF_IOBPT_SHIFT)
196 #define HF_MPX_EN_MASK       (1 << HF_MPX_EN_SHIFT)
197 #define HF_MPX_IU_MASK       (1 << HF_MPX_IU_SHIFT)
198 #define HF_UMIP_MASK         (1 << HF_UMIP_SHIFT)
199 #define HF_AVX_EN_MASK       (1 << HF_AVX_EN_SHIFT)
200
201 /* hflags2 */
202
203 #define HF2_GIF_SHIFT            0 /* if set CPU takes interrupts */
204 #define HF2_HIF_SHIFT            1 /* value of IF_MASK when entering SVM */
205 #define HF2_NMI_SHIFT            2 /* CPU serving NMI */
206 #define HF2_VINTR_SHIFT          3 /* value of V_INTR_MASKING bit */
207 #define HF2_SMM_INSIDE_NMI_SHIFT 4 /* CPU serving SMI nested inside NMI */
208 #define HF2_MPX_PR_SHIFT         5 /* BNDCFGx.BNDPRESERVE */
209 #define HF2_NPT_SHIFT            6 /* Nested Paging enabled */
210 #define HF2_IGNNE_SHIFT          7 /* Ignore CR0.NE=0 */
211 #define HF2_VGIF_SHIFT           8 /* Can take VIRQ*/
212
213 #define HF2_GIF_MASK            (1 << HF2_GIF_SHIFT)
214 #define HF2_HIF_MASK            (1 << HF2_HIF_SHIFT)
215 #define HF2_NMI_MASK            (1 << HF2_NMI_SHIFT)
216 #define HF2_VINTR_MASK          (1 << HF2_VINTR_SHIFT)
217 #define HF2_SMM_INSIDE_NMI_MASK (1 << HF2_SMM_INSIDE_NMI_SHIFT)
218 #define HF2_MPX_PR_MASK         (1 << HF2_MPX_PR_SHIFT)
219 #define HF2_NPT_MASK            (1 << HF2_NPT_SHIFT)
220 #define HF2_IGNNE_MASK          (1 << HF2_IGNNE_SHIFT)
221 #define HF2_VGIF_MASK           (1 << HF2_VGIF_SHIFT)
222
223 #define CR0_PE_SHIFT 0
224 #define CR0_MP_SHIFT 1
225
226 #define CR0_PE_MASK  (1U << 0)
227 #define CR0_MP_MASK  (1U << 1)
228 #define CR0_EM_MASK  (1U << 2)
229 #define CR0_TS_MASK  (1U << 3)
230 #define CR0_ET_MASK  (1U << 4)
231 #define CR0_NE_MASK  (1U << 5)
232 #define CR0_WP_MASK  (1U << 16)
233 #define CR0_AM_MASK  (1U << 18)
234 #define CR0_NW_MASK  (1U << 29)
235 #define CR0_CD_MASK  (1U << 30)
236 #define CR0_PG_MASK  (1U << 31)
237
238 #define CR4_VME_MASK  (1U << 0)
239 #define CR4_PVI_MASK  (1U << 1)
240 #define CR4_TSD_MASK  (1U << 2)
241 #define CR4_DE_MASK   (1U << 3)
242 #define CR4_PSE_MASK  (1U << 4)
243 #define CR4_PAE_MASK  (1U << 5)
244 #define CR4_MCE_MASK  (1U << 6)
245 #define CR4_PGE_MASK  (1U << 7)
246 #define CR4_PCE_MASK  (1U << 8)
247 #define CR4_OSFXSR_SHIFT 9
248 #define CR4_OSFXSR_MASK (1U << CR4_OSFXSR_SHIFT)
249 #define CR4_OSXMMEXCPT_MASK  (1U << 10)
250 #define CR4_UMIP_MASK   (1U << 11)
251 #define CR4_LA57_MASK   (1U << 12)
252 #define CR4_VMXE_MASK   (1U << 13)
253 #define CR4_SMXE_MASK   (1U << 14)
254 #define CR4_FSGSBASE_MASK (1U << 16)
255 #define CR4_PCIDE_MASK  (1U << 17)
256 #define CR4_OSXSAVE_MASK (1U << 18)
257 #define CR4_SMEP_MASK   (1U << 20)
258 #define CR4_SMAP_MASK   (1U << 21)
259 #define CR4_PKE_MASK   (1U << 22)
260 #define CR4_PKS_MASK   (1U << 24)
261
262 #define CR4_RESERVED_MASK \
263 (~(target_ulong)(CR4_VME_MASK | CR4_PVI_MASK | CR4_TSD_MASK \
264                 | CR4_DE_MASK | CR4_PSE_MASK | CR4_PAE_MASK \
265                 | CR4_MCE_MASK | CR4_PGE_MASK | CR4_PCE_MASK \
266                 | CR4_OSFXSR_MASK | CR4_OSXMMEXCPT_MASK | CR4_UMIP_MASK \
267                 | CR4_LA57_MASK \
268                 | CR4_FSGSBASE_MASK | CR4_PCIDE_MASK | CR4_OSXSAVE_MASK \
269                 | CR4_SMEP_MASK | CR4_SMAP_MASK | CR4_PKE_MASK | CR4_PKS_MASK))
270
271 #define DR6_BD          (1 << 13)
272 #define DR6_BS          (1 << 14)
273 #define DR6_BT          (1 << 15)
274 #define DR6_FIXED_1     0xffff0ff0
275
276 #define DR7_GD          (1 << 13)
277 #define DR7_TYPE_SHIFT  16
278 #define DR7_LEN_SHIFT   18
279 #define DR7_FIXED_1     0x00000400
280 #define DR7_GLOBAL_BP_MASK   0xaa
281 #define DR7_LOCAL_BP_MASK    0x55
282 #define DR7_MAX_BP           4
283 #define DR7_TYPE_BP_INST     0x0
284 #define DR7_TYPE_DATA_WR     0x1
285 #define DR7_TYPE_IO_RW       0x2
286 #define DR7_TYPE_DATA_RW     0x3
287
288 #define DR_RESERVED_MASK 0xffffffff00000000ULL
289
290 #define PG_PRESENT_BIT  0
291 #define PG_RW_BIT       1
292 #define PG_USER_BIT     2
293 #define PG_PWT_BIT      3
294 #define PG_PCD_BIT      4
295 #define PG_ACCESSED_BIT 5
296 #define PG_DIRTY_BIT    6
297 #define PG_PSE_BIT      7
298 #define PG_GLOBAL_BIT   8
299 #define PG_PSE_PAT_BIT  12
300 #define PG_PKRU_BIT     59
301 #define PG_NX_BIT       63
302
303 #define PG_PRESENT_MASK  (1 << PG_PRESENT_BIT)
304 #define PG_RW_MASK       (1 << PG_RW_BIT)
305 #define PG_USER_MASK     (1 << PG_USER_BIT)
306 #define PG_PWT_MASK      (1 << PG_PWT_BIT)
307 #define PG_PCD_MASK      (1 << PG_PCD_BIT)
308 #define PG_ACCESSED_MASK (1 << PG_ACCESSED_BIT)
309 #define PG_DIRTY_MASK    (1 << PG_DIRTY_BIT)
310 #define PG_PSE_MASK      (1 << PG_PSE_BIT)
311 #define PG_GLOBAL_MASK   (1 << PG_GLOBAL_BIT)
312 #define PG_PSE_PAT_MASK  (1 << PG_PSE_PAT_BIT)
313 #define PG_ADDRESS_MASK  0x000ffffffffff000LL
314 #define PG_HI_USER_MASK  0x7ff0000000000000LL
315 #define PG_PKRU_MASK     (15ULL << PG_PKRU_BIT)
316 #define PG_NX_MASK       (1ULL << PG_NX_BIT)
317
318 #define PG_ERROR_W_BIT     1
319
320 #define PG_ERROR_P_MASK    0x01
321 #define PG_ERROR_W_MASK    (1 << PG_ERROR_W_BIT)
322 #define PG_ERROR_U_MASK    0x04
323 #define PG_ERROR_RSVD_MASK 0x08
324 #define PG_ERROR_I_D_MASK  0x10
325 #define PG_ERROR_PK_MASK   0x20
326
327 #define PG_MODE_PAE      (1 << 0)
328 #define PG_MODE_LMA      (1 << 1)
329 #define PG_MODE_NXE      (1 << 2)
330 #define PG_MODE_PSE      (1 << 3)
331 #define PG_MODE_LA57     (1 << 4)
332 #define PG_MODE_SVM_MASK MAKE_64BIT_MASK(0, 15)
333
334 /* Bits of CR4 that do not affect the NPT page format.  */
335 #define PG_MODE_WP       (1 << 16)
336 #define PG_MODE_PKE      (1 << 17)
337 #define PG_MODE_PKS      (1 << 18)
338 #define PG_MODE_SMEP     (1 << 19)
339
340 #define MCG_CTL_P       (1ULL<<8)   /* MCG_CAP register available */
341 #define MCG_SER_P       (1ULL<<24) /* MCA recovery/new status bits */
342 #define MCG_LMCE_P      (1ULL<<27) /* Local Machine Check Supported */
343
344 #define MCE_CAP_DEF     (MCG_CTL_P|MCG_SER_P)
345 #define MCE_BANKS_DEF   10
346
347 #define MCG_CAP_BANKS_MASK 0xff
348
349 #define MCG_STATUS_RIPV (1ULL<<0)   /* restart ip valid */
350 #define MCG_STATUS_EIPV (1ULL<<1)   /* ip points to correct instruction */
351 #define MCG_STATUS_MCIP (1ULL<<2)   /* machine check in progress */
352 #define MCG_STATUS_LMCE (1ULL<<3)   /* Local MCE signaled */
353
354 #define MCG_EXT_CTL_LMCE_EN (1ULL<<0) /* Local MCE enabled */
355
356 #define MCI_STATUS_VAL   (1ULL<<63)  /* valid error */
357 #define MCI_STATUS_OVER  (1ULL<<62)  /* previous errors lost */
358 #define MCI_STATUS_UC    (1ULL<<61)  /* uncorrected error */
359 #define MCI_STATUS_EN    (1ULL<<60)  /* error enabled */
360 #define MCI_STATUS_MISCV (1ULL<<59)  /* misc error reg. valid */
361 #define MCI_STATUS_ADDRV (1ULL<<58)  /* addr reg. valid */
362 #define MCI_STATUS_PCC   (1ULL<<57)  /* processor context corrupt */
363 #define MCI_STATUS_S     (1ULL<<56)  /* Signaled machine check */
364 #define MCI_STATUS_AR    (1ULL<<55)  /* Action required */
365
366 /* MISC register defines */
367 #define MCM_ADDR_SEGOFF  0      /* segment offset */
368 #define MCM_ADDR_LINEAR  1      /* linear address */
369 #define MCM_ADDR_PHYS    2      /* physical address */
370 #define MCM_ADDR_MEM     3      /* memory address */
371 #define MCM_ADDR_GENERIC 7      /* generic */
372
373 #define MSR_IA32_TSC                    0x10
374 #define MSR_IA32_APICBASE               0x1b
375 #define MSR_IA32_APICBASE_BSP           (1<<8)
376 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
377 #define MSR_IA32_APICBASE_EXTD          (1 << 10)
378 #define MSR_IA32_APICBASE_BASE          (0xfffffU<<12)
379 #define MSR_IA32_FEATURE_CONTROL        0x0000003a
380 #define MSR_TSC_ADJUST                  0x0000003b
381 #define MSR_IA32_SPEC_CTRL              0x48
382 #define MSR_VIRT_SSBD                   0xc001011f
383 #define MSR_IA32_PRED_CMD               0x49
384 #define MSR_IA32_UCODE_REV              0x8b
385 #define MSR_IA32_CORE_CAPABILITY        0xcf
386
387 #define MSR_IA32_ARCH_CAPABILITIES      0x10a
388 #define ARCH_CAP_TSX_CTRL_MSR           (1<<7)
389
390 #define MSR_IA32_PERF_CAPABILITIES      0x345
391 #define PERF_CAP_LBR_FMT                0x3f
392
393 #define MSR_IA32_TSX_CTRL               0x122
394 #define MSR_IA32_TSCDEADLINE            0x6e0
395 #define MSR_IA32_PKRS                   0x6e1
396 #define MSR_ARCH_LBR_CTL                0x000014ce
397 #define MSR_ARCH_LBR_DEPTH              0x000014cf
398 #define MSR_ARCH_LBR_FROM_0             0x00001500
399 #define MSR_ARCH_LBR_TO_0               0x00001600
400 #define MSR_ARCH_LBR_INFO_0             0x00001200
401
402 #define FEATURE_CONTROL_LOCKED                    (1<<0)
403 #define FEATURE_CONTROL_VMXON_ENABLED_INSIDE_SMX  (1ULL << 1)
404 #define FEATURE_CONTROL_VMXON_ENABLED_OUTSIDE_SMX (1<<2)
405 #define FEATURE_CONTROL_SGX_LC                    (1ULL << 17)
406 #define FEATURE_CONTROL_SGX                       (1ULL << 18)
407 #define FEATURE_CONTROL_LMCE                      (1<<20)
408
409 #define MSR_IA32_SGXLEPUBKEYHASH0       0x8c
410 #define MSR_IA32_SGXLEPUBKEYHASH1       0x8d
411 #define MSR_IA32_SGXLEPUBKEYHASH2       0x8e
412 #define MSR_IA32_SGXLEPUBKEYHASH3       0x8f
413
414 #define MSR_P6_PERFCTR0                 0xc1
415
416 #define MSR_IA32_SMBASE                 0x9e
417 #define MSR_SMI_COUNT                   0x34
418 #define MSR_CORE_THREAD_COUNT           0x35
419 #define MSR_MTRRcap                     0xfe
420 #define MSR_MTRRcap_VCNT                8
421 #define MSR_MTRRcap_FIXRANGE_SUPPORT    (1 << 8)
422 #define MSR_MTRRcap_WC_SUPPORTED        (1 << 10)
423
424 #define MSR_IA32_SYSENTER_CS            0x174
425 #define MSR_IA32_SYSENTER_ESP           0x175
426 #define MSR_IA32_SYSENTER_EIP           0x176
427
428 #define MSR_MCG_CAP                     0x179
429 #define MSR_MCG_STATUS                  0x17a
430 #define MSR_MCG_CTL                     0x17b
431 #define MSR_MCG_EXT_CTL                 0x4d0
432
433 #define MSR_P6_EVNTSEL0                 0x186
434
435 #define MSR_IA32_PERF_STATUS            0x198
436
437 #define MSR_IA32_MISC_ENABLE            0x1a0
438 /* Indicates good rep/movs microcode on some processors: */
439 #define MSR_IA32_MISC_ENABLE_DEFAULT    1
440 #define MSR_IA32_MISC_ENABLE_MWAIT      (1ULL << 18)
441
442 #define MSR_MTRRphysBase(reg)           (0x200 + 2 * (reg))
443 #define MSR_MTRRphysMask(reg)           (0x200 + 2 * (reg) + 1)
444
445 #define MSR_MTRRphysIndex(addr)         ((((addr) & ~1u) - 0x200) / 2)
446
447 #define MSR_MTRRfix64K_00000            0x250
448 #define MSR_MTRRfix16K_80000            0x258
449 #define MSR_MTRRfix16K_A0000            0x259
450 #define MSR_MTRRfix4K_C0000             0x268
451 #define MSR_MTRRfix4K_C8000             0x269
452 #define MSR_MTRRfix4K_D0000             0x26a
453 #define MSR_MTRRfix4K_D8000             0x26b
454 #define MSR_MTRRfix4K_E0000             0x26c
455 #define MSR_MTRRfix4K_E8000             0x26d
456 #define MSR_MTRRfix4K_F0000             0x26e
457 #define MSR_MTRRfix4K_F8000             0x26f
458
459 #define MSR_PAT                         0x277
460
461 #define MSR_MTRRdefType                 0x2ff
462
463 #define MSR_CORE_PERF_FIXED_CTR0        0x309
464 #define MSR_CORE_PERF_FIXED_CTR1        0x30a
465 #define MSR_CORE_PERF_FIXED_CTR2        0x30b
466 #define MSR_CORE_PERF_FIXED_CTR_CTRL    0x38d
467 #define MSR_CORE_PERF_GLOBAL_STATUS     0x38e
468 #define MSR_CORE_PERF_GLOBAL_CTRL       0x38f
469 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL   0x390
470
471 #define MSR_MC0_CTL                     0x400
472 #define MSR_MC0_STATUS                  0x401
473 #define MSR_MC0_ADDR                    0x402
474 #define MSR_MC0_MISC                    0x403
475
476 #define MSR_IA32_RTIT_OUTPUT_BASE       0x560
477 #define MSR_IA32_RTIT_OUTPUT_MASK       0x561
478 #define MSR_IA32_RTIT_CTL               0x570
479 #define MSR_IA32_RTIT_STATUS            0x571
480 #define MSR_IA32_RTIT_CR3_MATCH         0x572
481 #define MSR_IA32_RTIT_ADDR0_A           0x580
482 #define MSR_IA32_RTIT_ADDR0_B           0x581
483 #define MSR_IA32_RTIT_ADDR1_A           0x582
484 #define MSR_IA32_RTIT_ADDR1_B           0x583
485 #define MSR_IA32_RTIT_ADDR2_A           0x584
486 #define MSR_IA32_RTIT_ADDR2_B           0x585
487 #define MSR_IA32_RTIT_ADDR3_A           0x586
488 #define MSR_IA32_RTIT_ADDR3_B           0x587
489 #define MAX_RTIT_ADDRS                  8
490
491 #define MSR_EFER                        0xc0000080
492
493 #define MSR_EFER_SCE   (1 << 0)
494 #define MSR_EFER_LME   (1 << 8)
495 #define MSR_EFER_LMA   (1 << 10)
496 #define MSR_EFER_NXE   (1 << 11)
497 #define MSR_EFER_SVME  (1 << 12)
498 #define MSR_EFER_FFXSR (1 << 14)
499
500 #define MSR_EFER_RESERVED\
501         (~(target_ulong)(MSR_EFER_SCE | MSR_EFER_LME\
502             | MSR_EFER_LMA | MSR_EFER_NXE | MSR_EFER_SVME\
503             | MSR_EFER_FFXSR))
504
505 #define MSR_STAR                        0xc0000081
506 #define MSR_LSTAR                       0xc0000082
507 #define MSR_CSTAR                       0xc0000083
508 #define MSR_FMASK                       0xc0000084
509 #define MSR_FSBASE                      0xc0000100
510 #define MSR_GSBASE                      0xc0000101
511 #define MSR_KERNELGSBASE                0xc0000102
512 #define MSR_TSC_AUX                     0xc0000103
513 #define MSR_AMD64_TSC_RATIO             0xc0000104
514
515 #define MSR_AMD64_TSC_RATIO_DEFAULT     0x100000000ULL
516
517 #define MSR_VM_HSAVE_PA                 0xc0010117
518
519 #define MSR_IA32_XFD                    0x000001c4
520 #define MSR_IA32_XFD_ERR                0x000001c5
521
522 #define MSR_IA32_BNDCFGS                0x00000d90
523 #define MSR_IA32_XSS                    0x00000da0
524 #define MSR_IA32_UMWAIT_CONTROL         0xe1
525
526 #define MSR_IA32_VMX_BASIC              0x00000480
527 #define MSR_IA32_VMX_PINBASED_CTLS      0x00000481
528 #define MSR_IA32_VMX_PROCBASED_CTLS     0x00000482
529 #define MSR_IA32_VMX_EXIT_CTLS          0x00000483
530 #define MSR_IA32_VMX_ENTRY_CTLS         0x00000484
531 #define MSR_IA32_VMX_MISC               0x00000485
532 #define MSR_IA32_VMX_CR0_FIXED0         0x00000486
533 #define MSR_IA32_VMX_CR0_FIXED1         0x00000487
534 #define MSR_IA32_VMX_CR4_FIXED0         0x00000488
535 #define MSR_IA32_VMX_CR4_FIXED1         0x00000489
536 #define MSR_IA32_VMX_VMCS_ENUM          0x0000048a
537 #define MSR_IA32_VMX_PROCBASED_CTLS2    0x0000048b
538 #define MSR_IA32_VMX_EPT_VPID_CAP       0x0000048c
539 #define MSR_IA32_VMX_TRUE_PINBASED_CTLS  0x0000048d
540 #define MSR_IA32_VMX_TRUE_PROCBASED_CTLS 0x0000048e
541 #define MSR_IA32_VMX_TRUE_EXIT_CTLS      0x0000048f
542 #define MSR_IA32_VMX_TRUE_ENTRY_CTLS     0x00000490
543 #define MSR_IA32_VMX_VMFUNC             0x00000491
544
545 #define XSTATE_FP_BIT                   0
546 #define XSTATE_SSE_BIT                  1
547 #define XSTATE_YMM_BIT                  2
548 #define XSTATE_BNDREGS_BIT              3
549 #define XSTATE_BNDCSR_BIT               4
550 #define XSTATE_OPMASK_BIT               5
551 #define XSTATE_ZMM_Hi256_BIT            6
552 #define XSTATE_Hi16_ZMM_BIT             7
553 #define XSTATE_PKRU_BIT                 9
554 #define XSTATE_ARCH_LBR_BIT             15
555 #define XSTATE_XTILE_CFG_BIT            17
556 #define XSTATE_XTILE_DATA_BIT           18
557
558 #define XSTATE_FP_MASK                  (1ULL << XSTATE_FP_BIT)
559 #define XSTATE_SSE_MASK                 (1ULL << XSTATE_SSE_BIT)
560 #define XSTATE_YMM_MASK                 (1ULL << XSTATE_YMM_BIT)
561 #define XSTATE_BNDREGS_MASK             (1ULL << XSTATE_BNDREGS_BIT)
562 #define XSTATE_BNDCSR_MASK              (1ULL << XSTATE_BNDCSR_BIT)
563 #define XSTATE_OPMASK_MASK              (1ULL << XSTATE_OPMASK_BIT)
564 #define XSTATE_ZMM_Hi256_MASK           (1ULL << XSTATE_ZMM_Hi256_BIT)
565 #define XSTATE_Hi16_ZMM_MASK            (1ULL << XSTATE_Hi16_ZMM_BIT)
566 #define XSTATE_PKRU_MASK                (1ULL << XSTATE_PKRU_BIT)
567 #define XSTATE_ARCH_LBR_MASK            (1ULL << XSTATE_ARCH_LBR_BIT)
568 #define XSTATE_XTILE_CFG_MASK           (1ULL << XSTATE_XTILE_CFG_BIT)
569 #define XSTATE_XTILE_DATA_MASK          (1ULL << XSTATE_XTILE_DATA_BIT)
570
571 #define XSTATE_DYNAMIC_MASK             (XSTATE_XTILE_DATA_MASK)
572
573 #define ESA_FEATURE_ALIGN64_BIT         1
574 #define ESA_FEATURE_XFD_BIT             2
575
576 #define ESA_FEATURE_ALIGN64_MASK        (1U << ESA_FEATURE_ALIGN64_BIT)
577 #define ESA_FEATURE_XFD_MASK            (1U << ESA_FEATURE_XFD_BIT)
578
579
580 /* CPUID feature bits available in XCR0 */
581 #define CPUID_XSTATE_XCR0_MASK  (XSTATE_FP_MASK | XSTATE_SSE_MASK | \
582                                  XSTATE_YMM_MASK | XSTATE_BNDREGS_MASK | \
583                                  XSTATE_BNDCSR_MASK | XSTATE_OPMASK_MASK | \
584                                  XSTATE_ZMM_Hi256_MASK | \
585                                  XSTATE_Hi16_ZMM_MASK | XSTATE_PKRU_MASK | \
586                                  XSTATE_XTILE_CFG_MASK | XSTATE_XTILE_DATA_MASK)
587
588 /* CPUID feature words */
589 typedef enum FeatureWord {
590     FEAT_1_EDX,         /* CPUID[1].EDX */
591     FEAT_1_ECX,         /* CPUID[1].ECX */
592     FEAT_7_0_EBX,       /* CPUID[EAX=7,ECX=0].EBX */
593     FEAT_7_0_ECX,       /* CPUID[EAX=7,ECX=0].ECX */
594     FEAT_7_0_EDX,       /* CPUID[EAX=7,ECX=0].EDX */
595     FEAT_7_1_EAX,       /* CPUID[EAX=7,ECX=1].EAX */
596     FEAT_8000_0001_EDX, /* CPUID[8000_0001].EDX */
597     FEAT_8000_0001_ECX, /* CPUID[8000_0001].ECX */
598     FEAT_8000_0007_EDX, /* CPUID[8000_0007].EDX */
599     FEAT_8000_0008_EBX, /* CPUID[8000_0008].EBX */
600     FEAT_C000_0001_EDX, /* CPUID[C000_0001].EDX */
601     FEAT_KVM,           /* CPUID[4000_0001].EAX (KVM_CPUID_FEATURES) */
602     FEAT_KVM_HINTS,     /* CPUID[4000_0001].EDX */
603     FEAT_SVM,           /* CPUID[8000_000A].EDX */
604     FEAT_XSAVE,         /* CPUID[EAX=0xd,ECX=1].EAX */
605     FEAT_6_EAX,         /* CPUID[6].EAX */
606     FEAT_XSAVE_XCR0_LO, /* CPUID[EAX=0xd,ECX=0].EAX */
607     FEAT_XSAVE_XCR0_HI, /* CPUID[EAX=0xd,ECX=0].EDX */
608     FEAT_ARCH_CAPABILITIES,
609     FEAT_CORE_CAPABILITY,
610     FEAT_PERF_CAPABILITIES,
611     FEAT_VMX_PROCBASED_CTLS,
612     FEAT_VMX_SECONDARY_CTLS,
613     FEAT_VMX_PINBASED_CTLS,
614     FEAT_VMX_EXIT_CTLS,
615     FEAT_VMX_ENTRY_CTLS,
616     FEAT_VMX_MISC,
617     FEAT_VMX_EPT_VPID_CAPS,
618     FEAT_VMX_BASIC,
619     FEAT_VMX_VMFUNC,
620     FEAT_14_0_ECX,
621     FEAT_SGX_12_0_EAX,  /* CPUID[EAX=0x12,ECX=0].EAX (SGX) */
622     FEAT_SGX_12_0_EBX,  /* CPUID[EAX=0x12,ECX=0].EBX (SGX MISCSELECT[31:0]) */
623     FEAT_SGX_12_1_EAX,  /* CPUID[EAX=0x12,ECX=1].EAX (SGX ATTRIBUTES[31:0]) */
624     FEAT_XSAVE_XSS_LO,     /* CPUID[EAX=0xd,ECX=1].ECX */
625     FEAT_XSAVE_XSS_HI,     /* CPUID[EAX=0xd,ECX=1].EDX */
626     FEATURE_WORDS,
627 } FeatureWord;
628
629 typedef uint64_t FeatureWordArray[FEATURE_WORDS];
630 uint64_t x86_cpu_get_supported_feature_word(FeatureWord w,
631                                             bool migratable_only);
632
633 /* cpuid_features bits */
634 #define CPUID_FP87 (1U << 0)
635 #define CPUID_VME  (1U << 1)
636 #define CPUID_DE   (1U << 2)
637 #define CPUID_PSE  (1U << 3)
638 #define CPUID_TSC  (1U << 4)
639 #define CPUID_MSR  (1U << 5)
640 #define CPUID_PAE  (1U << 6)
641 #define CPUID_MCE  (1U << 7)
642 #define CPUID_CX8  (1U << 8)
643 #define CPUID_APIC (1U << 9)
644 #define CPUID_SEP  (1U << 11) /* sysenter/sysexit */
645 #define CPUID_MTRR (1U << 12)
646 #define CPUID_PGE  (1U << 13)
647 #define CPUID_MCA  (1U << 14)
648 #define CPUID_CMOV (1U << 15)
649 #define CPUID_PAT  (1U << 16)
650 #define CPUID_PSE36   (1U << 17)
651 #define CPUID_PN   (1U << 18)
652 #define CPUID_CLFLUSH (1U << 19)
653 #define CPUID_DTS (1U << 21)
654 #define CPUID_ACPI (1U << 22)
655 #define CPUID_MMX  (1U << 23)
656 #define CPUID_FXSR (1U << 24)
657 #define CPUID_SSE  (1U << 25)
658 #define CPUID_SSE2 (1U << 26)
659 #define CPUID_SS (1U << 27)
660 #define CPUID_HT (1U << 28)
661 #define CPUID_TM (1U << 29)
662 #define CPUID_IA64 (1U << 30)
663 #define CPUID_PBE (1U << 31)
664
665 #define CPUID_EXT_SSE3     (1U << 0)
666 #define CPUID_EXT_PCLMULQDQ (1U << 1)
667 #define CPUID_EXT_DTES64   (1U << 2)
668 #define CPUID_EXT_MONITOR  (1U << 3)
669 #define CPUID_EXT_DSCPL    (1U << 4)
670 #define CPUID_EXT_VMX      (1U << 5)
671 #define CPUID_EXT_SMX      (1U << 6)
672 #define CPUID_EXT_EST      (1U << 7)
673 #define CPUID_EXT_TM2      (1U << 8)
674 #define CPUID_EXT_SSSE3    (1U << 9)
675 #define CPUID_EXT_CID      (1U << 10)
676 #define CPUID_EXT_FMA      (1U << 12)
677 #define CPUID_EXT_CX16     (1U << 13)
678 #define CPUID_EXT_XTPR     (1U << 14)
679 #define CPUID_EXT_PDCM     (1U << 15)
680 #define CPUID_EXT_PCID     (1U << 17)
681 #define CPUID_EXT_DCA      (1U << 18)
682 #define CPUID_EXT_SSE41    (1U << 19)
683 #define CPUID_EXT_SSE42    (1U << 20)
684 #define CPUID_EXT_X2APIC   (1U << 21)
685 #define CPUID_EXT_MOVBE    (1U << 22)
686 #define CPUID_EXT_POPCNT   (1U << 23)
687 #define CPUID_EXT_TSC_DEADLINE_TIMER (1U << 24)
688 #define CPUID_EXT_AES      (1U << 25)
689 #define CPUID_EXT_XSAVE    (1U << 26)
690 #define CPUID_EXT_OSXSAVE  (1U << 27)
691 #define CPUID_EXT_AVX      (1U << 28)
692 #define CPUID_EXT_F16C     (1U << 29)
693 #define CPUID_EXT_RDRAND   (1U << 30)
694 #define CPUID_EXT_HYPERVISOR  (1U << 31)
695
696 #define CPUID_EXT2_FPU     (1U << 0)
697 #define CPUID_EXT2_VME     (1U << 1)
698 #define CPUID_EXT2_DE      (1U << 2)
699 #define CPUID_EXT2_PSE     (1U << 3)
700 #define CPUID_EXT2_TSC     (1U << 4)
701 #define CPUID_EXT2_MSR     (1U << 5)
702 #define CPUID_EXT2_PAE     (1U << 6)
703 #define CPUID_EXT2_MCE     (1U << 7)
704 #define CPUID_EXT2_CX8     (1U << 8)
705 #define CPUID_EXT2_APIC    (1U << 9)
706 #define CPUID_EXT2_SYSCALL (1U << 11)
707 #define CPUID_EXT2_MTRR    (1U << 12)
708 #define CPUID_EXT2_PGE     (1U << 13)
709 #define CPUID_EXT2_MCA     (1U << 14)
710 #define CPUID_EXT2_CMOV    (1U << 15)
711 #define CPUID_EXT2_PAT     (1U << 16)
712 #define CPUID_EXT2_PSE36   (1U << 17)
713 #define CPUID_EXT2_MP      (1U << 19)
714 #define CPUID_EXT2_NX      (1U << 20)
715 #define CPUID_EXT2_MMXEXT  (1U << 22)
716 #define CPUID_EXT2_MMX     (1U << 23)
717 #define CPUID_EXT2_FXSR    (1U << 24)
718 #define CPUID_EXT2_FFXSR   (1U << 25)
719 #define CPUID_EXT2_PDPE1GB (1U << 26)
720 #define CPUID_EXT2_RDTSCP  (1U << 27)
721 #define CPUID_EXT2_LM      (1U << 29)
722 #define CPUID_EXT2_3DNOWEXT (1U << 30)
723 #define CPUID_EXT2_3DNOW   (1U << 31)
724
725 /* CPUID[8000_0001].EDX bits that are aliase of CPUID[1].EDX bits on AMD CPUs */
726 #define CPUID_EXT2_AMD_ALIASES (CPUID_EXT2_FPU | CPUID_EXT2_VME | \
727                                 CPUID_EXT2_DE | CPUID_EXT2_PSE | \
728                                 CPUID_EXT2_TSC | CPUID_EXT2_MSR | \
729                                 CPUID_EXT2_PAE | CPUID_EXT2_MCE | \
730                                 CPUID_EXT2_CX8 | CPUID_EXT2_APIC | \
731                                 CPUID_EXT2_MTRR | CPUID_EXT2_PGE | \
732                                 CPUID_EXT2_MCA | CPUID_EXT2_CMOV | \
733                                 CPUID_EXT2_PAT | CPUID_EXT2_PSE36 | \
734                                 CPUID_EXT2_MMX | CPUID_EXT2_FXSR)
735
736 #define CPUID_EXT3_LAHF_LM (1U << 0)
737 #define CPUID_EXT3_CMP_LEG (1U << 1)
738 #define CPUID_EXT3_SVM     (1U << 2)
739 #define CPUID_EXT3_EXTAPIC (1U << 3)
740 #define CPUID_EXT3_CR8LEG  (1U << 4)
741 #define CPUID_EXT3_ABM     (1U << 5)
742 #define CPUID_EXT3_SSE4A   (1U << 6)
743 #define CPUID_EXT3_MISALIGNSSE (1U << 7)
744 #define CPUID_EXT3_3DNOWPREFETCH (1U << 8)
745 #define CPUID_EXT3_OSVW    (1U << 9)
746 #define CPUID_EXT3_IBS     (1U << 10)
747 #define CPUID_EXT3_XOP     (1U << 11)
748 #define CPUID_EXT3_SKINIT  (1U << 12)
749 #define CPUID_EXT3_WDT     (1U << 13)
750 #define CPUID_EXT3_LWP     (1U << 15)
751 #define CPUID_EXT3_FMA4    (1U << 16)
752 #define CPUID_EXT3_TCE     (1U << 17)
753 #define CPUID_EXT3_NODEID  (1U << 19)
754 #define CPUID_EXT3_TBM     (1U << 21)
755 #define CPUID_EXT3_TOPOEXT (1U << 22)
756 #define CPUID_EXT3_PERFCORE (1U << 23)
757 #define CPUID_EXT3_PERFNB  (1U << 24)
758
759 #define CPUID_SVM_NPT             (1U << 0)
760 #define CPUID_SVM_LBRV            (1U << 1)
761 #define CPUID_SVM_SVMLOCK         (1U << 2)
762 #define CPUID_SVM_NRIPSAVE        (1U << 3)
763 #define CPUID_SVM_TSCSCALE        (1U << 4)
764 #define CPUID_SVM_VMCBCLEAN       (1U << 5)
765 #define CPUID_SVM_FLUSHASID       (1U << 6)
766 #define CPUID_SVM_DECODEASSIST    (1U << 7)
767 #define CPUID_SVM_PAUSEFILTER     (1U << 10)
768 #define CPUID_SVM_PFTHRESHOLD     (1U << 12)
769 #define CPUID_SVM_AVIC            (1U << 13)
770 #define CPUID_SVM_V_VMSAVE_VMLOAD (1U << 15)
771 #define CPUID_SVM_VGIF            (1U << 16)
772 #define CPUID_SVM_SVME_ADDR_CHK   (1U << 28)
773
774 /* Support RDFSBASE/RDGSBASE/WRFSBASE/WRGSBASE */
775 #define CPUID_7_0_EBX_FSGSBASE          (1U << 0)
776 /* Support SGX */
777 #define CPUID_7_0_EBX_SGX               (1U << 2)
778 /* 1st Group of Advanced Bit Manipulation Extensions */
779 #define CPUID_7_0_EBX_BMI1              (1U << 3)
780 /* Hardware Lock Elision */
781 #define CPUID_7_0_EBX_HLE               (1U << 4)
782 /* Intel Advanced Vector Extensions 2 */
783 #define CPUID_7_0_EBX_AVX2              (1U << 5)
784 /* Supervisor-mode Execution Prevention */
785 #define CPUID_7_0_EBX_SMEP              (1U << 7)
786 /* 2nd Group of Advanced Bit Manipulation Extensions */
787 #define CPUID_7_0_EBX_BMI2              (1U << 8)
788 /* Enhanced REP MOVSB/STOSB */
789 #define CPUID_7_0_EBX_ERMS              (1U << 9)
790 /* Invalidate Process-Context Identifier */
791 #define CPUID_7_0_EBX_INVPCID           (1U << 10)
792 /* Restricted Transactional Memory */
793 #define CPUID_7_0_EBX_RTM               (1U << 11)
794 /* Memory Protection Extension */
795 #define CPUID_7_0_EBX_MPX               (1U << 14)
796 /* AVX-512 Foundation */
797 #define CPUID_7_0_EBX_AVX512F           (1U << 16)
798 /* AVX-512 Doubleword & Quadword Instruction */
799 #define CPUID_7_0_EBX_AVX512DQ          (1U << 17)
800 /* Read Random SEED */
801 #define CPUID_7_0_EBX_RDSEED            (1U << 18)
802 /* ADCX and ADOX instructions */
803 #define CPUID_7_0_EBX_ADX               (1U << 19)
804 /* Supervisor Mode Access Prevention */
805 #define CPUID_7_0_EBX_SMAP              (1U << 20)
806 /* AVX-512 Integer Fused Multiply Add */
807 #define CPUID_7_0_EBX_AVX512IFMA        (1U << 21)
808 /* Persistent Commit */
809 #define CPUID_7_0_EBX_PCOMMIT           (1U << 22)
810 /* Flush a Cache Line Optimized */
811 #define CPUID_7_0_EBX_CLFLUSHOPT        (1U << 23)
812 /* Cache Line Write Back */
813 #define CPUID_7_0_EBX_CLWB              (1U << 24)
814 /* Intel Processor Trace */
815 #define CPUID_7_0_EBX_INTEL_PT          (1U << 25)
816 /* AVX-512 Prefetch */
817 #define CPUID_7_0_EBX_AVX512PF          (1U << 26)
818 /* AVX-512 Exponential and Reciprocal */
819 #define CPUID_7_0_EBX_AVX512ER          (1U << 27)
820 /* AVX-512 Conflict Detection */
821 #define CPUID_7_0_EBX_AVX512CD          (1U << 28)
822 /* SHA1/SHA256 Instruction Extensions */
823 #define CPUID_7_0_EBX_SHA_NI            (1U << 29)
824 /* AVX-512 Byte and Word Instructions */
825 #define CPUID_7_0_EBX_AVX512BW          (1U << 30)
826 /* AVX-512 Vector Length Extensions */
827 #define CPUID_7_0_EBX_AVX512VL          (1U << 31)
828
829 /* AVX-512 Vector Byte Manipulation Instruction */
830 #define CPUID_7_0_ECX_AVX512_VBMI       (1U << 1)
831 /* User-Mode Instruction Prevention */
832 #define CPUID_7_0_ECX_UMIP              (1U << 2)
833 /* Protection Keys for User-mode Pages */
834 #define CPUID_7_0_ECX_PKU               (1U << 3)
835 /* OS Enable Protection Keys */
836 #define CPUID_7_0_ECX_OSPKE             (1U << 4)
837 /* UMONITOR/UMWAIT/TPAUSE Instructions */
838 #define CPUID_7_0_ECX_WAITPKG           (1U << 5)
839 /* Additional AVX-512 Vector Byte Manipulation Instruction */
840 #define CPUID_7_0_ECX_AVX512_VBMI2      (1U << 6)
841 /* Galois Field New Instructions */
842 #define CPUID_7_0_ECX_GFNI              (1U << 8)
843 /* Vector AES Instructions */
844 #define CPUID_7_0_ECX_VAES              (1U << 9)
845 /* Carry-Less Multiplication Quadword */
846 #define CPUID_7_0_ECX_VPCLMULQDQ        (1U << 10)
847 /* Vector Neural Network Instructions */
848 #define CPUID_7_0_ECX_AVX512VNNI        (1U << 11)
849 /* Support for VPOPCNT[B,W] and VPSHUFBITQMB */
850 #define CPUID_7_0_ECX_AVX512BITALG      (1U << 12)
851 /* POPCNT for vectors of DW/QW */
852 #define CPUID_7_0_ECX_AVX512_VPOPCNTDQ  (1U << 14)
853 /* 5-level Page Tables */
854 #define CPUID_7_0_ECX_LA57              (1U << 16)
855 /* Read Processor ID */
856 #define CPUID_7_0_ECX_RDPID             (1U << 22)
857 /* Bus Lock Debug Exception */
858 #define CPUID_7_0_ECX_BUS_LOCK_DETECT   (1U << 24)
859 /* Cache Line Demote Instruction */
860 #define CPUID_7_0_ECX_CLDEMOTE          (1U << 25)
861 /* Move Doubleword as Direct Store Instruction */
862 #define CPUID_7_0_ECX_MOVDIRI           (1U << 27)
863 /* Move 64 Bytes as Direct Store Instruction */
864 #define CPUID_7_0_ECX_MOVDIR64B         (1U << 28)
865 /* Support SGX Launch Control */
866 #define CPUID_7_0_ECX_SGX_LC            (1U << 30)
867 /* Protection Keys for Supervisor-mode Pages */
868 #define CPUID_7_0_ECX_PKS               (1U << 31)
869
870 /* AVX512 Neural Network Instructions */
871 #define CPUID_7_0_EDX_AVX512_4VNNIW     (1U << 2)
872 /* AVX512 Multiply Accumulation Single Precision */
873 #define CPUID_7_0_EDX_AVX512_4FMAPS     (1U << 3)
874 /* Fast Short Rep Mov */
875 #define CPUID_7_0_EDX_FSRM              (1U << 4)
876 /* AVX512 Vector Pair Intersection to a Pair of Mask Registers */
877 #define CPUID_7_0_EDX_AVX512_VP2INTERSECT (1U << 8)
878 /* SERIALIZE instruction */
879 #define CPUID_7_0_EDX_SERIALIZE         (1U << 14)
880 /* TSX Suspend Load Address Tracking instruction */
881 #define CPUID_7_0_EDX_TSX_LDTRK         (1U << 16)
882 /* Architectural LBRs */
883 #define CPUID_7_0_EDX_ARCH_LBR          (1U << 19)
884 /* AMX_BF16 instruction */
885 #define CPUID_7_0_EDX_AMX_BF16          (1U << 22)
886 /* AVX512_FP16 instruction */
887 #define CPUID_7_0_EDX_AVX512_FP16       (1U << 23)
888 /* AMX tile (two-dimensional register) */
889 #define CPUID_7_0_EDX_AMX_TILE          (1U << 24)
890 /* AMX_INT8 instruction */
891 #define CPUID_7_0_EDX_AMX_INT8          (1U << 25)
892 /* Speculation Control */
893 #define CPUID_7_0_EDX_SPEC_CTRL         (1U << 26)
894 /* Single Thread Indirect Branch Predictors */
895 #define CPUID_7_0_EDX_STIBP             (1U << 27)
896 /* Arch Capabilities */
897 #define CPUID_7_0_EDX_ARCH_CAPABILITIES (1U << 29)
898 /* Core Capability */
899 #define CPUID_7_0_EDX_CORE_CAPABILITY   (1U << 30)
900 /* Speculative Store Bypass Disable */
901 #define CPUID_7_0_EDX_SPEC_CTRL_SSBD    (1U << 31)
902
903 /* AVX VNNI Instruction */
904 #define CPUID_7_1_EAX_AVX_VNNI          (1U << 4)
905 /* AVX512 BFloat16 Instruction */
906 #define CPUID_7_1_EAX_AVX512_BF16       (1U << 5)
907 /* Fast Zero REP MOVS */
908 #define CPUID_7_1_EAX_FZRM              (1U << 10)
909 /* Fast Short REP STOS */
910 #define CPUID_7_1_EAX_FSRS              (1U << 11)
911 /* Fast Short REP CMPS/SCAS */
912 #define CPUID_7_1_EAX_FSRC              (1U << 12)
913
914 /* XFD Extend Feature Disabled */
915 #define CPUID_D_1_EAX_XFD               (1U << 4)
916
917 /* Packets which contain IP payload have LIP values */
918 #define CPUID_14_0_ECX_LIP              (1U << 31)
919
920 /* CLZERO instruction */
921 #define CPUID_8000_0008_EBX_CLZERO      (1U << 0)
922 /* Always save/restore FP error pointers */
923 #define CPUID_8000_0008_EBX_XSAVEERPTR  (1U << 2)
924 /* Write back and do not invalidate cache */
925 #define CPUID_8000_0008_EBX_WBNOINVD    (1U << 9)
926 /* Indirect Branch Prediction Barrier */
927 #define CPUID_8000_0008_EBX_IBPB        (1U << 12)
928 /* Indirect Branch Restricted Speculation */
929 #define CPUID_8000_0008_EBX_IBRS        (1U << 14)
930 /* Single Thread Indirect Branch Predictors */
931 #define CPUID_8000_0008_EBX_STIBP       (1U << 15)
932 /* Speculative Store Bypass Disable */
933 #define CPUID_8000_0008_EBX_AMD_SSBD    (1U << 24)
934
935 #define CPUID_XSAVE_XSAVEOPT   (1U << 0)
936 #define CPUID_XSAVE_XSAVEC     (1U << 1)
937 #define CPUID_XSAVE_XGETBV1    (1U << 2)
938 #define CPUID_XSAVE_XSAVES     (1U << 3)
939
940 #define CPUID_6_EAX_ARAT       (1U << 2)
941
942 /* CPUID[0x80000007].EDX flags: */
943 #define CPUID_APM_INVTSC       (1U << 8)
944
945 #define CPUID_VENDOR_SZ      12
946
947 #define CPUID_VENDOR_INTEL_1 0x756e6547 /* "Genu" */
948 #define CPUID_VENDOR_INTEL_2 0x49656e69 /* "ineI" */
949 #define CPUID_VENDOR_INTEL_3 0x6c65746e /* "ntel" */
950 #define CPUID_VENDOR_INTEL "GenuineIntel"
951
952 #define CPUID_VENDOR_AMD_1   0x68747541 /* "Auth" */
953 #define CPUID_VENDOR_AMD_2   0x69746e65 /* "enti" */
954 #define CPUID_VENDOR_AMD_3   0x444d4163 /* "cAMD" */
955 #define CPUID_VENDOR_AMD   "AuthenticAMD"
956
957 #define CPUID_VENDOR_VIA   "CentaurHauls"
958
959 #define CPUID_VENDOR_HYGON    "HygonGenuine"
960
961 #define IS_INTEL_CPU(env) ((env)->cpuid_vendor1 == CPUID_VENDOR_INTEL_1 && \
962                            (env)->cpuid_vendor2 == CPUID_VENDOR_INTEL_2 && \
963                            (env)->cpuid_vendor3 == CPUID_VENDOR_INTEL_3)
964 #define IS_AMD_CPU(env) ((env)->cpuid_vendor1 == CPUID_VENDOR_AMD_1 && \
965                          (env)->cpuid_vendor2 == CPUID_VENDOR_AMD_2 && \
966                          (env)->cpuid_vendor3 == CPUID_VENDOR_AMD_3)
967
968 #define CPUID_MWAIT_IBE     (1U << 1) /* Interrupts can exit capability */
969 #define CPUID_MWAIT_EMX     (1U << 0) /* enumeration supported */
970
971 /* CPUID[0xB].ECX level types */
972 #define CPUID_TOPOLOGY_LEVEL_INVALID  (0U << 8)
973 #define CPUID_TOPOLOGY_LEVEL_SMT      (1U << 8)
974 #define CPUID_TOPOLOGY_LEVEL_CORE     (2U << 8)
975 #define CPUID_TOPOLOGY_LEVEL_DIE      (5U << 8)
976
977 /* MSR Feature Bits */
978 #define MSR_ARCH_CAP_RDCL_NO            (1U << 0)
979 #define MSR_ARCH_CAP_IBRS_ALL           (1U << 1)
980 #define MSR_ARCH_CAP_RSBA               (1U << 2)
981 #define MSR_ARCH_CAP_SKIP_L1DFL_VMENTRY (1U << 3)
982 #define MSR_ARCH_CAP_SSB_NO             (1U << 4)
983 #define MSR_ARCH_CAP_MDS_NO             (1U << 5)
984 #define MSR_ARCH_CAP_PSCHANGE_MC_NO     (1U << 6)
985 #define MSR_ARCH_CAP_TSX_CTRL_MSR       (1U << 7)
986 #define MSR_ARCH_CAP_TAA_NO             (1U << 8)
987
988 #define MSR_CORE_CAP_SPLIT_LOCK_DETECT  (1U << 5)
989
990 /* VMX MSR features */
991 #define MSR_VMX_BASIC_VMCS_REVISION_MASK             0x7FFFFFFFull
992 #define MSR_VMX_BASIC_VMXON_REGION_SIZE_MASK         (0x00001FFFull << 32)
993 #define MSR_VMX_BASIC_VMCS_MEM_TYPE_MASK             (0x003C0000ull << 32)
994 #define MSR_VMX_BASIC_DUAL_MONITOR                   (1ULL << 49)
995 #define MSR_VMX_BASIC_INS_OUTS                       (1ULL << 54)
996 #define MSR_VMX_BASIC_TRUE_CTLS                      (1ULL << 55)
997
998 #define MSR_VMX_MISC_PREEMPTION_TIMER_SHIFT_MASK     0x1Full
999 #define MSR_VMX_MISC_STORE_LMA                       (1ULL << 5)
1000 #define MSR_VMX_MISC_ACTIVITY_HLT                    (1ULL << 6)
1001 #define MSR_VMX_MISC_ACTIVITY_SHUTDOWN               (1ULL << 7)
1002 #define MSR_VMX_MISC_ACTIVITY_WAIT_SIPI              (1ULL << 8)
1003 #define MSR_VMX_MISC_MAX_MSR_LIST_SIZE_MASK          0x0E000000ull
1004 #define MSR_VMX_MISC_VMWRITE_VMEXIT                  (1ULL << 29)
1005 #define MSR_VMX_MISC_ZERO_LEN_INJECT                 (1ULL << 30)
1006
1007 #define MSR_VMX_EPT_EXECONLY                         (1ULL << 0)
1008 #define MSR_VMX_EPT_PAGE_WALK_LENGTH_4               (1ULL << 6)
1009 #define MSR_VMX_EPT_PAGE_WALK_LENGTH_5               (1ULL << 7)
1010 #define MSR_VMX_EPT_UC                               (1ULL << 8)
1011 #define MSR_VMX_EPT_WB                               (1ULL << 14)
1012 #define MSR_VMX_EPT_2MB                              (1ULL << 16)
1013 #define MSR_VMX_EPT_1GB                              (1ULL << 17)
1014 #define MSR_VMX_EPT_INVEPT                           (1ULL << 20)
1015 #define MSR_VMX_EPT_AD_BITS                          (1ULL << 21)
1016 #define MSR_VMX_EPT_ADVANCED_VMEXIT_INFO             (1ULL << 22)
1017 #define MSR_VMX_EPT_INVEPT_SINGLE_CONTEXT            (1ULL << 25)
1018 #define MSR_VMX_EPT_INVEPT_ALL_CONTEXT               (1ULL << 26)
1019 #define MSR_VMX_EPT_INVVPID                          (1ULL << 32)
1020 #define MSR_VMX_EPT_INVVPID_SINGLE_ADDR              (1ULL << 40)
1021 #define MSR_VMX_EPT_INVVPID_SINGLE_CONTEXT           (1ULL << 41)
1022 #define MSR_VMX_EPT_INVVPID_ALL_CONTEXT              (1ULL << 42)
1023 #define MSR_VMX_EPT_INVVPID_SINGLE_CONTEXT_NOGLOBALS (1ULL << 43)
1024
1025 #define MSR_VMX_VMFUNC_EPT_SWITCHING                 (1ULL << 0)
1026
1027
1028 /* VMX controls */
1029 #define VMX_CPU_BASED_VIRTUAL_INTR_PENDING          0x00000004
1030 #define VMX_CPU_BASED_USE_TSC_OFFSETING             0x00000008
1031 #define VMX_CPU_BASED_HLT_EXITING                   0x00000080
1032 #define VMX_CPU_BASED_INVLPG_EXITING                0x00000200
1033 #define VMX_CPU_BASED_MWAIT_EXITING                 0x00000400
1034 #define VMX_CPU_BASED_RDPMC_EXITING                 0x00000800
1035 #define VMX_CPU_BASED_RDTSC_EXITING                 0x00001000
1036 #define VMX_CPU_BASED_CR3_LOAD_EXITING              0x00008000
1037 #define VMX_CPU_BASED_CR3_STORE_EXITING             0x00010000
1038 #define VMX_CPU_BASED_CR8_LOAD_EXITING              0x00080000
1039 #define VMX_CPU_BASED_CR8_STORE_EXITING             0x00100000
1040 #define VMX_CPU_BASED_TPR_SHADOW                    0x00200000
1041 #define VMX_CPU_BASED_VIRTUAL_NMI_PENDING           0x00400000
1042 #define VMX_CPU_BASED_MOV_DR_EXITING                0x00800000
1043 #define VMX_CPU_BASED_UNCOND_IO_EXITING             0x01000000
1044 #define VMX_CPU_BASED_USE_IO_BITMAPS                0x02000000
1045 #define VMX_CPU_BASED_MONITOR_TRAP_FLAG             0x08000000
1046 #define VMX_CPU_BASED_USE_MSR_BITMAPS               0x10000000
1047 #define VMX_CPU_BASED_MONITOR_EXITING               0x20000000
1048 #define VMX_CPU_BASED_PAUSE_EXITING                 0x40000000
1049 #define VMX_CPU_BASED_ACTIVATE_SECONDARY_CONTROLS   0x80000000
1050
1051 #define VMX_SECONDARY_EXEC_VIRTUALIZE_APIC_ACCESSES 0x00000001
1052 #define VMX_SECONDARY_EXEC_ENABLE_EPT               0x00000002
1053 #define VMX_SECONDARY_EXEC_DESC                     0x00000004
1054 #define VMX_SECONDARY_EXEC_RDTSCP                   0x00000008
1055 #define VMX_SECONDARY_EXEC_VIRTUALIZE_X2APIC_MODE   0x00000010
1056 #define VMX_SECONDARY_EXEC_ENABLE_VPID              0x00000020
1057 #define VMX_SECONDARY_EXEC_WBINVD_EXITING           0x00000040
1058 #define VMX_SECONDARY_EXEC_UNRESTRICTED_GUEST       0x00000080
1059 #define VMX_SECONDARY_EXEC_APIC_REGISTER_VIRT       0x00000100
1060 #define VMX_SECONDARY_EXEC_VIRTUAL_INTR_DELIVERY    0x00000200
1061 #define VMX_SECONDARY_EXEC_PAUSE_LOOP_EXITING       0x00000400
1062 #define VMX_SECONDARY_EXEC_RDRAND_EXITING           0x00000800
1063 #define VMX_SECONDARY_EXEC_ENABLE_INVPCID           0x00001000
1064 #define VMX_SECONDARY_EXEC_ENABLE_VMFUNC            0x00002000
1065 #define VMX_SECONDARY_EXEC_SHADOW_VMCS              0x00004000
1066 #define VMX_SECONDARY_EXEC_ENCLS_EXITING            0x00008000
1067 #define VMX_SECONDARY_EXEC_RDSEED_EXITING           0x00010000
1068 #define VMX_SECONDARY_EXEC_ENABLE_PML               0x00020000
1069 #define VMX_SECONDARY_EXEC_XSAVES                   0x00100000
1070 #define VMX_SECONDARY_EXEC_TSC_SCALING              0x02000000
1071
1072 #define VMX_PIN_BASED_EXT_INTR_MASK                 0x00000001
1073 #define VMX_PIN_BASED_NMI_EXITING                   0x00000008
1074 #define VMX_PIN_BASED_VIRTUAL_NMIS                  0x00000020
1075 #define VMX_PIN_BASED_VMX_PREEMPTION_TIMER          0x00000040
1076 #define VMX_PIN_BASED_POSTED_INTR                   0x00000080
1077
1078 #define VMX_VM_EXIT_SAVE_DEBUG_CONTROLS             0x00000004
1079 #define VMX_VM_EXIT_HOST_ADDR_SPACE_SIZE            0x00000200
1080 #define VMX_VM_EXIT_LOAD_IA32_PERF_GLOBAL_CTRL      0x00001000
1081 #define VMX_VM_EXIT_ACK_INTR_ON_EXIT                0x00008000
1082 #define VMX_VM_EXIT_SAVE_IA32_PAT                   0x00040000
1083 #define VMX_VM_EXIT_LOAD_IA32_PAT                   0x00080000
1084 #define VMX_VM_EXIT_SAVE_IA32_EFER                  0x00100000
1085 #define VMX_VM_EXIT_LOAD_IA32_EFER                  0x00200000
1086 #define VMX_VM_EXIT_SAVE_VMX_PREEMPTION_TIMER       0x00400000
1087 #define VMX_VM_EXIT_CLEAR_BNDCFGS                   0x00800000
1088 #define VMX_VM_EXIT_PT_CONCEAL_PIP                  0x01000000
1089 #define VMX_VM_EXIT_CLEAR_IA32_RTIT_CTL             0x02000000
1090 #define VMX_VM_EXIT_LOAD_IA32_PKRS                  0x20000000
1091
1092 #define VMX_VM_ENTRY_LOAD_DEBUG_CONTROLS            0x00000004
1093 #define VMX_VM_ENTRY_IA32E_MODE                     0x00000200
1094 #define VMX_VM_ENTRY_SMM                            0x00000400
1095 #define VMX_VM_ENTRY_DEACT_DUAL_MONITOR             0x00000800
1096 #define VMX_VM_ENTRY_LOAD_IA32_PERF_GLOBAL_CTRL     0x00002000
1097 #define VMX_VM_ENTRY_LOAD_IA32_PAT                  0x00004000
1098 #define VMX_VM_ENTRY_LOAD_IA32_EFER                 0x00008000
1099 #define VMX_VM_ENTRY_LOAD_BNDCFGS                   0x00010000
1100 #define VMX_VM_ENTRY_PT_CONCEAL_PIP                 0x00020000
1101 #define VMX_VM_ENTRY_LOAD_IA32_RTIT_CTL             0x00040000
1102 #define VMX_VM_ENTRY_LOAD_IA32_PKRS                 0x00400000
1103
1104 /* Supported Hyper-V Enlightenments */
1105 #define HYPERV_FEAT_RELAXED             0
1106 #define HYPERV_FEAT_VAPIC               1
1107 #define HYPERV_FEAT_TIME                2
1108 #define HYPERV_FEAT_CRASH               3
1109 #define HYPERV_FEAT_RESET               4
1110 #define HYPERV_FEAT_VPINDEX             5
1111 #define HYPERV_FEAT_RUNTIME             6
1112 #define HYPERV_FEAT_SYNIC               7
1113 #define HYPERV_FEAT_STIMER              8
1114 #define HYPERV_FEAT_FREQUENCIES         9
1115 #define HYPERV_FEAT_REENLIGHTENMENT     10
1116 #define HYPERV_FEAT_TLBFLUSH            11
1117 #define HYPERV_FEAT_EVMCS               12
1118 #define HYPERV_FEAT_IPI                 13
1119 #define HYPERV_FEAT_STIMER_DIRECT       14
1120 #define HYPERV_FEAT_AVIC                15
1121 #define HYPERV_FEAT_SYNDBG              16
1122 #define HYPERV_FEAT_MSR_BITMAP          17
1123 #define HYPERV_FEAT_XMM_INPUT           18
1124 #define HYPERV_FEAT_TLBFLUSH_EXT        19
1125 #define HYPERV_FEAT_TLBFLUSH_DIRECT     20
1126
1127 #ifndef HYPERV_SPINLOCK_NEVER_NOTIFY
1128 #define HYPERV_SPINLOCK_NEVER_NOTIFY             0xFFFFFFFF
1129 #endif
1130
1131 #define EXCP00_DIVZ     0
1132 #define EXCP01_DB       1
1133 #define EXCP02_NMI      2
1134 #define EXCP03_INT3     3
1135 #define EXCP04_INTO     4
1136 #define EXCP05_BOUND    5
1137 #define EXCP06_ILLOP    6
1138 #define EXCP07_PREX     7
1139 #define EXCP08_DBLE     8
1140 #define EXCP09_XERR     9
1141 #define EXCP0A_TSS      10
1142 #define EXCP0B_NOSEG    11
1143 #define EXCP0C_STACK    12
1144 #define EXCP0D_GPF      13
1145 #define EXCP0E_PAGE     14
1146 #define EXCP10_COPR     16
1147 #define EXCP11_ALGN     17
1148 #define EXCP12_MCHK     18
1149
1150 #define EXCP_VMEXIT     0x100 /* only for system emulation */
1151 #define EXCP_SYSCALL    0x101 /* only for user emulation */
1152 #define EXCP_VSYSCALL   0x102 /* only for user emulation */
1153
1154 /* i386-specific interrupt pending bits.  */
1155 #define CPU_INTERRUPT_POLL      CPU_INTERRUPT_TGT_EXT_1
1156 #define CPU_INTERRUPT_SMI       CPU_INTERRUPT_TGT_EXT_2
1157 #define CPU_INTERRUPT_NMI       CPU_INTERRUPT_TGT_EXT_3
1158 #define CPU_INTERRUPT_MCE       CPU_INTERRUPT_TGT_EXT_4
1159 #define CPU_INTERRUPT_VIRQ      CPU_INTERRUPT_TGT_INT_0
1160 #define CPU_INTERRUPT_SIPI      CPU_INTERRUPT_TGT_INT_1
1161 #define CPU_INTERRUPT_TPR       CPU_INTERRUPT_TGT_INT_2
1162
1163 /* Use a clearer name for this.  */
1164 #define CPU_INTERRUPT_INIT      CPU_INTERRUPT_RESET
1165
1166 /* Instead of computing the condition codes after each x86 instruction,
1167  * QEMU just stores one operand (called CC_SRC), the result
1168  * (called CC_DST) and the type of operation (called CC_OP). When the
1169  * condition codes are needed, the condition codes can be calculated
1170  * using this information. Condition codes are not generated if they
1171  * are only needed for conditional branches.
1172  */
1173 typedef enum {
1174     CC_OP_DYNAMIC, /* must use dynamic code to get cc_op */
1175     CC_OP_EFLAGS,  /* all cc are explicitly computed, CC_SRC = flags */
1176
1177     CC_OP_MULB, /* modify all flags, C, O = (CC_SRC != 0) */
1178     CC_OP_MULW,
1179     CC_OP_MULL,
1180     CC_OP_MULQ,
1181
1182     CC_OP_ADDB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
1183     CC_OP_ADDW,
1184     CC_OP_ADDL,
1185     CC_OP_ADDQ,
1186
1187     CC_OP_ADCB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
1188     CC_OP_ADCW,
1189     CC_OP_ADCL,
1190     CC_OP_ADCQ,
1191
1192     CC_OP_SUBB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
1193     CC_OP_SUBW,
1194     CC_OP_SUBL,
1195     CC_OP_SUBQ,
1196
1197     CC_OP_SBBB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
1198     CC_OP_SBBW,
1199     CC_OP_SBBL,
1200     CC_OP_SBBQ,
1201
1202     CC_OP_LOGICB, /* modify all flags, CC_DST = res */
1203     CC_OP_LOGICW,
1204     CC_OP_LOGICL,
1205     CC_OP_LOGICQ,
1206
1207     CC_OP_INCB, /* modify all flags except, CC_DST = res, CC_SRC = C */
1208     CC_OP_INCW,
1209     CC_OP_INCL,
1210     CC_OP_INCQ,
1211
1212     CC_OP_DECB, /* modify all flags except, CC_DST = res, CC_SRC = C  */
1213     CC_OP_DECW,
1214     CC_OP_DECL,
1215     CC_OP_DECQ,
1216
1217     CC_OP_SHLB, /* modify all flags, CC_DST = res, CC_SRC.msb = C */
1218     CC_OP_SHLW,
1219     CC_OP_SHLL,
1220     CC_OP_SHLQ,
1221
1222     CC_OP_SARB, /* modify all flags, CC_DST = res, CC_SRC.lsb = C */
1223     CC_OP_SARW,
1224     CC_OP_SARL,
1225     CC_OP_SARQ,
1226
1227     CC_OP_BMILGB, /* Z,S via CC_DST, C = SRC==0; O=0; P,A undefined */
1228     CC_OP_BMILGW,
1229     CC_OP_BMILGL,
1230     CC_OP_BMILGQ,
1231
1232     CC_OP_ADCX, /* CC_DST = C, CC_SRC = rest.  */
1233     CC_OP_ADOX, /* CC_DST = O, CC_SRC = rest.  */
1234     CC_OP_ADCOX, /* CC_DST = C, CC_SRC2 = O, CC_SRC = rest.  */
1235
1236     CC_OP_CLR, /* Z set, all other flags clear.  */
1237     CC_OP_POPCNT, /* Z via CC_SRC, all other flags clear.  */
1238
1239     CC_OP_NB,
1240 } CCOp;
1241
1242 typedef struct SegmentCache {
1243     uint32_t selector;
1244     target_ulong base;
1245     uint32_t limit;
1246     uint32_t flags;
1247 } SegmentCache;
1248
1249 typedef union MMXReg {
1250     uint8_t  _b_MMXReg[64 / 8];
1251     uint16_t _w_MMXReg[64 / 16];
1252     uint32_t _l_MMXReg[64 / 32];
1253     uint64_t _q_MMXReg[64 / 64];
1254     float32  _s_MMXReg[64 / 32];
1255     float64  _d_MMXReg[64 / 64];
1256 } MMXReg;
1257
1258 typedef union XMMReg {
1259     uint64_t _q_XMMReg[128 / 64];
1260 } XMMReg;
1261
1262 typedef union YMMReg {
1263     uint64_t _q_YMMReg[256 / 64];
1264     XMMReg   _x_YMMReg[256 / 128];
1265 } YMMReg;
1266
1267 typedef union ZMMReg {
1268     uint8_t  _b_ZMMReg[512 / 8];
1269     uint16_t _w_ZMMReg[512 / 16];
1270     uint32_t _l_ZMMReg[512 / 32];
1271     uint64_t _q_ZMMReg[512 / 64];
1272     float16  _h_ZMMReg[512 / 16];
1273     float32  _s_ZMMReg[512 / 32];
1274     float64  _d_ZMMReg[512 / 64];
1275     XMMReg   _x_ZMMReg[512 / 128];
1276     YMMReg   _y_ZMMReg[512 / 256];
1277 } ZMMReg;
1278
1279 typedef struct BNDReg {
1280     uint64_t lb;
1281     uint64_t ub;
1282 } BNDReg;
1283
1284 typedef struct BNDCSReg {
1285     uint64_t cfgu;
1286     uint64_t sts;
1287 } BNDCSReg;
1288
1289 #define BNDCFG_ENABLE       1ULL
1290 #define BNDCFG_BNDPRESERVE  2ULL
1291 #define BNDCFG_BDIR_MASK    TARGET_PAGE_MASK
1292
1293 #if HOST_BIG_ENDIAN
1294 #define ZMM_B(n) _b_ZMMReg[63 - (n)]
1295 #define ZMM_W(n) _w_ZMMReg[31 - (n)]
1296 #define ZMM_L(n) _l_ZMMReg[15 - (n)]
1297 #define ZMM_H(n) _h_ZMMReg[31 - (n)]
1298 #define ZMM_S(n) _s_ZMMReg[15 - (n)]
1299 #define ZMM_Q(n) _q_ZMMReg[7 - (n)]
1300 #define ZMM_D(n) _d_ZMMReg[7 - (n)]
1301 #define ZMM_X(n) _x_ZMMReg[3 - (n)]
1302 #define ZMM_Y(n) _y_ZMMReg[1 - (n)]
1303
1304 #define XMM_Q(n) _q_XMMReg[1 - (n)]
1305
1306 #define YMM_Q(n) _q_YMMReg[3 - (n)]
1307 #define YMM_X(n) _x_YMMReg[1 - (n)]
1308
1309 #define MMX_B(n) _b_MMXReg[7 - (n)]
1310 #define MMX_W(n) _w_MMXReg[3 - (n)]
1311 #define MMX_L(n) _l_MMXReg[1 - (n)]
1312 #define MMX_S(n) _s_MMXReg[1 - (n)]
1313 #else
1314 #define ZMM_B(n) _b_ZMMReg[n]
1315 #define ZMM_W(n) _w_ZMMReg[n]
1316 #define ZMM_L(n) _l_ZMMReg[n]
1317 #define ZMM_H(n) _h_ZMMReg[n]
1318 #define ZMM_S(n) _s_ZMMReg[n]
1319 #define ZMM_Q(n) _q_ZMMReg[n]
1320 #define ZMM_D(n) _d_ZMMReg[n]
1321 #define ZMM_X(n) _x_ZMMReg[n]
1322 #define ZMM_Y(n) _y_ZMMReg[n]
1323
1324 #define XMM_Q(n) _q_XMMReg[n]
1325
1326 #define YMM_Q(n) _q_YMMReg[n]
1327 #define YMM_X(n) _x_YMMReg[n]
1328
1329 #define MMX_B(n) _b_MMXReg[n]
1330 #define MMX_W(n) _w_MMXReg[n]
1331 #define MMX_L(n) _l_MMXReg[n]
1332 #define MMX_S(n) _s_MMXReg[n]
1333 #endif
1334 #define MMX_Q(n) _q_MMXReg[n]
1335
1336 typedef union {
1337     floatx80 d __attribute__((aligned(16)));
1338     MMXReg mmx;
1339 } FPReg;
1340
1341 typedef struct {
1342     uint64_t base;
1343     uint64_t mask;
1344 } MTRRVar;
1345
1346 #define CPU_NB_REGS64 16
1347 #define CPU_NB_REGS32 8
1348
1349 #ifdef TARGET_X86_64
1350 #define CPU_NB_REGS CPU_NB_REGS64
1351 #else
1352 #define CPU_NB_REGS CPU_NB_REGS32
1353 #endif
1354
1355 #define MAX_FIXED_COUNTERS 3
1356 #define MAX_GP_COUNTERS    (MSR_IA32_PERF_STATUS - MSR_P6_EVNTSEL0)
1357
1358 #define TARGET_INSN_START_EXTRA_WORDS 1
1359
1360 #define NB_OPMASK_REGS 8
1361
1362 /* CPU can't have 0xFFFFFFFF APIC ID, use that value to distinguish
1363  * that APIC ID hasn't been set yet
1364  */
1365 #define UNASSIGNED_APIC_ID 0xFFFFFFFF
1366
1367 typedef union X86LegacyXSaveArea {
1368     struct {
1369         uint16_t fcw;
1370         uint16_t fsw;
1371         uint8_t ftw;
1372         uint8_t reserved;
1373         uint16_t fpop;
1374         uint64_t fpip;
1375         uint64_t fpdp;
1376         uint32_t mxcsr;
1377         uint32_t mxcsr_mask;
1378         FPReg fpregs[8];
1379         uint8_t xmm_regs[16][16];
1380     };
1381     uint8_t data[512];
1382 } X86LegacyXSaveArea;
1383
1384 typedef struct X86XSaveHeader {
1385     uint64_t xstate_bv;
1386     uint64_t xcomp_bv;
1387     uint64_t reserve0;
1388     uint8_t reserved[40];
1389 } X86XSaveHeader;
1390
1391 /* Ext. save area 2: AVX State */
1392 typedef struct XSaveAVX {
1393     uint8_t ymmh[16][16];
1394 } XSaveAVX;
1395
1396 /* Ext. save area 3: BNDREG */
1397 typedef struct XSaveBNDREG {
1398     BNDReg bnd_regs[4];
1399 } XSaveBNDREG;
1400
1401 /* Ext. save area 4: BNDCSR */
1402 typedef union XSaveBNDCSR {
1403     BNDCSReg bndcsr;
1404     uint8_t data[64];
1405 } XSaveBNDCSR;
1406
1407 /* Ext. save area 5: Opmask */
1408 typedef struct XSaveOpmask {
1409     uint64_t opmask_regs[NB_OPMASK_REGS];
1410 } XSaveOpmask;
1411
1412 /* Ext. save area 6: ZMM_Hi256 */
1413 typedef struct XSaveZMM_Hi256 {
1414     uint8_t zmm_hi256[16][32];
1415 } XSaveZMM_Hi256;
1416
1417 /* Ext. save area 7: Hi16_ZMM */
1418 typedef struct XSaveHi16_ZMM {
1419     uint8_t hi16_zmm[16][64];
1420 } XSaveHi16_ZMM;
1421
1422 /* Ext. save area 9: PKRU state */
1423 typedef struct XSavePKRU {
1424     uint32_t pkru;
1425     uint32_t padding;
1426 } XSavePKRU;
1427
1428 /* Ext. save area 17: AMX XTILECFG state */
1429 typedef struct XSaveXTILECFG {
1430     uint8_t xtilecfg[64];
1431 } XSaveXTILECFG;
1432
1433 /* Ext. save area 18: AMX XTILEDATA state */
1434 typedef struct XSaveXTILEDATA {
1435     uint8_t xtiledata[8][1024];
1436 } XSaveXTILEDATA;
1437
1438 typedef struct {
1439        uint64_t from;
1440        uint64_t to;
1441        uint64_t info;
1442 } LBREntry;
1443
1444 #define ARCH_LBR_NR_ENTRIES            32
1445
1446 /* Ext. save area 19: Supervisor mode Arch LBR state */
1447 typedef struct XSavesArchLBR {
1448     uint64_t lbr_ctl;
1449     uint64_t lbr_depth;
1450     uint64_t ler_from;
1451     uint64_t ler_to;
1452     uint64_t ler_info;
1453     LBREntry lbr_records[ARCH_LBR_NR_ENTRIES];
1454 } XSavesArchLBR;
1455
1456 QEMU_BUILD_BUG_ON(sizeof(XSaveAVX) != 0x100);
1457 QEMU_BUILD_BUG_ON(sizeof(XSaveBNDREG) != 0x40);
1458 QEMU_BUILD_BUG_ON(sizeof(XSaveBNDCSR) != 0x40);
1459 QEMU_BUILD_BUG_ON(sizeof(XSaveOpmask) != 0x40);
1460 QEMU_BUILD_BUG_ON(sizeof(XSaveZMM_Hi256) != 0x200);
1461 QEMU_BUILD_BUG_ON(sizeof(XSaveHi16_ZMM) != 0x400);
1462 QEMU_BUILD_BUG_ON(sizeof(XSavePKRU) != 0x8);
1463 QEMU_BUILD_BUG_ON(sizeof(XSaveXTILECFG) != 0x40);
1464 QEMU_BUILD_BUG_ON(sizeof(XSaveXTILEDATA) != 0x2000);
1465 QEMU_BUILD_BUG_ON(sizeof(XSavesArchLBR) != 0x328);
1466
1467 typedef struct ExtSaveArea {
1468     uint32_t feature, bits;
1469     uint32_t offset, size;
1470     uint32_t ecx;
1471 } ExtSaveArea;
1472
1473 #define XSAVE_STATE_AREA_COUNT (XSTATE_XTILE_DATA_BIT + 1)
1474
1475 extern ExtSaveArea x86_ext_save_areas[XSAVE_STATE_AREA_COUNT];
1476
1477 typedef enum TPRAccess {
1478     TPR_ACCESS_READ,
1479     TPR_ACCESS_WRITE,
1480 } TPRAccess;
1481
1482 /* Cache information data structures: */
1483
1484 enum CacheType {
1485     DATA_CACHE,
1486     INSTRUCTION_CACHE,
1487     UNIFIED_CACHE
1488 };
1489
1490 typedef struct CPUCacheInfo {
1491     enum CacheType type;
1492     uint8_t level;
1493     /* Size in bytes */
1494     uint32_t size;
1495     /* Line size, in bytes */
1496     uint16_t line_size;
1497     /*
1498      * Associativity.
1499      * Note: representation of fully-associative caches is not implemented
1500      */
1501     uint8_t associativity;
1502     /* Physical line partitions. CPUID[0x8000001D].EBX, CPUID[4].EBX */
1503     uint8_t partitions;
1504     /* Number of sets. CPUID[0x8000001D].ECX, CPUID[4].ECX */
1505     uint32_t sets;
1506     /*
1507      * Lines per tag.
1508      * AMD-specific: CPUID[0x80000005], CPUID[0x80000006].
1509      * (Is this synonym to @partitions?)
1510      */
1511     uint8_t lines_per_tag;
1512
1513     /* Self-initializing cache */
1514     bool self_init;
1515     /*
1516      * WBINVD/INVD is not guaranteed to act upon lower level caches of
1517      * non-originating threads sharing this cache.
1518      * CPUID[4].EDX[bit 0], CPUID[0x8000001D].EDX[bit 0]
1519      */
1520     bool no_invd_sharing;
1521     /*
1522      * Cache is inclusive of lower cache levels.
1523      * CPUID[4].EDX[bit 1], CPUID[0x8000001D].EDX[bit 1].
1524      */
1525     bool inclusive;
1526     /*
1527      * A complex function is used to index the cache, potentially using all
1528      * address bits.  CPUID[4].EDX[bit 2].
1529      */
1530     bool complex_indexing;
1531 } CPUCacheInfo;
1532
1533
1534 typedef struct CPUCaches {
1535         CPUCacheInfo *l1d_cache;
1536         CPUCacheInfo *l1i_cache;
1537         CPUCacheInfo *l2_cache;
1538         CPUCacheInfo *l3_cache;
1539 } CPUCaches;
1540
1541 typedef struct HVFX86LazyFlags {
1542     target_ulong result;
1543     target_ulong auxbits;
1544 } HVFX86LazyFlags;
1545
1546 typedef struct CPUArchState {
1547     /* standard registers */
1548     target_ulong regs[CPU_NB_REGS];
1549     target_ulong eip;
1550     target_ulong eflags; /* eflags register. During CPU emulation, CC
1551                         flags and DF are set to zero because they are
1552                         stored elsewhere */
1553
1554     /* emulator internal eflags handling */
1555     target_ulong cc_dst;
1556     target_ulong cc_src;
1557     target_ulong cc_src2;
1558     uint32_t cc_op;
1559     int32_t df; /* D flag : 1 if D = 0, -1 if D = 1 */
1560     uint32_t hflags; /* TB flags, see HF_xxx constants. These flags
1561                         are known at translation time. */
1562     uint32_t hflags2; /* various other flags, see HF2_xxx constants. */
1563
1564     /* segments */
1565     SegmentCache segs[6]; /* selector values */
1566     SegmentCache ldt;
1567     SegmentCache tr;
1568     SegmentCache gdt; /* only base and limit are used */
1569     SegmentCache idt; /* only base and limit are used */
1570
1571     target_ulong cr[5]; /* NOTE: cr1 is unused */
1572
1573     bool pdptrs_valid;
1574     uint64_t pdptrs[4];
1575     int32_t a20_mask;
1576
1577     BNDReg bnd_regs[4];
1578     BNDCSReg bndcs_regs;
1579     uint64_t msr_bndcfgs;
1580     uint64_t efer;
1581
1582     /* Beginning of state preserved by INIT (dummy marker).  */
1583     struct {} start_init_save;
1584
1585     /* FPU state */
1586     unsigned int fpstt; /* top of stack index */
1587     uint16_t fpus;
1588     uint16_t fpuc;
1589     uint8_t fptags[8];   /* 0 = valid, 1 = empty */
1590     FPReg fpregs[8];
1591     /* KVM-only so far */
1592     uint16_t fpop;
1593     uint16_t fpcs;
1594     uint16_t fpds;
1595     uint64_t fpip;
1596     uint64_t fpdp;
1597
1598     /* emulator internal variables */
1599     float_status fp_status;
1600     floatx80 ft0;
1601
1602     float_status mmx_status; /* for 3DNow! float ops */
1603     float_status sse_status;
1604     uint32_t mxcsr;
1605     ZMMReg xmm_regs[CPU_NB_REGS == 8 ? 8 : 32] QEMU_ALIGNED(16);
1606     ZMMReg xmm_t0 QEMU_ALIGNED(16);
1607     MMXReg mmx_t0;
1608
1609     uint64_t opmask_regs[NB_OPMASK_REGS];
1610 #ifdef TARGET_X86_64
1611     uint8_t xtilecfg[64];
1612     uint8_t xtiledata[8192];
1613 #endif
1614
1615     /* sysenter registers */
1616     uint32_t sysenter_cs;
1617     target_ulong sysenter_esp;
1618     target_ulong sysenter_eip;
1619     uint64_t star;
1620
1621     uint64_t vm_hsave;
1622
1623 #ifdef TARGET_X86_64
1624     target_ulong lstar;
1625     target_ulong cstar;
1626     target_ulong fmask;
1627     target_ulong kernelgsbase;
1628 #endif
1629
1630     uint64_t tsc_adjust;
1631     uint64_t tsc_deadline;
1632     uint64_t tsc_aux;
1633
1634     uint64_t xcr0;
1635
1636     uint64_t mcg_status;
1637     uint64_t msr_ia32_misc_enable;
1638     uint64_t msr_ia32_feature_control;
1639     uint64_t msr_ia32_sgxlepubkeyhash[4];
1640
1641     uint64_t msr_fixed_ctr_ctrl;
1642     uint64_t msr_global_ctrl;
1643     uint64_t msr_global_status;
1644     uint64_t msr_global_ovf_ctrl;
1645     uint64_t msr_fixed_counters[MAX_FIXED_COUNTERS];
1646     uint64_t msr_gp_counters[MAX_GP_COUNTERS];
1647     uint64_t msr_gp_evtsel[MAX_GP_COUNTERS];
1648
1649     uint64_t pat;
1650     uint32_t smbase;
1651     uint64_t msr_smi_count;
1652
1653     uint32_t pkru;
1654     uint32_t pkrs;
1655     uint32_t tsx_ctrl;
1656
1657     uint64_t spec_ctrl;
1658     uint64_t amd_tsc_scale_msr;
1659     uint64_t virt_ssbd;
1660
1661     /* End of state preserved by INIT (dummy marker).  */
1662     struct {} end_init_save;
1663
1664     uint64_t system_time_msr;
1665     uint64_t wall_clock_msr;
1666     uint64_t steal_time_msr;
1667     uint64_t async_pf_en_msr;
1668     uint64_t async_pf_int_msr;
1669     uint64_t pv_eoi_en_msr;
1670     uint64_t poll_control_msr;
1671
1672     /* Partition-wide HV MSRs, will be updated only on the first vcpu */
1673     uint64_t msr_hv_hypercall;
1674     uint64_t msr_hv_guest_os_id;
1675     uint64_t msr_hv_tsc;
1676     uint64_t msr_hv_syndbg_control;
1677     uint64_t msr_hv_syndbg_status;
1678     uint64_t msr_hv_syndbg_send_page;
1679     uint64_t msr_hv_syndbg_recv_page;
1680     uint64_t msr_hv_syndbg_pending_page;
1681     uint64_t msr_hv_syndbg_options;
1682
1683     /* Per-VCPU HV MSRs */
1684     uint64_t msr_hv_vapic;
1685     uint64_t msr_hv_crash_params[HV_CRASH_PARAMS];
1686     uint64_t msr_hv_runtime;
1687     uint64_t msr_hv_synic_control;
1688     uint64_t msr_hv_synic_evt_page;
1689     uint64_t msr_hv_synic_msg_page;
1690     uint64_t msr_hv_synic_sint[HV_SINT_COUNT];
1691     uint64_t msr_hv_stimer_config[HV_STIMER_COUNT];
1692     uint64_t msr_hv_stimer_count[HV_STIMER_COUNT];
1693     uint64_t msr_hv_reenlightenment_control;
1694     uint64_t msr_hv_tsc_emulation_control;
1695     uint64_t msr_hv_tsc_emulation_status;
1696
1697     uint64_t msr_rtit_ctrl;
1698     uint64_t msr_rtit_status;
1699     uint64_t msr_rtit_output_base;
1700     uint64_t msr_rtit_output_mask;
1701     uint64_t msr_rtit_cr3_match;
1702     uint64_t msr_rtit_addrs[MAX_RTIT_ADDRS];
1703
1704     /* Per-VCPU XFD MSRs */
1705     uint64_t msr_xfd;
1706     uint64_t msr_xfd_err;
1707
1708     /* Per-VCPU Arch LBR MSRs */
1709     uint64_t msr_lbr_ctl;
1710     uint64_t msr_lbr_depth;
1711     LBREntry lbr_records[ARCH_LBR_NR_ENTRIES];
1712
1713     /* exception/interrupt handling */
1714     int error_code;
1715     int exception_is_int;
1716     target_ulong exception_next_eip;
1717     target_ulong dr[8]; /* debug registers; note dr4 and dr5 are unused */
1718     union {
1719         struct CPUBreakpoint *cpu_breakpoint[4];
1720         struct CPUWatchpoint *cpu_watchpoint[4];
1721     }; /* break/watchpoints for dr[0..3] */
1722     int old_exception;  /* exception in flight */
1723
1724     uint64_t vm_vmcb;
1725     uint64_t tsc_offset;
1726     uint64_t intercept;
1727     uint16_t intercept_cr_read;
1728     uint16_t intercept_cr_write;
1729     uint16_t intercept_dr_read;
1730     uint16_t intercept_dr_write;
1731     uint32_t intercept_exceptions;
1732     uint64_t nested_cr3;
1733     uint32_t nested_pg_mode;
1734     uint8_t v_tpr;
1735     uint32_t int_ctl;
1736
1737     /* KVM states, automatically cleared on reset */
1738     uint8_t nmi_injected;
1739     uint8_t nmi_pending;
1740
1741     uintptr_t retaddr;
1742
1743     /* Fields up to this point are cleared by a CPU reset */
1744     struct {} end_reset_fields;
1745
1746     /* Fields after this point are preserved across CPU reset. */
1747
1748     /* processor features (e.g. for CPUID insn) */
1749     /* Minimum cpuid leaf 7 value */
1750     uint32_t cpuid_level_func7;
1751     /* Actual cpuid leaf 7 value */
1752     uint32_t cpuid_min_level_func7;
1753     /* Minimum level/xlevel/xlevel2, based on CPU model + features */
1754     uint32_t cpuid_min_level, cpuid_min_xlevel, cpuid_min_xlevel2;
1755     /* Maximum level/xlevel/xlevel2 value for auto-assignment: */
1756     uint32_t cpuid_max_level, cpuid_max_xlevel, cpuid_max_xlevel2;
1757     /* Actual level/xlevel/xlevel2 value: */
1758     uint32_t cpuid_level, cpuid_xlevel, cpuid_xlevel2;
1759     uint32_t cpuid_vendor1;
1760     uint32_t cpuid_vendor2;
1761     uint32_t cpuid_vendor3;
1762     uint32_t cpuid_version;
1763     FeatureWordArray features;
1764     /* Features that were explicitly enabled/disabled */
1765     FeatureWordArray user_features;
1766     uint32_t cpuid_model[12];
1767     /* Cache information for CPUID.  When legacy-cache=on, the cache data
1768      * on each CPUID leaf will be different, because we keep compatibility
1769      * with old QEMU versions.
1770      */
1771     CPUCaches cache_info_cpuid2, cache_info_cpuid4, cache_info_amd;
1772
1773     /* MTRRs */
1774     uint64_t mtrr_fixed[11];
1775     uint64_t mtrr_deftype;
1776     MTRRVar mtrr_var[MSR_MTRRcap_VCNT];
1777
1778     /* For KVM */
1779     uint32_t mp_state;
1780     int32_t exception_nr;
1781     int32_t interrupt_injected;
1782     uint8_t soft_interrupt;
1783     uint8_t exception_pending;
1784     uint8_t exception_injected;
1785     uint8_t has_error_code;
1786     uint8_t exception_has_payload;
1787     uint64_t exception_payload;
1788     uint8_t triple_fault_pending;
1789     uint32_t ins_len;
1790     uint32_t sipi_vector;
1791     bool tsc_valid;
1792     int64_t tsc_khz;
1793     int64_t user_tsc_khz; /* for sanity check only */
1794     uint64_t apic_bus_freq;
1795     uint64_t tsc;
1796 #if defined(CONFIG_KVM) || defined(CONFIG_HVF)
1797     void *xsave_buf;
1798     uint32_t xsave_buf_len;
1799 #endif
1800 #if defined(CONFIG_KVM)
1801     struct kvm_nested_state *nested_state;
1802 #endif
1803 #if defined(CONFIG_HVF)
1804     HVFX86LazyFlags hvf_lflags;
1805     void *hvf_mmio_buf;
1806 #endif
1807
1808     uint64_t mcg_cap;
1809     uint64_t mcg_ctl;
1810     uint64_t mcg_ext_ctl;
1811     uint64_t mce_banks[MCE_BANKS_DEF*4];
1812     uint64_t xstate_bv;
1813
1814     /* vmstate */
1815     uint16_t fpus_vmstate;
1816     uint16_t fptag_vmstate;
1817     uint16_t fpregs_format_vmstate;
1818
1819     uint64_t xss;
1820     uint32_t umwait;
1821
1822     TPRAccess tpr_access_type;
1823
1824     unsigned nr_dies;
1825 } CPUX86State;
1826
1827 struct kvm_msrs;
1828
1829 /**
1830  * X86CPU:
1831  * @env: #CPUX86State
1832  * @migratable: If set, only migratable flags will be accepted when "enforce"
1833  * mode is used, and only migratable flags will be included in the "host"
1834  * CPU model.
1835  *
1836  * An x86 CPU.
1837  */
1838 struct ArchCPU {
1839     /*< private >*/
1840     CPUState parent_obj;
1841     /*< public >*/
1842
1843     CPUNegativeOffsetState neg;
1844     CPUX86State env;
1845     VMChangeStateEntry *vmsentry;
1846
1847     uint64_t ucode_rev;
1848
1849     uint32_t hyperv_spinlock_attempts;
1850     char *hyperv_vendor;
1851     bool hyperv_synic_kvm_only;
1852     uint64_t hyperv_features;
1853     bool hyperv_passthrough;
1854     OnOffAuto hyperv_no_nonarch_cs;
1855     uint32_t hyperv_vendor_id[3];
1856     uint32_t hyperv_interface_id[4];
1857     uint32_t hyperv_limits[3];
1858     bool hyperv_enforce_cpuid;
1859     uint32_t hyperv_ver_id_build;
1860     uint16_t hyperv_ver_id_major;
1861     uint16_t hyperv_ver_id_minor;
1862     uint32_t hyperv_ver_id_sp;
1863     uint8_t hyperv_ver_id_sb;
1864     uint32_t hyperv_ver_id_sn;
1865
1866     bool check_cpuid;
1867     bool enforce_cpuid;
1868     /*
1869      * Force features to be enabled even if the host doesn't support them.
1870      * This is dangerous and should be done only for testing CPUID
1871      * compatibility.
1872      */
1873     bool force_features;
1874     bool expose_kvm;
1875     bool expose_tcg;
1876     bool migratable;
1877     bool migrate_smi_count;
1878     bool max_features; /* Enable all supported features automatically */
1879     uint32_t apic_id;
1880
1881     /* Enables publishing of TSC increment and Local APIC bus frequencies to
1882      * the guest OS in CPUID page 0x40000010, the same way that VMWare does. */
1883     bool vmware_cpuid_freq;
1884
1885     /* if true the CPUID code directly forward host cache leaves to the guest */
1886     bool cache_info_passthrough;
1887
1888     /* if true the CPUID code directly forwards
1889      * host monitor/mwait leaves to the guest */
1890     struct {
1891         uint32_t eax;
1892         uint32_t ebx;
1893         uint32_t ecx;
1894         uint32_t edx;
1895     } mwait;
1896
1897     /* Features that were filtered out because of missing host capabilities */
1898     FeatureWordArray filtered_features;
1899
1900     /* Enable PMU CPUID bits. This can't be enabled by default yet because
1901      * it doesn't have ABI stability guarantees, as it passes all PMU CPUID
1902      * bits returned by GET_SUPPORTED_CPUID (that depend on host CPU and kernel
1903      * capabilities) directly to the guest.
1904      */
1905     bool enable_pmu;
1906
1907     /*
1908      * Enable LBR_FMT bits of IA32_PERF_CAPABILITIES MSR.
1909      * This can't be initialized with a default because it doesn't have
1910      * stable ABI support yet. It is only allowed to pass all LBR_FMT bits
1911      * returned by kvm_arch_get_supported_msr_feature()(which depends on both
1912      * host CPU and kernel capabilities) to the guest.
1913      */
1914     uint64_t lbr_fmt;
1915
1916     /* LMCE support can be enabled/disabled via cpu option 'lmce=on/off'. It is
1917      * disabled by default to avoid breaking migration between QEMU with
1918      * different LMCE configurations.
1919      */
1920     bool enable_lmce;
1921
1922     /* Compatibility bits for old machine types.
1923      * If true present virtual l3 cache for VM, the vcpus in the same virtual
1924      * socket share an virtual l3 cache.
1925      */
1926     bool enable_l3_cache;
1927
1928     /* Compatibility bits for old machine types.
1929      * If true present the old cache topology information
1930      */
1931     bool legacy_cache;
1932
1933     /* Compatibility bits for old machine types: */
1934     bool enable_cpuid_0xb;
1935
1936     /* Enable auto level-increase for all CPUID leaves */
1937     bool full_cpuid_auto_level;
1938
1939     /* Only advertise CPUID leaves defined by the vendor */
1940     bool vendor_cpuid_only;
1941
1942     /* Enable auto level-increase for Intel Processor Trace leave */
1943     bool intel_pt_auto_level;
1944
1945     /* if true fill the top bits of the MTRR_PHYSMASKn variable range */
1946     bool fill_mtrr_mask;
1947
1948     /* if true override the phys_bits value with a value read from the host */
1949     bool host_phys_bits;
1950
1951     /* if set, limit maximum value for phys_bits when host_phys_bits is true */
1952     uint8_t host_phys_bits_limit;
1953
1954     /* Stop SMI delivery for migration compatibility with old machines */
1955     bool kvm_no_smi_migration;
1956
1957     /* Forcefully disable KVM PV features not exposed in guest CPUIDs */
1958     bool kvm_pv_enforce_cpuid;
1959
1960     /* Number of physical address bits supported */
1961     uint32_t phys_bits;
1962
1963     /* in order to simplify APIC support, we leave this pointer to the
1964        user */
1965     struct DeviceState *apic_state;
1966     struct MemoryRegion *cpu_as_root, *cpu_as_mem, *smram;
1967     Notifier machine_done;
1968
1969     struct kvm_msrs *kvm_msr_buf;
1970
1971     int32_t node_id; /* NUMA node this CPU belongs to */
1972     int32_t socket_id;
1973     int32_t die_id;
1974     int32_t core_id;
1975     int32_t thread_id;
1976
1977     int32_t hv_max_vps;
1978
1979     bool xen_vapic;
1980 };
1981
1982
1983 #ifndef CONFIG_USER_ONLY
1984 extern const VMStateDescription vmstate_x86_cpu;
1985 #endif
1986
1987 int x86_cpu_pending_interrupt(CPUState *cs, int interrupt_request);
1988
1989 int x86_cpu_write_elf64_note(WriteCoreDumpFunction f, CPUState *cpu,
1990                              int cpuid, DumpState *s);
1991 int x86_cpu_write_elf32_note(WriteCoreDumpFunction f, CPUState *cpu,
1992                              int cpuid, DumpState *s);
1993 int x86_cpu_write_elf64_qemunote(WriteCoreDumpFunction f, CPUState *cpu,
1994                                  DumpState *s);
1995 int x86_cpu_write_elf32_qemunote(WriteCoreDumpFunction f, CPUState *cpu,
1996                                  DumpState *s);
1997
1998 void x86_cpu_get_memory_mapping(CPUState *cpu, MemoryMappingList *list,
1999                                 Error **errp);
2000
2001 void x86_cpu_dump_state(CPUState *cs, FILE *f, int flags);
2002
2003 int x86_cpu_gdb_read_register(CPUState *cpu, GByteArray *buf, int reg);
2004 int x86_cpu_gdb_write_register(CPUState *cpu, uint8_t *buf, int reg);
2005
2006 void x86_cpu_list(void);
2007 int cpu_x86_support_mca_broadcast(CPUX86State *env);
2008
2009 #ifndef CONFIG_USER_ONLY
2010 hwaddr x86_cpu_get_phys_page_attrs_debug(CPUState *cpu, vaddr addr,
2011                                          MemTxAttrs *attrs);
2012 int cpu_get_pic_interrupt(CPUX86State *s);
2013
2014 /* MSDOS compatibility mode FPU exception support */
2015 void x86_register_ferr_irq(qemu_irq irq);
2016 void fpu_check_raise_ferr_irq(CPUX86State *s);
2017 void cpu_set_ignne(void);
2018 void cpu_clear_ignne(void);
2019 #endif
2020
2021 /* mpx_helper.c */
2022 void cpu_sync_bndcs_hflags(CPUX86State *env);
2023
2024 /* this function must always be used to load data in the segment
2025    cache: it synchronizes the hflags with the segment cache values */
2026 static inline void cpu_x86_load_seg_cache(CPUX86State *env,
2027                                           X86Seg seg_reg, unsigned int selector,
2028                                           target_ulong base,
2029                                           unsigned int limit,
2030                                           unsigned int flags)
2031 {
2032     SegmentCache *sc;
2033     unsigned int new_hflags;
2034
2035     sc = &env->segs[seg_reg];
2036     sc->selector = selector;
2037     sc->base = base;
2038     sc->limit = limit;
2039     sc->flags = flags;
2040
2041     /* update the hidden flags */
2042     {
2043         if (seg_reg == R_CS) {
2044 #ifdef TARGET_X86_64
2045             if ((env->hflags & HF_LMA_MASK) && (flags & DESC_L_MASK)) {
2046                 /* long mode */
2047                 env->hflags |= HF_CS32_MASK | HF_SS32_MASK | HF_CS64_MASK;
2048                 env->hflags &= ~(HF_ADDSEG_MASK);
2049             } else
2050 #endif
2051             {
2052                 /* legacy / compatibility case */
2053                 new_hflags = (env->segs[R_CS].flags & DESC_B_MASK)
2054                     >> (DESC_B_SHIFT - HF_CS32_SHIFT);
2055                 env->hflags = (env->hflags & ~(HF_CS32_MASK | HF_CS64_MASK)) |
2056                     new_hflags;
2057             }
2058         }
2059         if (seg_reg == R_SS) {
2060             int cpl = (flags >> DESC_DPL_SHIFT) & 3;
2061 #if HF_CPL_MASK != 3
2062 #error HF_CPL_MASK is hardcoded
2063 #endif
2064             env->hflags = (env->hflags & ~HF_CPL_MASK) | cpl;
2065             /* Possibly switch between BNDCFGS and BNDCFGU */
2066             cpu_sync_bndcs_hflags(env);
2067         }
2068         new_hflags = (env->segs[R_SS].flags & DESC_B_MASK)
2069             >> (DESC_B_SHIFT - HF_SS32_SHIFT);
2070         if (env->hflags & HF_CS64_MASK) {
2071             /* zero base assumed for DS, ES and SS in long mode */
2072         } else if (!(env->cr[0] & CR0_PE_MASK) ||
2073                    (env->eflags & VM_MASK) ||
2074                    !(env->hflags & HF_CS32_MASK)) {
2075             /* XXX: try to avoid this test. The problem comes from the
2076                fact that is real mode or vm86 mode we only modify the
2077                'base' and 'selector' fields of the segment cache to go
2078                faster. A solution may be to force addseg to one in
2079                translate-i386.c. */
2080             new_hflags |= HF_ADDSEG_MASK;
2081         } else {
2082             new_hflags |= ((env->segs[R_DS].base |
2083                             env->segs[R_ES].base |
2084                             env->segs[R_SS].base) != 0) <<
2085                 HF_ADDSEG_SHIFT;
2086         }
2087         env->hflags = (env->hflags &
2088                        ~(HF_SS32_MASK | HF_ADDSEG_MASK)) | new_hflags;
2089     }
2090 }
2091
2092 static inline void cpu_x86_load_seg_cache_sipi(X86CPU *cpu,
2093                                                uint8_t sipi_vector)
2094 {
2095     CPUState *cs = CPU(cpu);
2096     CPUX86State *env = &cpu->env;
2097
2098     env->eip = 0;
2099     cpu_x86_load_seg_cache(env, R_CS, sipi_vector << 8,
2100                            sipi_vector << 12,
2101                            env->segs[R_CS].limit,
2102                            env->segs[R_CS].flags);
2103     cs->halted = 0;
2104 }
2105
2106 int cpu_x86_get_descr_debug(CPUX86State *env, unsigned int selector,
2107                             target_ulong *base, unsigned int *limit,
2108                             unsigned int *flags);
2109
2110 /* op_helper.c */
2111 /* used for debug or cpu save/restore */
2112
2113 /* cpu-exec.c */
2114 /* the following helpers are only usable in user mode simulation as
2115    they can trigger unexpected exceptions */
2116 void cpu_x86_load_seg(CPUX86State *s, X86Seg seg_reg, int selector);
2117 void cpu_x86_fsave(CPUX86State *s, target_ulong ptr, int data32);
2118 void cpu_x86_frstor(CPUX86State *s, target_ulong ptr, int data32);
2119 void cpu_x86_fxsave(CPUX86State *s, target_ulong ptr);
2120 void cpu_x86_fxrstor(CPUX86State *s, target_ulong ptr);
2121 void cpu_x86_xsave(CPUX86State *s, target_ulong ptr);
2122 void cpu_x86_xrstor(CPUX86State *s, target_ulong ptr);
2123
2124 /* cpu.c */
2125 void x86_cpu_vendor_words2str(char *dst, uint32_t vendor1,
2126                               uint32_t vendor2, uint32_t vendor3);
2127 typedef struct PropValue {
2128     const char *prop, *value;
2129 } PropValue;
2130 void x86_cpu_apply_props(X86CPU *cpu, PropValue *props);
2131
2132 void x86_cpu_after_reset(X86CPU *cpu);
2133
2134 uint32_t cpu_x86_virtual_addr_width(CPUX86State *env);
2135
2136 /* cpu.c other functions (cpuid) */
2137 void cpu_x86_cpuid(CPUX86State *env, uint32_t index, uint32_t count,
2138                    uint32_t *eax, uint32_t *ebx,
2139                    uint32_t *ecx, uint32_t *edx);
2140 void cpu_clear_apic_feature(CPUX86State *env);
2141 void host_cpuid(uint32_t function, uint32_t count,
2142                 uint32_t *eax, uint32_t *ebx, uint32_t *ecx, uint32_t *edx);
2143
2144 /* helper.c */
2145 void x86_cpu_set_a20(X86CPU *cpu, int a20_state);
2146 void cpu_sync_avx_hflag(CPUX86State *env);
2147
2148 #ifndef CONFIG_USER_ONLY
2149 static inline int x86_asidx_from_attrs(CPUState *cs, MemTxAttrs attrs)
2150 {
2151     return !!attrs.secure;
2152 }
2153
2154 static inline AddressSpace *cpu_addressspace(CPUState *cs, MemTxAttrs attrs)
2155 {
2156     return cpu_get_address_space(cs, cpu_asidx_from_attrs(cs, attrs));
2157 }
2158
2159 /*
2160  * load efer and update the corresponding hflags. XXX: do consistency
2161  * checks with cpuid bits?
2162  */
2163 void cpu_load_efer(CPUX86State *env, uint64_t val);
2164 uint8_t x86_ldub_phys(CPUState *cs, hwaddr addr);
2165 uint32_t x86_lduw_phys(CPUState *cs, hwaddr addr);
2166 uint32_t x86_ldl_phys(CPUState *cs, hwaddr addr);
2167 uint64_t x86_ldq_phys(CPUState *cs, hwaddr addr);
2168 void x86_stb_phys(CPUState *cs, hwaddr addr, uint8_t val);
2169 void x86_stl_phys_notdirty(CPUState *cs, hwaddr addr, uint32_t val);
2170 void x86_stw_phys(CPUState *cs, hwaddr addr, uint32_t val);
2171 void x86_stl_phys(CPUState *cs, hwaddr addr, uint32_t val);
2172 void x86_stq_phys(CPUState *cs, hwaddr addr, uint64_t val);
2173 #endif
2174
2175 /* will be suppressed */
2176 void cpu_x86_update_cr0(CPUX86State *env, uint32_t new_cr0);
2177 void cpu_x86_update_cr3(CPUX86State *env, target_ulong new_cr3);
2178 void cpu_x86_update_cr4(CPUX86State *env, uint32_t new_cr4);
2179 void cpu_x86_update_dr7(CPUX86State *env, uint32_t new_dr7);
2180
2181 /* hw/pc.c */
2182 uint64_t cpu_get_tsc(CPUX86State *env);
2183
2184 #define X86_CPU_TYPE_SUFFIX "-" TYPE_X86_CPU
2185 #define X86_CPU_TYPE_NAME(name) (name X86_CPU_TYPE_SUFFIX)
2186 #define CPU_RESOLVING_TYPE TYPE_X86_CPU
2187
2188 #ifdef TARGET_X86_64
2189 #define TARGET_DEFAULT_CPU_TYPE X86_CPU_TYPE_NAME("qemu64")
2190 #else
2191 #define TARGET_DEFAULT_CPU_TYPE X86_CPU_TYPE_NAME("qemu32")
2192 #endif
2193
2194 #define cpu_list x86_cpu_list
2195
2196 /* MMU modes definitions */
2197 #define MMU_KSMAP_IDX   0
2198 #define MMU_USER_IDX    1
2199 #define MMU_KNOSMAP_IDX 2
2200 #define MMU_NESTED_IDX  3
2201 #define MMU_PHYS_IDX    4
2202
2203 static inline int cpu_mmu_index(CPUX86State *env, bool ifetch)
2204 {
2205     return (env->hflags & HF_CPL_MASK) == 3 ? MMU_USER_IDX :
2206         (!(env->hflags & HF_SMAP_MASK) || (env->eflags & AC_MASK))
2207         ? MMU_KNOSMAP_IDX : MMU_KSMAP_IDX;
2208 }
2209
2210 static inline int cpu_mmu_index_kernel(CPUX86State *env)
2211 {
2212     return !(env->hflags & HF_SMAP_MASK) ? MMU_KNOSMAP_IDX :
2213         ((env->hflags & HF_CPL_MASK) < 3 && (env->eflags & AC_MASK))
2214         ? MMU_KNOSMAP_IDX : MMU_KSMAP_IDX;
2215 }
2216
2217 #define CC_DST  (env->cc_dst)
2218 #define CC_SRC  (env->cc_src)
2219 #define CC_SRC2 (env->cc_src2)
2220 #define CC_OP   (env->cc_op)
2221
2222 #include "exec/cpu-all.h"
2223 #include "svm.h"
2224
2225 #if !defined(CONFIG_USER_ONLY)
2226 #include "hw/i386/apic.h"
2227 #endif
2228
2229 static inline void cpu_get_tb_cpu_state(CPUX86State *env, target_ulong *pc,
2230                                         target_ulong *cs_base, uint32_t *flags)
2231 {
2232     *cs_base = env->segs[R_CS].base;
2233     *pc = *cs_base + env->eip;
2234     *flags = env->hflags |
2235         (env->eflags & (IOPL_MASK | TF_MASK | RF_MASK | VM_MASK | AC_MASK));
2236 }
2237
2238 void do_cpu_init(X86CPU *cpu);
2239 void do_cpu_sipi(X86CPU *cpu);
2240
2241 #define MCE_INJECT_BROADCAST    1
2242 #define MCE_INJECT_UNCOND_AO    2
2243
2244 void cpu_x86_inject_mce(Monitor *mon, X86CPU *cpu, int bank,
2245                         uint64_t status, uint64_t mcg_status, uint64_t addr,
2246                         uint64_t misc, int flags);
2247
2248 uint32_t cpu_cc_compute_all(CPUX86State *env1, int op);
2249
2250 static inline uint32_t cpu_compute_eflags(CPUX86State *env)
2251 {
2252     uint32_t eflags = env->eflags;
2253     if (tcg_enabled()) {
2254         eflags |= cpu_cc_compute_all(env, CC_OP) | (env->df & DF_MASK);
2255     }
2256     return eflags;
2257 }
2258
2259 static inline MemTxAttrs cpu_get_mem_attrs(CPUX86State *env)
2260 {
2261     return ((MemTxAttrs) { .secure = (env->hflags & HF_SMM_MASK) != 0 });
2262 }
2263
2264 static inline int32_t x86_get_a20_mask(CPUX86State *env)
2265 {
2266     if (env->hflags & HF_SMM_MASK) {
2267         return -1;
2268     } else {
2269         return env->a20_mask;
2270     }
2271 }
2272
2273 static inline bool cpu_has_vmx(CPUX86State *env)
2274 {
2275     return env->features[FEAT_1_ECX] & CPUID_EXT_VMX;
2276 }
2277
2278 static inline bool cpu_has_svm(CPUX86State *env)
2279 {
2280     return env->features[FEAT_8000_0001_ECX] & CPUID_EXT3_SVM;
2281 }
2282
2283 /*
2284  * In order for a vCPU to enter VMX operation it must have CR4.VMXE set.
2285  * Since it was set, CR4.VMXE must remain set as long as vCPU is in
2286  * VMX operation. This is because CR4.VMXE is one of the bits set
2287  * in MSR_IA32_VMX_CR4_FIXED1.
2288  *
2289  * There is one exception to above statement when vCPU enters SMM mode.
2290  * When a vCPU enters SMM mode, it temporarily exit VMX operation and
2291  * may also reset CR4.VMXE during execution in SMM mode.
2292  * When vCPU exits SMM mode, vCPU state is restored to be in VMX operation
2293  * and CR4.VMXE is restored to it's original value of being set.
2294  *
2295  * Therefore, when vCPU is not in SMM mode, we can infer whether
2296  * VMX is being used by examining CR4.VMXE. Otherwise, we cannot
2297  * know for certain.
2298  */
2299 static inline bool cpu_vmx_maybe_enabled(CPUX86State *env)
2300 {
2301     return cpu_has_vmx(env) &&
2302            ((env->cr[4] & CR4_VMXE_MASK) || (env->hflags & HF_SMM_MASK));
2303 }
2304
2305 /* excp_helper.c */
2306 int get_pg_mode(CPUX86State *env);
2307
2308 /* fpu_helper.c */
2309 void update_fp_status(CPUX86State *env);
2310 void update_mxcsr_status(CPUX86State *env);
2311 void update_mxcsr_from_sse_status(CPUX86State *env);
2312
2313 static inline void cpu_set_mxcsr(CPUX86State *env, uint32_t mxcsr)
2314 {
2315     env->mxcsr = mxcsr;
2316     if (tcg_enabled()) {
2317         update_mxcsr_status(env);
2318     }
2319 }
2320
2321 static inline void cpu_set_fpuc(CPUX86State *env, uint16_t fpuc)
2322 {
2323      env->fpuc = fpuc;
2324      if (tcg_enabled()) {
2325         update_fp_status(env);
2326      }
2327 }
2328
2329 /* svm_helper.c */
2330 #ifdef CONFIG_USER_ONLY
2331 static inline void
2332 cpu_svm_check_intercept_param(CPUX86State *env1, uint32_t type,
2333                               uint64_t param, uintptr_t retaddr)
2334 { /* no-op */ }
2335 static inline bool
2336 cpu_svm_has_intercept(CPUX86State *env, uint32_t type)
2337 { return false; }
2338 #else
2339 void cpu_svm_check_intercept_param(CPUX86State *env1, uint32_t type,
2340                                    uint64_t param, uintptr_t retaddr);
2341 bool cpu_svm_has_intercept(CPUX86State *env, uint32_t type);
2342 #endif
2343
2344 /* apic.c */
2345 void cpu_report_tpr_access(CPUX86State *env, TPRAccess access);
2346 void apic_handle_tpr_access_report(DeviceState *d, target_ulong ip,
2347                                    TPRAccess access);
2348
2349 /* Special values for X86CPUVersion: */
2350
2351 /* Resolve to latest CPU version */
2352 #define CPU_VERSION_LATEST -1
2353
2354 /*
2355  * Resolve to version defined by current machine type.
2356  * See x86_cpu_set_default_version()
2357  */
2358 #define CPU_VERSION_AUTO   -2
2359
2360 /* Don't resolve to any versioned CPU models, like old QEMU versions */
2361 #define CPU_VERSION_LEGACY  0
2362
2363 typedef int X86CPUVersion;
2364
2365 /*
2366  * Set default CPU model version for CPU models having
2367  * version == CPU_VERSION_AUTO.
2368  */
2369 void x86_cpu_set_default_version(X86CPUVersion version);
2370
2371 #ifndef CONFIG_USER_ONLY
2372
2373 #define APIC_DEFAULT_ADDRESS 0xfee00000
2374 #define APIC_SPACE_SIZE      0x100000
2375
2376 /* cpu-dump.c */
2377 void x86_cpu_dump_local_apic_state(CPUState *cs, int flags);
2378
2379 #endif
2380
2381 /* cpu.c */
2382 bool cpu_is_bsp(X86CPU *cpu);
2383
2384 void x86_cpu_xrstor_all_areas(X86CPU *cpu, const void *buf, uint32_t buflen);
2385 void x86_cpu_xsave_all_areas(X86CPU *cpu, void *buf, uint32_t buflen);
2386 uint32_t xsave_area_size(uint64_t mask, bool compacted);
2387 void x86_update_hflags(CPUX86State* env);
2388
2389 static inline bool hyperv_feat_enabled(X86CPU *cpu, int feat)
2390 {
2391     return !!(cpu->hyperv_features & BIT(feat));
2392 }
2393
2394 static inline uint64_t cr4_reserved_bits(CPUX86State *env)
2395 {
2396     uint64_t reserved_bits = CR4_RESERVED_MASK;
2397     if (!env->features[FEAT_XSAVE]) {
2398         reserved_bits |= CR4_OSXSAVE_MASK;
2399     }
2400     if (!(env->features[FEAT_7_0_EBX] & CPUID_7_0_EBX_SMEP)) {
2401         reserved_bits |= CR4_SMEP_MASK;
2402     }
2403     if (!(env->features[FEAT_7_0_EBX] & CPUID_7_0_EBX_SMAP)) {
2404         reserved_bits |= CR4_SMAP_MASK;
2405     }
2406     if (!(env->features[FEAT_7_0_EBX] & CPUID_7_0_EBX_FSGSBASE)) {
2407         reserved_bits |= CR4_FSGSBASE_MASK;
2408     }
2409     if (!(env->features[FEAT_7_0_ECX] & CPUID_7_0_ECX_PKU)) {
2410         reserved_bits |= CR4_PKE_MASK;
2411     }
2412     if (!(env->features[FEAT_7_0_ECX] & CPUID_7_0_ECX_LA57)) {
2413         reserved_bits |= CR4_LA57_MASK;
2414     }
2415     if (!(env->features[FEAT_7_0_ECX] & CPUID_7_0_ECX_UMIP)) {
2416         reserved_bits |= CR4_UMIP_MASK;
2417     }
2418     if (!(env->features[FEAT_7_0_ECX] & CPUID_7_0_ECX_PKS)) {
2419         reserved_bits |= CR4_PKS_MASK;
2420     }
2421     return reserved_bits;
2422 }
2423
2424 static inline bool ctl_has_irq(CPUX86State *env)
2425 {
2426     uint32_t int_prio;
2427     uint32_t tpr;
2428
2429     int_prio = (env->int_ctl & V_INTR_PRIO_MASK) >> V_INTR_PRIO_SHIFT;
2430     tpr = env->int_ctl & V_TPR_MASK;
2431
2432     if (env->int_ctl & V_IGN_TPR_MASK) {
2433         return (env->int_ctl & V_IRQ_MASK);
2434     }
2435
2436     return (env->int_ctl & V_IRQ_MASK) && (int_prio >= tpr);
2437 }
2438
2439 #if defined(TARGET_X86_64) && \
2440     defined(CONFIG_USER_ONLY) && \
2441     defined(CONFIG_LINUX)
2442 # define TARGET_VSYSCALL_PAGE  (UINT64_C(-10) << 20)
2443 #endif
2444
2445 #endif /* I386_CPU_H */