OSDN Git Service

Temporarily disable SelectIntrinsicCall when in ARM mode. This is causing failures.
[android-x86/external-llvm.git] / test / CodeGen / ARM / fast-isel-intrinsic.ll
1 ; RUN: llc < %s -O0 -fast-isel-abort -relocation-model=dynamic-no-pic -mtriple=thumbv7-apple-darwin | FileCheck %s --check-prefix=THUMB
2
3 @message1 = global [60 x i8] c"The LLVM Compiler Infrastructure\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00\00", align 1
4 @temp = common global [60 x i8] zeroinitializer, align 1
5
6 define void @t1() nounwind ssp {
7 ; ARM: t1
8 ; ARM: ldr r0, LCPI0_0
9 ; ARM: add r0, r0, #5
10 ; ARM: movw r1, #64
11 ; ARM: movw r2, #10
12 ; ARM: uxtb r1, r1
13 ; ARM: bl #14
14 ; THUMB: t1
15 ; THUMB: ldr.n r0, LCPI0_0
16 ; THUMB: adds r0, #5
17 ; THUMB: movs r1, #64
18 ; THUMB: movt r1, #0
19 ; THUMB: movs r2, #10
20 ; THUMB: movt r2, #0
21 ; THUMB: uxtb r1, r1
22 ; THUMB: bl _memset
23   call void @llvm.memset.p0i8.i32(i8* getelementptr inbounds ([60 x i8]* @message1, i32 0, i32 5), i8 64, i32 10, i32 1, i1 false)
24   ret void
25 }
26
27 declare void @llvm.memset.p0i8.i32(i8* nocapture, i8, i32, i32, i1) nounwind
28
29 define void @t2() nounwind ssp {
30 ; ARM: t2
31 ; ARM: ldr r0, LCPI1_0
32 ; ARM: ldr r0, [r0]
33 ; ARM: add r1, r0, #4
34 ; ARM: add r0, r0, #16
35 ; ARM: movw r2, #10
36 ; ARM: str r0, [sp]                @ 4-byte Spill
37 ; ARM: mov r0, r1
38 ; ARM: ldr r1, [sp]                @ 4-byte Reload
39 ; ARM: bl #14
40 ; THUMB: t2
41 ; THUMB: ldr.n r0, LCPI1_0
42 ; THUMB: ldr r0, [r0]
43 ; THUMB: adds r1, r0, #4
44 ; THUMB: adds r0, #16
45 ; THUMB: movs r2, #10
46 ; THUMB: movt r2, #0
47 ; THUMB: mov r0, r1
48 ; THUMB: bl _memcpy
49   call void @llvm.memcpy.p0i8.p0i8.i32(i8* getelementptr inbounds ([60 x i8]* @temp, i32 0, i32 4), i8* getelementptr inbounds ([60 x i8]* @temp, i32 0, i32 16), i32 10, i32 1, i1 false)
50   ret void
51 }
52
53 declare void @llvm.memcpy.p0i8.p0i8.i32(i8* nocapture, i8* nocapture, i32, i32, i1) nounwind
54
55 define void @t3() nounwind ssp {
56 ; ARM: t3
57 ; ARM: ldr r0, LCPI2_0
58 ; ARM: ldr r0, [r0]
59 ; ARM: add r1, r0, #4
60 ; ARM: add r0, r0, #16
61 ; ARM: movw r2, #10
62 ; ARM: mov r0, r1
63 ; ARM: bl #14
64 ; THUMB: t3
65 ; THUMB: ldr.n r0, LCPI2_0
66 ; THUMB: ldr r0, [r0]
67 ; THUMB: adds r1, r0, #4
68 ; THUMB: adds r0, #16
69 ; THUMB: movs r2, #10
70 ; THUMB: movt r2, #0
71 ; THUMB: mov r0, r1
72 ; THUMB: bl _memmove
73   call void @llvm.memmove.p0i8.p0i8.i32(i8* getelementptr inbounds ([60 x i8]* @temp, i32 0, i32 4), i8* getelementptr inbounds ([60 x i8]* @temp, i32 0, i32 16), i32 10, i32 1, i1 false)
74   ret void
75 }
76
77 declare void @llvm.memmove.p0i8.p0i8.i32(i8* nocapture, i8* nocapture, i32, i32, i1) nounwind