OSDN Git Service

Fix PPC64 CR spill location for callee-saved registers
[android-x86/external-llvm.git] / test / CodeGen / PowerPC / crsave.ll
1 ; RUN: llc -O0 -disable-fp-elim -mtriple=powerpc-unknown-linux-gnu < %s | FileCheck %s -check-prefix=PPC32
2 ; RUN: llc -O0 -mtriple=powerpc64-unknown-linux-gnu < %s | FileCheck %s -check-prefix=PPC64
3
4 declare void @foo()
5
6 define i32 @test_cr2() nounwind {
7 entry:
8   %ret = alloca i32, align 4
9   %0 = call i32 asm sideeffect "\0A\09mtcr $4\0A\09cmp 2,$2,$1\0A\09mfcr $0", "=r,r,r,r,r,~{cr2}"(i32 1, i32 2, i32 3, i32 0) nounwind
10   store i32 %0, i32* %ret, align 4
11   call void @foo()
12   %1 = load i32* %ret, align 4
13   ret i32 %1
14 }
15
16 ; PPC32: mfcr 12
17 ; PPC32-NEXT: stw 12, {{[0-9]+}}(31)
18 ; PPC32: lwz 12, {{[0-9]+}}(31)
19 ; PPC32-NEXT: mtcrf 32, 12
20
21 ; PPC64: mfcr 12
22 ; PPC64: stw 12, 8(1)
23 ; PPC64: stdu 1, -[[AMT:[0-9]+]](1)
24 ; PPC64: addi 1, 1, [[AMT]]
25 ; PPC64: lwz 12, 8(1)
26 ; PPC64: mtcrf 32, 12
27
28 define i32 @test_cr234() nounwind {
29 entry:
30   %ret = alloca i32, align 4
31   %0 = call i32 asm sideeffect "\0A\09mtcr $4\0A\09cmp 2,$2,$1\0A\09cmp 3,$2,$2\0A\09cmp 4,$2,$3\0A\09mfcr $0", "=r,r,r,r,r,~{cr2},~{cr3},~{cr4}"(i32 1, i32 2, i32 3, i32 0) nounwind
32   store i32 %0, i32* %ret, align 4
33   call void @foo()
34   %1 = load i32* %ret, align 4
35   ret i32 %1
36 }
37
38 ; PPC32: mfcr 12
39 ; PPC32-NEXT: stw 12, {{[0-9]+}}(31)
40 ; PPC32: lwz 12, {{[0-9]+}}(31)
41 ; PPC32-NEXT: mtcrf 32, 12
42 ; PPC32-NEXT: mtcrf 16, 12
43 ; PPC32-NEXT: mtcrf 8, 12
44
45 ; PPC64: mfcr 12
46 ; PPC64: stw 12, 8(1)
47 ; PPC64: stdu 1, -[[AMT:[0-9]+]](1)
48 ; PPC64: addi 1, 1, [[AMT]]
49 ; PPC64: lwz 12, 8(1)
50 ; PPC64: mtcrf 32, 12
51 ; PPC64: mtcrf 16, 12
52 ; PPC64: mtcrf 8, 12
53