OSDN Git Service

[ExpandMemCmp][MergeICmps] Move passes out of CodeGen into opt pipeline.
[android-x86/external-llvm.git] / test / CodeGen / X86 / O3-pipeline.ll
1 ; When EXPENSIVE_CHECKS are enabled, the machine verifier appears between each
2 ; pass. Ignore it with 'grep -v'.
3 ; RUN: llc -mtriple=x86_64-- -O3 -debug-pass=Structure < %s -o /dev/null 2>&1 \
4 ; RUN:   | grep -v 'Verify generated machine code' | FileCheck %s
5
6 ; REQUIRES: asserts
7
8 ; CHECK-LABEL: Pass Arguments:
9 ; CHECK-NEXT: Target Library Information
10 ; CHECK-NEXT: Target Pass Configuration
11 ; CHECK-NEXT: Machine Module Information
12 ; CHECK-NEXT: Target Transform Information
13 ; CHECK-NEXT: Type-Based Alias Analysis
14 ; CHECK-NEXT: Scoped NoAlias Alias Analysis
15 ; CHECK-NEXT: Assumption Cache Tracker
16 ; CHECK-NEXT: Create Garbage Collector Module Metadata
17 ; CHECK-NEXT: Profile summary info
18 ; CHECK-NEXT: Machine Branch Probability Analysis
19 ; CHECK-NEXT:   ModulePass Manager
20 ; CHECK-NEXT:     Pre-ISel Intrinsic Lowering
21 ; CHECK-NEXT:     FunctionPass Manager
22 ; CHECK-NEXT:       Expand Atomic instructions
23 ; CHECK-NEXT:       Dominator Tree Construction
24 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
25 ; CHECK-NEXT:       Module Verifier
26 ; CHECK-NEXT:       Natural Loop Information
27 ; CHECK-NEXT:       Canonicalize natural loops
28 ; CHECK-NEXT:       Scalar Evolution Analysis
29 ; CHECK-NEXT:       Loop Pass Manager
30 ; CHECK-NEXT:         Induction Variable Users
31 ; CHECK-NEXT:         Loop Strength Reduction
32 ; CHECK-NEXT:       Lower Garbage Collection Instructions
33 ; CHECK-NEXT:       Shadow Stack GC Lowering
34 ; CHECK-NEXT:       Remove unreachable blocks from the CFG
35 ; CHECK-NEXT:       Dominator Tree Construction
36 ; CHECK-NEXT:       Natural Loop Information
37 ; CHECK-NEXT:       Branch Probability Analysis
38 ; CHECK-NEXT:       Block Frequency Analysis
39 ; CHECK-NEXT:       Constant Hoisting
40 ; CHECK-NEXT:       Partially inline calls to library functions
41 ; CHECK-NEXT:       Instrument function entry/exit with calls to e.g. mcount() (post inlining)
42 ; CHECK-NEXT:       Scalarize Masked Memory Intrinsics
43 ; CHECK-NEXT:       Expand reduction intrinsics
44 ; CHECK-NEXT:       Dominator Tree Construction
45 ; CHECK-NEXT:       Interleaved Access Pass
46 ; CHECK-NEXT:       Expand indirectbr instructions
47 ; CHECK-NEXT:       Dominator Tree Construction
48 ; CHECK-NEXT:       Natural Loop Information
49 ; CHECK-NEXT:       CodeGen Prepare
50 ; CHECK-NEXT:     Rewrite Symbols
51 ; CHECK-NEXT:     FunctionPass Manager
52 ; CHECK-NEXT:       Dominator Tree Construction
53 ; CHECK-NEXT:       Exception handling preparation
54 ; CHECK-NEXT:       Safe Stack instrumentation pass
55 ; CHECK-NEXT:       Insert stack protectors
56 ; CHECK-NEXT:       Module Verifier
57 ; CHECK-NEXT:       Dominator Tree Construction
58 ; CHECK-NEXT:       Basic Alias Analysis (stateless AA impl)
59 ; CHECK-NEXT:       Function Alias Analysis Results
60 ; CHECK-NEXT:       Natural Loop Information
61 ; CHECK-NEXT:       Branch Probability Analysis
62 ; CHECK-NEXT:       X86 DAG->DAG Instruction Selection
63 ; CHECK-NEXT:       MachineDominator Tree Construction
64 ; CHECK-NEXT:       Local Dynamic TLS Access Clean-up
65 ; CHECK-NEXT:       X86 PIC Global Base Reg Initialization
66 ; CHECK-NEXT:        Finalize ISel and expand pseudo-instructions
67 ; CHECK-NEXT:       X86 Domain Reassignment Pass
68 ; CHECK-NEXT:       Early Tail Duplication
69 ; CHECK-NEXT:       Optimize machine instruction PHIs
70 ; CHECK-NEXT:       Slot index numbering
71 ; CHECK-NEXT:       Merge disjoint stack slots
72 ; CHECK-NEXT:       Local Stack Slot Allocation
73 ; CHECK-NEXT:       Remove dead machine instructions
74 ; CHECK-NEXT:       MachineDominator Tree Construction
75 ; CHECK-NEXT:       Machine Natural Loop Construction
76 ; CHECK-NEXT:       Machine Trace Metrics
77 ; CHECK-NEXT:       Early If-Conversion
78 ; CHECK-NEXT:       Machine InstCombiner
79 ; CHECK-NEXT:       X86 cmov Conversion
80 ; CHECK-NEXT:       MachineDominator Tree Construction
81 ; CHECK-NEXT:       Machine Natural Loop Construction
82 ; CHECK-NEXT:       Early Machine Loop Invariant Code Motion
83 ; CHECK-NEXT:       Machine Common Subexpression Elimination
84 ; CHECK-NEXT:       MachinePostDominator Tree Construction
85 ; CHECK-NEXT:       Machine Block Frequency Analysis
86 ; CHECK-NEXT:       Machine code sinking
87 ; CHECK-NEXT:       Peephole Optimizations
88 ; CHECK-NEXT:       Remove dead machine instructions
89 ; CHECK-NEXT:       Live Range Shrink
90 ; CHECK-NEXT:       X86 Fixup SetCC
91 ; CHECK-NEXT:       X86 LEA Optimize
92 ; CHECK-NEXT:       X86 Optimize Call Frame
93 ; CHECK-NEXT:       X86 Avoid Store Forwarding Block
94 ; CHECK-NEXT:       X86 speculative load hardening
95 ; CHECK-NEXT:       MachineDominator Tree Construction
96 ; CHECK-NEXT:       X86 EFLAGS copy lowering
97 ; CHECK-NEXT:       X86 WinAlloca Expander
98 ; CHECK-NEXT:       Detect Dead Lanes
99 ; CHECK-NEXT:       Process Implicit Definitions
100 ; CHECK-NEXT:       Remove unreachable machine basic blocks
101 ; CHECK-NEXT:       Live Variable Analysis
102 ; CHECK-NEXT:       MachineDominator Tree Construction
103 ; CHECK-NEXT:       Machine Natural Loop Construction
104 ; CHECK-NEXT:       Eliminate PHI nodes for register allocation
105 ; CHECK-NEXT:       Two-Address instruction pass
106 ; CHECK-NEXT:       Slot index numbering
107 ; CHECK-NEXT:       Live Interval Analysis
108 ; CHECK-NEXT:       Simple Register Coalescing
109 ; CHECK-NEXT:       Rename Disconnected Subregister Components
110 ; CHECK-NEXT:       Machine Instruction Scheduler
111 ; CHECK-NEXT:       Machine Block Frequency Analysis
112 ; CHECK-NEXT:       Debug Variable Analysis
113 ; CHECK-NEXT:       Live Stack Slot Analysis
114 ; CHECK-NEXT:       Virtual Register Map
115 ; CHECK-NEXT:       Live Register Matrix
116 ; CHECK-NEXT:       Bundle Machine CFG Edges
117 ; CHECK-NEXT:       Spill Code Placement Analysis
118 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
119 ; CHECK-NEXT:       Machine Optimization Remark Emitter
120 ; CHECK-NEXT:       Greedy Register Allocator
121 ; CHECK-NEXT:       Virtual Register Rewriter
122 ; CHECK-NEXT:       Stack Slot Coloring
123 ; CHECK-NEXT:       Machine Copy Propagation Pass
124 ; CHECK-NEXT:       Machine Loop Invariant Code Motion
125 ; CHECK-NEXT:       Bundle Machine CFG Edges
126 ; CHECK-NEXT:       X86 FP Stackifier
127 ; CHECK-NEXT:       PostRA Machine Sink
128 ; CHECK-NEXT:       Machine Block Frequency Analysis
129 ; CHECK-NEXT:       MachinePostDominator Tree Construction
130 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
131 ; CHECK-NEXT:       Machine Optimization Remark Emitter
132 ; CHECK-NEXT:       Shrink Wrapping analysis
133 ; CHECK-NEXT:       Prologue/Epilogue Insertion & Frame Finalization
134 ; CHECK-NEXT:       Control Flow Optimizer
135 ; CHECK-NEXT:       Tail Duplication
136 ; CHECK-NEXT:       Machine Copy Propagation Pass
137 ; CHECK-NEXT:       Post-RA pseudo instruction expansion pass
138 ; CHECK-NEXT:       X86 pseudo instruction expansion pass
139 ; CHECK-NEXT:       MachineDominator Tree Construction
140 ; CHECK-NEXT:       Machine Natural Loop Construction
141 ; CHECK-NEXT:       Post RA top-down list latency scheduler
142 ; CHECK-NEXT:       Analyze Machine Code For Garbage Collection
143 ; CHECK-NEXT:       Machine Block Frequency Analysis
144 ; CHECK-NEXT:       MachinePostDominator Tree Construction
145 ; CHECK-NEXT:       Branch Probability Basic Block Placement
146 ; CHECK-NEXT:       ReachingDefAnalysis
147 ; CHECK-NEXT:       X86 Execution Dependency Fix
148 ; CHECK-NEXT:       BreakFalseDeps
149 ; CHECK-NEXT:       X86 Indirect Branch Tracking
150 ; CHECK-NEXT:       X86 vzeroupper inserter
151 ; CHECK-NEXT:       MachineDominator Tree Construction
152 ; CHECK-NEXT:       Machine Natural Loop Construction
153 ; CHECK-NEXT:       X86 Byte/Word Instruction Fixup
154 ; CHECK-NEXT:       X86 Atom pad short functions
155 ; CHECK-NEXT:       X86 LEA Fixup
156 ; CHECK-NEXT:       Compressing EVEX instrs to VEX encoding when possible
157 ; CHECK-NEXT:       X86 Discriminate Memory Operands
158 ; CHECK-NEXT:       X86 Insert Cache Prefetches
159 ; CHECK-NEXT:       Contiguously Lay Out Funclets
160 ; CHECK-NEXT:       StackMap Liveness Analysis
161 ; CHECK-NEXT:       Live DEBUG_VALUE analysis
162 ; CHECK-NEXT:       Insert fentry calls
163 ; CHECK-NEXT:       Insert XRay ops
164 ; CHECK-NEXT:       Implement the 'patchable-function' attribute
165 ; CHECK-NEXT:       X86 Retpoline Thunks
166 ; CHECK-NEXT:       Check CFA info and insert CFI instructions if needed
167 ; CHECK-NEXT:       Lazy Machine Block Frequency Analysis
168 ; CHECK-NEXT:       Machine Optimization Remark Emitter
169 ; CHECK-NEXT:       X86 Assembly Printer
170 ; CHECK-NEXT:       Free MachineFunction
171
172 define void @f() {
173   ret void
174 }