OSDN Git Service

clk: tegra: Fix initial rate for pll_a on Tegra124
authorThierry Reding <treding@nvidia.com>
Tue, 5 May 2020 07:16:55 +0000 (09:16 +0200)
committerStephen Boyd <sboyd@kernel.org>
Tue, 12 May 2020 23:26:18 +0000 (16:26 -0700)
commit4d3d641714d1f86c19f8d7a1e0889b65d4815817
tree0e12349c50479133b4c284120f4e809d85ef268d
parent24661081ba00b69a0d77b15d2a194cb172894956
clk: tegra: Fix initial rate for pll_a on Tegra124

pll_a_out0 and the I2S clocks are already configured to default to rates
corresponding to a 44.1 kHz sampling rate, but the pll_a configuration
was set to a default that is not listed in the frequency table, which
caused the PLL code to compute an invalid configuration. As a result of
this invalid configuration, Jetson TK1 fails to resume from suspend.

This used to get papered over because the ASoC driver would force audio
clocks to a 44.1 kHz configuration on boot. However, that's not really
necessary and was hence removed in commit ff5d18cb04f4 ("ASoC: tegra:
Enable audio mclk during tegra_asoc_utils_init()").

Fix the initial rate for pll_a so that it matches the 44.1 kHz entry in
the pll_a frequency table.

Fixes: ff5d18cb04f4 ("ASoC: tegra: Enable audio mclk during tegra_asoc_utils_init()")
Signed-off-by: Thierry Reding <treding@nvidia.com>
Link: https://lkml.kernel.org/r/20200505071655.644773-1-thierry.reding@gmail.com
Signed-off-by: Stephen Boyd <sboyd@kernel.org>
drivers/clk/tegra/clk-tegra124.c