OSDN Git Service

ARM: dts: qcom-apq8064: use correct pci address for address translation
authorNiklas Cassel <niklas.cassel@linaro.org>
Wed, 9 May 2018 12:01:34 +0000 (14:01 +0200)
committerAndy Gross <andy.gross@linaro.org>
Mon, 14 May 2018 20:22:28 +0000 (15:22 -0500)
commit90ce62659994b87723ec6ba26815f9634c18e449
tree07111ff557f0dc49c668c8981a7e455c0df40c73
parent5dba0480a8120e0435b0229823b7aa561363e8db
ARM: dts: qcom-apq8064: use correct pci address for address translation

For PCI, the second and third cell in ranges specifies the upper and
lower target address for address translation. This target address will
be used to program the internal address translation unit (iATU).

The current device tree configuration will program the iATU to translate
CPU accesses to 0x08000000 to PCI address 0x0 (with TLP type MEM).
The device tree configuration also specifies that CPU acesses to
0x0fe00000 will be translated to PCI address 0x0 (with TLP type I/O).

We cannot have both I/O space and memory space at PCI address 0x0.

The PCI code already uses the CPU address when assigning addresses to
memory BARs, so for memory space the PCI address should be the same as
the CPU address. This also matches how all other device trees using
snps,dw-pcie are configured.

The existing configuration appears to work, even if it is incorrect.
For some reason the iATU doesn't obey the existing configuration,
and doesn't translate CPU accesses from 0x08000000 to PCI address 0x0.

The reason why the existing configuration works at all is probably
because the default behavior, when there is no match, is to use the
untranslated address. This happens to work for memory space, since
it's a 1:1 mapping. However, instead of relying on this behavior,
let's configure the iATU correctly.

Signed-off-by: Niklas Cassel <niklas.cassel@linaro.org>
Signed-off-by: Andy Gross <andy.gross@linaro.org>
arch/arm/boot/dts/qcom-apq8064.dtsi