OSDN Git Service

drm/msm/mdp5: Don't get source of MDP core clock
authorArchit Taneja <architt@codeaurora.org>
Thu, 9 Jun 2016 11:41:08 +0000 (17:11 +0530)
committerRob Clark <robdclark@gmail.com>
Sat, 16 Jul 2016 14:08:45 +0000 (10:08 -0400)
The driver expects DT to provide the parent to MDP core clock. The only
operation done to the parent clock is to set a rate. This can be
achieved by setting the rate on the core clock itsef. Don't try to
get the parent clock anymore.

Signed-off-by: Archit Taneja <architt@codeaurora.org>
Signed-off-by: Rob Clark <robdclark@gmail.com>
drivers/gpu/drm/msm/mdp/mdp5/mdp5_kms.c
drivers/gpu/drm/msm/mdp/mdp5/mdp5_kms.h

index f0c285b..16316bc 100644 (file)
@@ -629,9 +629,6 @@ struct msm_kms *mdp5_kms_init(struct drm_device *dev)
        ret = get_clk(pdev, &mdp5_kms->ahb_clk, "iface_clk", true);
        if (ret)
                goto fail;
-       ret = get_clk(pdev, &mdp5_kms->src_clk, "core_clk_src", true);
-       if (ret)
-               goto fail;
        ret = get_clk(pdev, &mdp5_kms->core_clk, "core_clk", true);
        if (ret)
                goto fail;
@@ -646,7 +643,7 @@ struct msm_kms *mdp5_kms_init(struct drm_device *dev)
         * rate first, then figure out hw revision, and then set a
         * more optimal rate:
         */
-       clk_set_rate(mdp5_kms->src_clk, 200000000);
+       clk_set_rate(mdp5_kms->core_clk, 200000000);
 
        read_hw_revision(mdp5_kms, &major, &minor);
 
@@ -661,7 +658,7 @@ struct msm_kms *mdp5_kms_init(struct drm_device *dev)
        mdp5_kms->caps = config->hw->mdp.caps;
 
        /* TODO: compute core clock rate at runtime */
-       clk_set_rate(mdp5_kms->src_clk, config->hw->max_clk);
+       clk_set_rate(mdp5_kms->core_clk, config->hw->max_clk);
 
        /*
         * Some chipsets have a Shared Memory Pool (SMP), while others
index 9a25898..9cf5aa4 100644 (file)
@@ -49,7 +49,6 @@ struct mdp5_kms {
 
        struct clk *axi_clk;
        struct clk *ahb_clk;
-       struct clk *src_clk;
        struct clk *core_clk;
        struct clk *lut_clk;
        struct clk *vsync_clk;