OSDN Git Service

clk: rockchip: Add 1.6GHz PLL rate for rk3399
authorDerek Basehore <dbasehore@chromium.org>
Tue, 13 Mar 2018 20:37:19 +0000 (13:37 -0700)
committerHeiko Stuebner <heiko@sntech.de>
Tue, 13 Mar 2018 23:37:22 +0000 (00:37 +0100)
We need this rate to generate 100, 200, and 228.57MHz from the same
PLL. 228.57MHz is useful for a pixel clock when the VPLL is used for
an external display.

Signed-off-by: Derek Basehore <dbasehore@chromium.org>
Reviewed-by: Douglas Anderson <dianders@chromium.org>
Signed-off-by: Heiko Stuebner <heiko@sntech.de>
drivers/clk/rockchip/clk-rk3399.c

index 6847120..3e57c6e 100644 (file)
@@ -57,6 +57,7 @@ static struct rockchip_pll_rate_table rk3399_pll_rates[] = {
        RK3036_PLL_RATE(1656000000, 1, 69, 1, 1, 1, 0),
        RK3036_PLL_RATE(1632000000, 1, 68, 1, 1, 1, 0),
        RK3036_PLL_RATE(1608000000, 1, 67, 1, 1, 1, 0),
+       RK3036_PLL_RATE(1600000000, 3, 200, 1, 1, 1, 0),
        RK3036_PLL_RATE(1584000000, 1, 66, 1, 1, 1, 0),
        RK3036_PLL_RATE(1560000000, 1, 65, 1, 1, 1, 0),
        RK3036_PLL_RATE(1536000000, 1, 64, 1, 1, 1, 0),