OSDN Git Service

net: mdio: mscc-miim: add lan966x internal phy reset support
authorMichael Walle <michael@walle.cc>
Fri, 18 Mar 2022 20:13:24 +0000 (21:13 +0100)
committerJakub Kicinski <kuba@kernel.org>
Tue, 22 Mar 2022 05:33:02 +0000 (22:33 -0700)
The LAN966x has two internal PHYs which are in reset by default. The
driver already supported the internal PHYs of the SparX-5. Now add
support for the LAN966x, too. Add a new compatible to distinguish them.

The LAN966x has additional control bits in this register, thus convert
the regmap_write() to regmap_update_bits() to leave the remaining bits
untouched. This doesn't change anything for the SparX-5 SoC, because
there, the register consists only of reset bits.

Signed-off-by: Michael Walle <michael@walle.cc>
Reviewed-by: Andrew Lunn <andrew@lunn.ch>
Signed-off-by: Jakub Kicinski <kuba@kernel.org>
drivers/net/mdio/mdio-mscc-miim.c

index 2f77bf7..c483ba6 100644 (file)
@@ -15,6 +15,7 @@
 #include <linux/of_mdio.h>
 #include <linux/phy.h>
 #include <linux/platform_device.h>
+#include <linux/property.h>
 #include <linux/regmap.h>
 
 #define MSCC_MIIM_REG_STATUS           0x0
 #define                PHY_CFG_PHY_RESET       (BIT(5) | BIT(6) | BIT(7) | BIT(8))
 #define MSCC_PHY_REG_PHY_STATUS        0x4
 
+#define LAN966X_CUPHY_COMMON_CFG       0x0
+#define                CUPHY_COMMON_CFG_RESET_N        BIT(0)
+
+struct mscc_miim_info {
+       unsigned int phy_reset_offset;
+       unsigned int phy_reset_bits;
+};
+
 struct mscc_miim_dev {
        struct regmap *regs;
        int mii_status_offset;
        struct regmap *phy_regs;
-       int phy_reset_offset;
+       const struct mscc_miim_info *info;
 };
 
 /* When high resolution timers aren't built-in: we can't use usleep_range() as
@@ -157,27 +166,29 @@ out:
 static int mscc_miim_reset(struct mii_bus *bus)
 {
        struct mscc_miim_dev *miim = bus->priv;
-       int offset = miim->phy_reset_offset;
-       int reset_bits = PHY_CFG_PHY_ENA | PHY_CFG_PHY_COMMON_RESET |
-                        PHY_CFG_PHY_RESET;
+       unsigned int offset, bits;
        int ret;
 
-       if (miim->phy_regs) {
-               ret = regmap_write(miim->phy_regs, offset, 0);
-               if (ret < 0) {
-                       WARN_ONCE(1, "mscc reset set error %d\n", ret);
-                       return ret;
-               }
+       if (!miim->phy_regs)
+               return 0;
 
-               ret = regmap_write(miim->phy_regs, offset, reset_bits);
-               if (ret < 0) {
-                       WARN_ONCE(1, "mscc reset clear error %d\n", ret);
-                       return ret;
-               }
+       offset = miim->info->phy_reset_offset;
+       bits = miim->info->phy_reset_bits;
+
+       ret = regmap_update_bits(miim->phy_regs, offset, bits, 0);
+       if (ret < 0) {
+               WARN_ONCE(1, "mscc reset set error %d\n", ret);
+               return ret;
+       }
 
-               mdelay(500);
+       ret = regmap_update_bits(miim->phy_regs, offset, bits, bits);
+       if (ret < 0) {
+               WARN_ONCE(1, "mscc reset clear error %d\n", ret);
+               return ret;
        }
 
+       mdelay(500);
+
        return 0;
 }
 
@@ -272,7 +283,10 @@ static int mscc_miim_probe(struct platform_device *pdev)
 
        miim = bus->priv;
        miim->phy_regs = phy_regmap;
-       miim->phy_reset_offset = MSCC_PHY_REG_PHY_CFG;
+
+       miim->info = device_get_match_data(&pdev->dev);
+       if (!miim->info)
+               return -EINVAL;
 
        ret = of_mdiobus_register(bus, pdev->dev.of_node);
        if (ret < 0) {
@@ -294,8 +308,25 @@ static int mscc_miim_remove(struct platform_device *pdev)
        return 0;
 }
 
+static const struct mscc_miim_info mscc_ocelot_miim_info = {
+       .phy_reset_offset = MSCC_PHY_REG_PHY_CFG,
+       .phy_reset_bits = PHY_CFG_PHY_ENA | PHY_CFG_PHY_COMMON_RESET |
+                         PHY_CFG_PHY_RESET,
+};
+
+static const struct mscc_miim_info microchip_lan966x_miim_info = {
+       .phy_reset_offset = LAN966X_CUPHY_COMMON_CFG,
+       .phy_reset_bits = CUPHY_COMMON_CFG_RESET_N,
+};
+
 static const struct of_device_id mscc_miim_match[] = {
-       { .compatible = "mscc,ocelot-miim" },
+       {
+               .compatible = "mscc,ocelot-miim",
+               .data = &mscc_ocelot_miim_info
+       }, {
+               .compatible = "microchip,lan966x-miim",
+               .data = &microchip_lan966x_miim_info
+       },
        { }
 };
 MODULE_DEVICE_TABLE(of, mscc_miim_match);