OSDN Git Service

dt-bindings: can: xilinx_can: add Xilinx CAN FD bindings
authorAnssi Hannula <anssi.hannula@bitwise.fi>
Fri, 18 May 2018 12:31:48 +0000 (15:31 +0300)
committerMarc Kleine-Budde <mkl@pengutronix.de>
Fri, 27 Jul 2018 08:40:17 +0000 (10:40 +0200)
Add compatible string and new attributes to support the Xilinx CAN FD
core.

Unlike the previously documented Xilinx CAN cores, the CAN FD core has
TX mailboxes instead of TX FIFO, and optionally RX mailboxes instead of
RX FIFO (selected at core generation time, not switchable at runtime).
Add "tx-mailbox-count" and "rx-mailbox-count" to specify the mailbox
counts instead of reusing "tx-fifo-depth" and "rx-fifo-depth".

The RX FIFO depth is constant 32, but allow it to be specified via
"rx-fifo-depth" to match DT usage with Zynq CAN (which has constant RX
FIFO of depth of 64).

v2: Remove unnecessary "rx-mode" DT property.

Signed-off-by: Anssi Hannula <anssi.hannula@bitwise.fi>
Cc: Michal Simek <michal.simek@xilinx.com>
Reviewed-by: Rob Herring <robh@kernel.org>
Signed-off-by: Marc Kleine-Budde <mkl@pengutronix.de>
Documentation/devicetree/bindings/net/can/xilinx_can.txt

index fe38847..ae5c07e 100644 (file)
@@ -2,20 +2,26 @@ Xilinx Axi CAN/Zynq CANPS controller Device Tree Bindings
 ---------------------------------------------------------
 
 Required properties:
-- compatible           : Should be "xlnx,zynq-can-1.0" for Zynq CAN
-                         controllers and "xlnx,axi-can-1.00.a" for Axi CAN
-                         controllers.
-- reg                  : Physical base address and size of the Axi CAN/Zynq
-                         CANPS registers map.
+- compatible           : Should be:
+                         - "xlnx,zynq-can-1.0" for Zynq CAN controllers
+                         - "xlnx,axi-can-1.00.a" for Axi CAN controllers
+                         - "xlnx,canfd-1.0" for CAN FD controllers
+- reg                  : Physical base address and size of the controller
+                         registers map.
 - interrupts           : Property with a value describing the interrupt
                          number.
 - interrupt-parent     : Must be core interrupt controller
-- clock-names          : List of input clock names - "can_clk", "pclk"
-                         (For CANPS), "can_clk" , "s_axi_aclk"(For AXI CAN)
+- clock-names          : List of input clock names
+                         - "can_clk", "pclk" (For CANPS),
+                         - "can_clk", "s_axi_aclk" (For AXI CAN and CAN FD).
                          (See clock bindings for details).
 - clocks               : Clock phandles (see clock bindings for details).
-- tx-fifo-depth                : Can Tx fifo depth.
-- rx-fifo-depth                : Can Rx fifo depth.
+- tx-fifo-depth                : Can Tx fifo depth (Zynq, Axi CAN).
+- rx-fifo-depth                : Can Rx fifo depth (Zynq, Axi CAN, CAN FD in
+                          sequential Rx mode).
+- tx-mailbox-count     : Can Tx mailbox buffer count (CAN FD).
+- rx-mailbox-count     : Can Rx mailbox buffer count (CAN FD in mailbox Rx
+                         mode).
 
 
 Example:
@@ -42,3 +48,14 @@ For Axi CAN Dts file:
                        tx-fifo-depth = <0x40>;
                        rx-fifo-depth = <0x40>;
                };
+For CAN FD Dts file:
+       canfd_0: canfd@40000000 {
+                       compatible = "xlnx,canfd-1.0";
+                       clocks = <&clkc 0>, <&clkc 1>;
+                       clock-names = "can_clk", "s_axi_aclk";
+                       reg = <0x40000000 0x2000>;
+                       interrupt-parent = <&intc>;
+                       interrupts = <0 59 1>;
+                       tx-mailbox-count = <0x20>;
+                       rx-fifo-depth = <0x20>;
+               };