OSDN Git Service

Fix the copy-pasto that Brian noticed: V8 int regs are 32-bits wide, not 64.
authorMisha Brukman <brukman+llvm@gmail.com>
Sun, 26 Sep 2004 21:07:43 +0000 (21:07 +0000)
committerMisha Brukman <brukman+llvm@gmail.com>
Sun, 26 Sep 2004 21:07:43 +0000 (21:07 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@16518 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/Sparc/SparcRegisterInfo.td
lib/Target/SparcV8/SparcV8RegisterInfo.td

index 6a4da69..728c115 100644 (file)
@@ -23,7 +23,7 @@ include "../SparcRegisterInfo.td"
 // FIXME: the register order should be defined in terms of the preferred
 // allocation order...
 //
-def IntRegs : RegisterClass<i64, 64, [L0, L1, L2, L3, L4, L5, L6, L7,
+def IntRegs : RegisterClass<i32, 64, [L0, L1, L2, L3, L4, L5, L6, L7,
                                      I0, I1, I2, I3, I4, I5,
                                      G1, G2, G3, G4, G5, G6, G7,
                                      O0, O1, O2, O3, O4, O5, O7,
index 6a4da69..728c115 100644 (file)
@@ -23,7 +23,7 @@ include "../SparcRegisterInfo.td"
 // FIXME: the register order should be defined in terms of the preferred
 // allocation order...
 //
-def IntRegs : RegisterClass<i64, 64, [L0, L1, L2, L3, L4, L5, L6, L7,
+def IntRegs : RegisterClass<i32, 64, [L0, L1, L2, L3, L4, L5, L6, L7,
                                      I0, I1, I2, I3, I4, I5,
                                      G1, G2, G3, G4, G5, G6, G7,
                                      O0, O1, O2, O3, O4, O5, O7,