* \details
* 内蔵発振器のクロック周波数[Hz]。SYS_CLOCKが参照する。LPC1830の場合は12MHzである。
*/
-#define INTERNAL_CLOCK (12000000) // 内蔵発振器は4MHz
+#define INTERNAL_CLOCK (12000000) // 内蔵発振器は12MHz
#define PLL_MULTIPLYER 1
/**
* \details
* CORTEX-M3コアに入力する動作クロックの周波数[Hz]。
*/
-#define SYS_CLOCK (INTERNAL_CLOCK * PLL_MULTIPLYER) // コアに入力するクロック 100MHz
+#define SYS_CLOCK 180000000 // コアに入力するクロック 180MHz
#ifndef TOPPERS_MACRO_ONLY
/**
* \brief 微少時間待ちのための定義(本来はSILのターゲット依存部)
* \details
- * 値はtest_dly_nseアプリケーションを使って、SYSCLK=100MHz,
+ * 値はtest_dly_nseアプリケーションを使って、SYSCLK=180MHz,
* SRAM実行時に更正した。
- * todo 校正が必要
*/
-#define SIL_DLY_TIM1 79
+#define SIL_DLY_TIM1 49
/**
* \brief 微少時間待ちのための定義(本来はSILのターゲット依存部)
* \details
- * 値はtest_dly_nseアプリケーションを使って、SYSCLK=100MHz,
+ * 値はtest_dly_nseアプリケーションを使って、SYSCLK=180MHz,
* SRAM実行時に更正した。
- * todo 校正が必要
*/
-#define SIL_DLY_TIM2 50
+#define SIL_DLY_TIM2 27
#ifndef TOPPERS_MACRO_ONLY
/**
* \brief 微少時間待ちのための定義(本来はSILのターゲット依存部)
* \details
- * 値はtest_dly_nseアプリケーションを使って、SYSCLK=100MHz,
+ * 値はtest_dly_nseアプリケーションを使って、SYSCLK=204MHz,
* SRAM実行時に更正した。
- * todo 校正が必要
*/
-#define SIL_DLY_TIM1 79
+#define SIL_DLY_TIM1 43
/**
* \brief 微少時間待ちのための定義(本来はSILのターゲット依存部)
* \details
- * 値はtest_dly_nseアプリケーションを使って、SYSCLK=100MHz,
+ * 値はtest_dly_nseアプリケーションを使って、SYSCLK=204MHz,
* SRAM実行時に更正した。
- * todo 校正が必要
*/
-#define SIL_DLY_TIM2 50
+#define SIL_DLY_TIM2 24
#ifndef TOPPERS_MACRO_ONLY