OSDN Git Service

minigbm: i915: use experimental uapi
[android-x86/external-minigbm.git] / external / i915_drm.h
1 /*
2  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the
7  * "Software"), to deal in the Software without restriction, including
8  * without limitation the rights to use, copy, modify, merge, publish,
9  * distribute, sub license, and/or sell copies of the Software, and to
10  * permit persons to whom the Software is furnished to do so, subject to
11  * the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the
14  * next paragraph) shall be included in all copies or substantial portions
15  * of the Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
18  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
20  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
21  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
22  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
23  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
24  *
25  */
26
27 #ifndef _UAPI_I915_DRM_H_
28 #define _UAPI_I915_DRM_H_
29
30 #include "drm.h"
31
32 #if defined(__cplusplus)
33 extern "C" {
34 #endif
35
36 /* Please note that modifications to all structs defined here are
37  * subject to backwards-compatibility constraints.
38  */
39
40 /**
41  * DOC: uevents generated by i915 on it's device node
42  *
43  * I915_L3_PARITY_UEVENT - Generated when the driver receives a parity mismatch
44  *      event from the gpu l3 cache. Additional information supplied is ROW,
45  *      BANK, SUBBANK, SLICE of the affected cacheline. Userspace should keep
46  *      track of these events and if a specific cache-line seems to have a
47  *      persistent error remap it with the l3 remapping tool supplied in
48  *      intel-gpu-tools.  The value supplied with the event is always 1.
49  *
50  * I915_ERROR_UEVENT - Generated upon error detection, currently only via
51  *      hangcheck. The error detection event is a good indicator of when things
52  *      began to go badly. The value supplied with the event is a 1 upon error
53  *      detection, and a 0 upon reset completion, signifying no more error
54  *      exists. NOTE: Disabling hangcheck or reset via module parameter will
55  *      cause the related events to not be seen.
56  *
57  * I915_RESET_UEVENT - Event is generated just before an attempt to reset the
58  *      the GPU. The value supplied with the event is always 1. NOTE: Disable
59  *      reset via module parameter will cause this event to not be seen.
60  */
61 #define I915_L3_PARITY_UEVENT           "L3_PARITY_ERROR"
62 #define I915_ERROR_UEVENT               "ERROR"
63 #define I915_RESET_UEVENT               "RESET"
64
65 /*
66  * i915_user_extension: Base class for defining a chain of extensions
67  *
68  * Many interfaces need to grow over time. In most cases we can simply
69  * extend the struct and have userspace pass in more data. Another option,
70  * as demonstrated by Vulkan's approach to providing extensions for forward
71  * and backward compatibility, is to use a list of optional structs to
72  * provide those extra details.
73  *
74  * The key advantage to using an extension chain is that it allows us to
75  * redefine the interface more easily than an ever growing struct of
76  * increasing complexity, and for large parts of that interface to be
77  * entirely optional. The downside is more pointer chasing; chasing across
78  * the __user boundary with pointers encapsulated inside u64.
79  */
80 struct i915_user_extension {
81         __u64 next_extension;
82         __u32 name;
83         __u32 flags; /* All undefined bits must be zero. */
84         __u32 rsvd[4]; /* Reserved for future use; must be zero. */
85 };
86
87 /*
88  * MOCS indexes used for GPU surfaces, defining the cacheability of the
89  * surface data and the coherency for this data wrt. CPU vs. GPU accesses.
90  */
91 enum i915_mocs_table_index {
92         /*
93          * Not cached anywhere, coherency between CPU and GPU accesses is
94          * guaranteed.
95          */
96         I915_MOCS_UNCACHED,
97         /*
98          * Cacheability and coherency controlled by the kernel automatically
99          * based on the DRM_I915_GEM_SET_CACHING IOCTL setting and the current
100          * usage of the surface (used for display scanout or not).
101          */
102         I915_MOCS_PTE,
103         /*
104          * Cached in all GPU caches available on the platform.
105          * Coherency between CPU and GPU accesses to the surface is not
106          * guaranteed without extra synchronization.
107          */
108         I915_MOCS_CACHED,
109 };
110
111 /*
112  * Different engines serve different roles, and there may be more than one
113  * engine serving each role. enum drm_i915_gem_engine_class provides a
114  * classification of the role of the engine, which may be used when requesting
115  * operations to be performed on a certain subset of engines, or for providing
116  * information about that group.
117  */
118 enum drm_i915_gem_engine_class {
119         I915_ENGINE_CLASS_RENDER        = 0,
120         I915_ENGINE_CLASS_COPY          = 1,
121         I915_ENGINE_CLASS_VIDEO         = 2,
122         I915_ENGINE_CLASS_VIDEO_ENHANCE = 3,
123
124         /* should be kept compact */
125
126         I915_ENGINE_CLASS_INVALID       = -1
127 };
128
129 /*
130  * There may be more than one engine fulfilling any role within the system.
131  * Each engine of a class is given a unique instance number and therefore
132  * any engine can be specified by its class:instance tuplet. APIs that allow
133  * access to any engine in the system will use struct i915_engine_class_instance
134  * for this identification.
135  */
136 struct i915_engine_class_instance {
137         __u16 engine_class; /* see enum drm_i915_gem_engine_class */
138         __u16 engine_instance;
139 #define I915_ENGINE_CLASS_INVALID_NONE -1
140 #define I915_ENGINE_CLASS_INVALID_VIRTUAL -2
141 };
142
143 /**
144  * DOC: perf_events exposed by i915 through /sys/bus/event_sources/drivers/i915
145  *
146  */
147
148 enum drm_i915_pmu_engine_sample {
149         I915_SAMPLE_BUSY = 0,
150         I915_SAMPLE_WAIT = 1,
151         I915_SAMPLE_SEMA = 2
152 };
153
154 #define I915_PMU_SAMPLE_BITS (4)
155 #define I915_PMU_SAMPLE_MASK (0xf)
156 #define I915_PMU_SAMPLE_INSTANCE_BITS (8)
157 #define I915_PMU_CLASS_SHIFT \
158         (I915_PMU_SAMPLE_BITS + I915_PMU_SAMPLE_INSTANCE_BITS)
159
160 #define __I915_PMU_ENGINE(class, instance, sample) \
161         ((class) << I915_PMU_CLASS_SHIFT | \
162         (instance) << I915_PMU_SAMPLE_BITS | \
163         (sample))
164
165 #define I915_PMU_ENGINE_BUSY(class, instance) \
166         __I915_PMU_ENGINE(class, instance, I915_SAMPLE_BUSY)
167
168 #define I915_PMU_ENGINE_WAIT(class, instance) \
169         __I915_PMU_ENGINE(class, instance, I915_SAMPLE_WAIT)
170
171 #define I915_PMU_ENGINE_SEMA(class, instance) \
172         __I915_PMU_ENGINE(class, instance, I915_SAMPLE_SEMA)
173
174 #define __I915_PMU_OTHER(x) (__I915_PMU_ENGINE(0xff, 0xff, 0xf) + 1 + (x))
175
176 #define I915_PMU_ACTUAL_FREQUENCY       __I915_PMU_OTHER(0)
177 #define I915_PMU_REQUESTED_FREQUENCY    __I915_PMU_OTHER(1)
178 #define I915_PMU_INTERRUPTS             __I915_PMU_OTHER(2)
179 #define I915_PMU_RC6_RESIDENCY          __I915_PMU_OTHER(3)
180
181 #define I915_PMU_LAST I915_PMU_RC6_RESIDENCY
182
183 /* Each region is a minimum of 16k, and there are at most 255 of them.
184  */
185 #define I915_NR_TEX_REGIONS 255 /* table size 2k - maximum due to use
186                                  * of chars for next/prev indices */
187 #define I915_LOG_MIN_TEX_REGION_SIZE 14
188
189 typedef struct _drm_i915_init {
190         enum {
191                 I915_INIT_DMA = 0x01,
192                 I915_CLEANUP_DMA = 0x02,
193                 I915_RESUME_DMA = 0x03
194         } func;
195         unsigned int mmio_offset;
196         int sarea_priv_offset;
197         unsigned int ring_start;
198         unsigned int ring_end;
199         unsigned int ring_size;
200         unsigned int front_offset;
201         unsigned int back_offset;
202         unsigned int depth_offset;
203         unsigned int w;
204         unsigned int h;
205         unsigned int pitch;
206         unsigned int pitch_bits;
207         unsigned int back_pitch;
208         unsigned int depth_pitch;
209         unsigned int cpp;
210         unsigned int chipset;
211 } drm_i915_init_t;
212
213 typedef struct _drm_i915_sarea {
214         struct drm_tex_region texList[I915_NR_TEX_REGIONS + 1];
215         int last_upload;        /* last time texture was uploaded */
216         int last_enqueue;       /* last time a buffer was enqueued */
217         int last_dispatch;      /* age of the most recently dispatched buffer */
218         int ctxOwner;           /* last context to upload state */
219         int texAge;
220         int pf_enabled;         /* is pageflipping allowed? */
221         int pf_active;
222         int pf_current_page;    /* which buffer is being displayed? */
223         int perf_boxes;         /* performance boxes to be displayed */
224         int width, height;      /* screen size in pixels */
225
226         drm_handle_t front_handle;
227         int front_offset;
228         int front_size;
229
230         drm_handle_t back_handle;
231         int back_offset;
232         int back_size;
233
234         drm_handle_t depth_handle;
235         int depth_offset;
236         int depth_size;
237
238         drm_handle_t tex_handle;
239         int tex_offset;
240         int tex_size;
241         int log_tex_granularity;
242         int pitch;
243         int rotation;           /* 0, 90, 180 or 270 */
244         int rotated_offset;
245         int rotated_size;
246         int rotated_pitch;
247         int virtualX, virtualY;
248
249         unsigned int front_tiled;
250         unsigned int back_tiled;
251         unsigned int depth_tiled;
252         unsigned int rotated_tiled;
253         unsigned int rotated2_tiled;
254
255         int pipeA_x;
256         int pipeA_y;
257         int pipeA_w;
258         int pipeA_h;
259         int pipeB_x;
260         int pipeB_y;
261         int pipeB_w;
262         int pipeB_h;
263
264         /* fill out some space for old userspace triple buffer */
265         drm_handle_t unused_handle;
266         __u32 unused1, unused2, unused3;
267
268         /* buffer object handles for static buffers. May change
269          * over the lifetime of the client.
270          */
271         __u32 front_bo_handle;
272         __u32 back_bo_handle;
273         __u32 unused_bo_handle;
274         __u32 depth_bo_handle;
275
276 } drm_i915_sarea_t;
277
278 /* due to userspace building against these headers we need some compat here */
279 #define planeA_x pipeA_x
280 #define planeA_y pipeA_y
281 #define planeA_w pipeA_w
282 #define planeA_h pipeA_h
283 #define planeB_x pipeB_x
284 #define planeB_y pipeB_y
285 #define planeB_w pipeB_w
286 #define planeB_h pipeB_h
287
288 /* Flags for perf_boxes
289  */
290 #define I915_BOX_RING_EMPTY    0x1
291 #define I915_BOX_FLIP          0x2
292 #define I915_BOX_WAIT          0x4
293 #define I915_BOX_TEXTURE_LOAD  0x8
294 #define I915_BOX_LOST_CONTEXT  0x10
295
296 /*
297  * i915 specific ioctls.
298  *
299  * The device specific ioctl range is [DRM_COMMAND_BASE, DRM_COMMAND_END) ie
300  * [0x40, 0xa0) (a0 is excluded). The numbers below are defined as offset
301  * against DRM_COMMAND_BASE and should be between [0x0, 0x60).
302  */
303 #define DRM_I915_INIT           0x00
304 #define DRM_I915_FLUSH          0x01
305 #define DRM_I915_FLIP           0x02
306 #define DRM_I915_BATCHBUFFER    0x03
307 #define DRM_I915_IRQ_EMIT       0x04
308 #define DRM_I915_IRQ_WAIT       0x05
309 #define DRM_I915_GETPARAM       0x06
310 #define DRM_I915_SETPARAM       0x07
311 #define DRM_I915_ALLOC          0x08
312 #define DRM_I915_FREE           0x09
313 #define DRM_I915_INIT_HEAP      0x0a
314 #define DRM_I915_CMDBUFFER      0x0b
315 #define DRM_I915_DESTROY_HEAP   0x0c
316 #define DRM_I915_SET_VBLANK_PIPE        0x0d
317 #define DRM_I915_GET_VBLANK_PIPE        0x0e
318 #define DRM_I915_VBLANK_SWAP    0x0f
319 #define DRM_I915_HWS_ADDR       0x11
320 #define DRM_I915_GEM_INIT       0x13
321 #define DRM_I915_GEM_EXECBUFFER 0x14
322 #define DRM_I915_GEM_PIN        0x15
323 #define DRM_I915_GEM_UNPIN      0x16
324 #define DRM_I915_GEM_BUSY       0x17
325 #define DRM_I915_GEM_THROTTLE   0x18
326 #define DRM_I915_GEM_ENTERVT    0x19
327 #define DRM_I915_GEM_LEAVEVT    0x1a
328 #define DRM_I915_GEM_CREATE     0x1b
329 #define DRM_I915_GEM_PREAD      0x1c
330 #define DRM_I915_GEM_PWRITE     0x1d
331 #define DRM_I915_GEM_MMAP       0x1e
332 #define DRM_I915_GEM_SET_DOMAIN 0x1f
333 #define DRM_I915_GEM_SW_FINISH  0x20
334 #define DRM_I915_GEM_SET_TILING 0x21
335 #define DRM_I915_GEM_GET_TILING 0x22
336 #define DRM_I915_GEM_GET_APERTURE 0x23
337 #define DRM_I915_GEM_MMAP_GTT   0x24
338 #define DRM_I915_GET_PIPE_FROM_CRTC_ID  0x25
339 #define DRM_I915_GEM_MADVISE    0x26
340 #define DRM_I915_OVERLAY_PUT_IMAGE      0x27
341 #define DRM_I915_OVERLAY_ATTRS  0x28
342 #define DRM_I915_GEM_EXECBUFFER2        0x29
343 #define DRM_I915_GEM_EXECBUFFER2_WR     DRM_I915_GEM_EXECBUFFER2
344 #define DRM_I915_GET_SPRITE_COLORKEY    0x2a
345 #define DRM_I915_SET_SPRITE_COLORKEY    0x2b
346 #define DRM_I915_GEM_WAIT       0x2c
347 #define DRM_I915_GEM_CONTEXT_CREATE     0x2d
348 #define DRM_I915_GEM_CONTEXT_DESTROY    0x2e
349 #define DRM_I915_GEM_SET_CACHING        0x2f
350 #define DRM_I915_GEM_GET_CACHING        0x30
351 #define DRM_I915_REG_READ               0x31
352 #define DRM_I915_GET_RESET_STATS        0x32
353 #define DRM_I915_GEM_USERPTR            0x33
354 #define DRM_I915_GEM_CONTEXT_GETPARAM   0x34
355 #define DRM_I915_GEM_CONTEXT_SETPARAM   0x35
356 #define DRM_I915_PERF_OPEN              0x36
357 #define DRM_I915_PERF_ADD_CONFIG        0x37
358 #define DRM_I915_PERF_REMOVE_CONFIG     0x38
359 #define DRM_I915_QUERY                  0x39
360 #define DRM_I915_GEM_VM_CREATE          0x3a
361 #define DRM_I915_GEM_VM_DESTROY         0x3b
362 /* Must be kept compact -- no holes */
363
364 #define DRM_IOCTL_I915_INIT             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT, drm_i915_init_t)
365 #define DRM_IOCTL_I915_FLUSH            DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLUSH)
366 #define DRM_IOCTL_I915_FLIP             DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLIP)
367 #define DRM_IOCTL_I915_BATCHBUFFER      DRM_IOW( DRM_COMMAND_BASE + DRM_I915_BATCHBUFFER, drm_i915_batchbuffer_t)
368 #define DRM_IOCTL_I915_IRQ_EMIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_IRQ_EMIT, drm_i915_irq_emit_t)
369 #define DRM_IOCTL_I915_IRQ_WAIT         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_IRQ_WAIT, drm_i915_irq_wait_t)
370 #define DRM_IOCTL_I915_GETPARAM         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GETPARAM, drm_i915_getparam_t)
371 #define DRM_IOCTL_I915_SETPARAM         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SETPARAM, drm_i915_setparam_t)
372 #define DRM_IOCTL_I915_ALLOC            DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_ALLOC, drm_i915_mem_alloc_t)
373 #define DRM_IOCTL_I915_FREE             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_FREE, drm_i915_mem_free_t)
374 #define DRM_IOCTL_I915_INIT_HEAP        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT_HEAP, drm_i915_mem_init_heap_t)
375 #define DRM_IOCTL_I915_CMDBUFFER        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_CMDBUFFER, drm_i915_cmdbuffer_t)
376 #define DRM_IOCTL_I915_DESTROY_HEAP     DRM_IOW( DRM_COMMAND_BASE + DRM_I915_DESTROY_HEAP, drm_i915_mem_destroy_heap_t)
377 #define DRM_IOCTL_I915_SET_VBLANK_PIPE  DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
378 #define DRM_IOCTL_I915_GET_VBLANK_PIPE  DRM_IOR( DRM_COMMAND_BASE + DRM_I915_GET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
379 #define DRM_IOCTL_I915_VBLANK_SWAP      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_VBLANK_SWAP, drm_i915_vblank_swap_t)
380 #define DRM_IOCTL_I915_HWS_ADDR         DRM_IOW(DRM_COMMAND_BASE + DRM_I915_HWS_ADDR, struct drm_i915_gem_init)
381 #define DRM_IOCTL_I915_GEM_INIT         DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_INIT, struct drm_i915_gem_init)
382 #define DRM_IOCTL_I915_GEM_EXECBUFFER   DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER, struct drm_i915_gem_execbuffer)
383 #define DRM_IOCTL_I915_GEM_EXECBUFFER2  DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER2, struct drm_i915_gem_execbuffer2)
384 #define DRM_IOCTL_I915_GEM_EXECBUFFER2_WR       DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER2_WR, struct drm_i915_gem_execbuffer2)
385 #define DRM_IOCTL_I915_GEM_PIN          DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_PIN, struct drm_i915_gem_pin)
386 #define DRM_IOCTL_I915_GEM_UNPIN        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_UNPIN, struct drm_i915_gem_unpin)
387 #define DRM_IOCTL_I915_GEM_BUSY         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_BUSY, struct drm_i915_gem_busy)
388 #define DRM_IOCTL_I915_GEM_SET_CACHING          DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_SET_CACHING, struct drm_i915_gem_caching)
389 #define DRM_IOCTL_I915_GEM_GET_CACHING          DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_GET_CACHING, struct drm_i915_gem_caching)
390 #define DRM_IOCTL_I915_GEM_THROTTLE     DRM_IO ( DRM_COMMAND_BASE + DRM_I915_GEM_THROTTLE)
391 #define DRM_IOCTL_I915_GEM_ENTERVT      DRM_IO(DRM_COMMAND_BASE + DRM_I915_GEM_ENTERVT)
392 #define DRM_IOCTL_I915_GEM_LEAVEVT      DRM_IO(DRM_COMMAND_BASE + DRM_I915_GEM_LEAVEVT)
393 #define DRM_IOCTL_I915_GEM_CREATE       DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_CREATE, struct drm_i915_gem_create)
394 #define DRM_IOCTL_I915_GEM_CREATE_EXT   DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_CREATE, struct drm_i915_gem_create_ext)
395 #define DRM_IOCTL_I915_GEM_PREAD        DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_PREAD, struct drm_i915_gem_pread)
396 #define DRM_IOCTL_I915_GEM_PWRITE       DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_PWRITE, struct drm_i915_gem_pwrite)
397 #define DRM_IOCTL_I915_GEM_MMAP         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP, struct drm_i915_gem_mmap)
398 #define DRM_IOCTL_I915_GEM_MMAP_GTT     DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP_GTT, struct drm_i915_gem_mmap_gtt)
399 #define DRM_IOCTL_I915_GEM_MMAP_OFFSET  DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP_GTT, struct drm_i915_gem_mmap_offset)
400 #define DRM_IOCTL_I915_GEM_SET_DOMAIN   DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_SET_DOMAIN, struct drm_i915_gem_set_domain)
401 #define DRM_IOCTL_I915_GEM_SW_FINISH    DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_SW_FINISH, struct drm_i915_gem_sw_finish)
402 #define DRM_IOCTL_I915_GEM_SET_TILING   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_SET_TILING, struct drm_i915_gem_set_tiling)
403 #define DRM_IOCTL_I915_GEM_GET_TILING   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_GET_TILING, struct drm_i915_gem_get_tiling)
404 #define DRM_IOCTL_I915_GEM_GET_APERTURE DRM_IOR  (DRM_COMMAND_BASE + DRM_I915_GEM_GET_APERTURE, struct drm_i915_gem_get_aperture)
405 #define DRM_IOCTL_I915_GET_PIPE_FROM_CRTC_ID DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GET_PIPE_FROM_CRTC_ID, struct drm_i915_get_pipe_from_crtc_id)
406 #define DRM_IOCTL_I915_GEM_MADVISE      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MADVISE, struct drm_i915_gem_madvise)
407 #define DRM_IOCTL_I915_OVERLAY_PUT_IMAGE        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_OVERLAY_PUT_IMAGE, struct drm_intel_overlay_put_image)
408 #define DRM_IOCTL_I915_OVERLAY_ATTRS    DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_OVERLAY_ATTRS, struct drm_intel_overlay_attrs)
409 #define DRM_IOCTL_I915_SET_SPRITE_COLORKEY DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_SET_SPRITE_COLORKEY, struct drm_intel_sprite_colorkey)
410 #define DRM_IOCTL_I915_GET_SPRITE_COLORKEY DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GET_SPRITE_COLORKEY, struct drm_intel_sprite_colorkey)
411 #define DRM_IOCTL_I915_GEM_WAIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_WAIT, struct drm_i915_gem_wait)
412 #define DRM_IOCTL_I915_GEM_CONTEXT_CREATE       DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_CREATE, struct drm_i915_gem_context_create)
413 #define DRM_IOCTL_I915_GEM_CONTEXT_CREATE_EXT   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_CREATE, struct drm_i915_gem_context_create_ext)
414 #define DRM_IOCTL_I915_GEM_CONTEXT_DESTROY      DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_DESTROY, struct drm_i915_gem_context_destroy)
415 #define DRM_IOCTL_I915_REG_READ                 DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_REG_READ, struct drm_i915_reg_read)
416 #define DRM_IOCTL_I915_GET_RESET_STATS          DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GET_RESET_STATS, struct drm_i915_reset_stats)
417 #define DRM_IOCTL_I915_GEM_USERPTR                      DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_USERPTR, struct drm_i915_gem_userptr)
418 #define DRM_IOCTL_I915_GEM_CONTEXT_GETPARAM     DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_GETPARAM, struct drm_i915_gem_context_param)
419 #define DRM_IOCTL_I915_GEM_CONTEXT_SETPARAM     DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_SETPARAM, struct drm_i915_gem_context_param)
420 #define DRM_IOCTL_I915_PERF_OPEN        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_PERF_OPEN, struct drm_i915_perf_open_param)
421 #define DRM_IOCTL_I915_PERF_ADD_CONFIG  DRM_IOW(DRM_COMMAND_BASE + DRM_I915_PERF_ADD_CONFIG, struct drm_i915_perf_oa_config)
422 #define DRM_IOCTL_I915_PERF_REMOVE_CONFIG       DRM_IOW(DRM_COMMAND_BASE + DRM_I915_PERF_REMOVE_CONFIG, __u64)
423 #define DRM_IOCTL_I915_QUERY                    DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_QUERY, struct drm_i915_query)
424 #define DRM_IOCTL_I915_GEM_VM_CREATE    DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_VM_CREATE, struct drm_i915_gem_vm_control)
425 #define DRM_IOCTL_I915_GEM_VM_DESTROY   DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_VM_DESTROY, struct drm_i915_gem_vm_control)
426
427 /* Allow drivers to submit batchbuffers directly to hardware, relying
428  * on the security mechanisms provided by hardware.
429  */
430 typedef struct drm_i915_batchbuffer {
431         int start;              /* agp offset */
432         int used;               /* nr bytes in use */
433         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
434         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
435         int num_cliprects;      /* mulitpass with multiple cliprects? */
436         struct drm_clip_rect *cliprects;        /* pointer to userspace cliprects */
437 } drm_i915_batchbuffer_t;
438
439 /* As above, but pass a pointer to userspace buffer which can be
440  * validated by the kernel prior to sending to hardware.
441  */
442 typedef struct _drm_i915_cmdbuffer {
443         char *buf;      /* pointer to userspace command buffer */
444         int sz;                 /* nr bytes in buf */
445         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
446         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
447         int num_cliprects;      /* mulitpass with multiple cliprects? */
448         struct drm_clip_rect *cliprects;        /* pointer to userspace cliprects */
449 } drm_i915_cmdbuffer_t;
450
451 /* Userspace can request & wait on irq's:
452  */
453 typedef struct drm_i915_irq_emit {
454         int *irq_seq;
455 } drm_i915_irq_emit_t;
456
457 typedef struct drm_i915_irq_wait {
458         int irq_seq;
459 } drm_i915_irq_wait_t;
460
461 /*
462  * Different modes of per-process Graphics Translation Table,
463  * see I915_PARAM_HAS_ALIASING_PPGTT
464  */
465 #define I915_GEM_PPGTT_NONE     0
466 #define I915_GEM_PPGTT_ALIASING 1
467 #define I915_GEM_PPGTT_FULL     2
468
469 /* Ioctl to query kernel params:
470  */
471 #define I915_PARAM_IRQ_ACTIVE            1
472 #define I915_PARAM_ALLOW_BATCHBUFFER     2
473 #define I915_PARAM_LAST_DISPATCH         3
474 #define I915_PARAM_CHIPSET_ID            4
475 #define I915_PARAM_HAS_GEM               5
476 #define I915_PARAM_NUM_FENCES_AVAIL      6
477 #define I915_PARAM_HAS_OVERLAY           7
478 #define I915_PARAM_HAS_PAGEFLIPPING      8
479 #define I915_PARAM_HAS_EXECBUF2          9
480 #define I915_PARAM_HAS_BSD               10
481 #define I915_PARAM_HAS_BLT               11
482 #define I915_PARAM_HAS_RELAXED_FENCING   12
483 #define I915_PARAM_HAS_COHERENT_RINGS    13
484 #define I915_PARAM_HAS_EXEC_CONSTANTS    14
485 #define I915_PARAM_HAS_RELAXED_DELTA     15
486 #define I915_PARAM_HAS_GEN7_SOL_RESET    16
487 #define I915_PARAM_HAS_LLC               17
488 #define I915_PARAM_HAS_ALIASING_PPGTT    18
489 #define I915_PARAM_HAS_WAIT_TIMEOUT      19
490 #define I915_PARAM_HAS_SEMAPHORES        20
491 #define I915_PARAM_HAS_PRIME_VMAP_FLUSH  21
492 #define I915_PARAM_HAS_VEBOX             22
493 #define I915_PARAM_HAS_SECURE_BATCHES    23
494 #define I915_PARAM_HAS_PINNED_BATCHES    24
495 #define I915_PARAM_HAS_EXEC_NO_RELOC     25
496 #define I915_PARAM_HAS_EXEC_HANDLE_LUT   26
497 #define I915_PARAM_HAS_WT                27
498 #define I915_PARAM_CMD_PARSER_VERSION    28
499 #define I915_PARAM_HAS_COHERENT_PHYS_GTT 29
500 #define I915_PARAM_MMAP_VERSION          30
501 #define I915_PARAM_HAS_BSD2              31
502 #define I915_PARAM_REVISION              32
503 #define I915_PARAM_SUBSLICE_TOTAL        33
504 #define I915_PARAM_EU_TOTAL              34
505 #define I915_PARAM_HAS_GPU_RESET         35
506 #define I915_PARAM_HAS_RESOURCE_STREAMER 36
507 #define I915_PARAM_HAS_EXEC_SOFTPIN      37
508 #define I915_PARAM_HAS_POOLED_EU         38
509 #define I915_PARAM_MIN_EU_IN_POOL        39
510 #define I915_PARAM_MMAP_GTT_VERSION      40
511
512 /*
513  * Query whether DRM_I915_GEM_EXECBUFFER2 supports user defined execution
514  * priorities and the driver will attempt to execute batches in priority order.
515  * The param returns a capability bitmask, nonzero implies that the scheduler
516  * is enabled, with different features present according to the mask.
517  *
518  * The initial priority for each batch is supplied by the context and is
519  * controlled via I915_CONTEXT_PARAM_PRIORITY.
520  */
521 #define I915_PARAM_HAS_SCHEDULER         41
522 #define   I915_SCHEDULER_CAP_ENABLED    (1ul << 0)
523 #define   I915_SCHEDULER_CAP_PRIORITY   (1ul << 1)
524 #define   I915_SCHEDULER_CAP_PREEMPTION (1ul << 2)
525 #define   I915_SCHEDULER_CAP_SEMAPHORES (1ul << 3)
526 #define   I915_SCHEDULER_CAP_ENGINE_BUSY_STATS  (1ul << 4)
527
528 #define I915_PARAM_HUC_STATUS            42
529
530 /* Query whether DRM_I915_GEM_EXECBUFFER2 supports the ability to opt-out of
531  * synchronisation with implicit fencing on individual objects.
532  * See EXEC_OBJECT_ASYNC.
533  */
534 #define I915_PARAM_HAS_EXEC_ASYNC        43
535
536 /* Query whether DRM_I915_GEM_EXECBUFFER2 supports explicit fence support -
537  * both being able to pass in a sync_file fd to wait upon before executing,
538  * and being able to return a new sync_file fd that is signaled when the
539  * current request is complete. See I915_EXEC_FENCE_IN and I915_EXEC_FENCE_OUT.
540  */
541 #define I915_PARAM_HAS_EXEC_FENCE        44
542
543 /* Query whether DRM_I915_GEM_EXECBUFFER2 supports the ability to capture
544  * user specified bufffers for post-mortem debugging of GPU hangs. See
545  * EXEC_OBJECT_CAPTURE.
546  */
547 #define I915_PARAM_HAS_EXEC_CAPTURE      45
548
549 #define I915_PARAM_SLICE_MASK            46
550
551 /* Assuming it's uniform for each slice, this queries the mask of subslices
552  * per-slice for this system.
553  */
554 #define I915_PARAM_SUBSLICE_MASK         47
555
556 /*
557  * Query whether DRM_I915_GEM_EXECBUFFER2 supports supplying the batch buffer
558  * as the first execobject as opposed to the last. See I915_EXEC_BATCH_FIRST.
559  */
560 #define I915_PARAM_HAS_EXEC_BATCH_FIRST  48
561
562 /* Query whether DRM_I915_GEM_EXECBUFFER2 supports supplying an array of
563  * drm_i915_gem_exec_fence structures.  See I915_EXEC_FENCE_ARRAY.
564  */
565 #define I915_PARAM_HAS_EXEC_FENCE_ARRAY  49
566
567 /*
568  * Query whether every context (both per-file default and user created) is
569  * isolated (insofar as HW supports). If this parameter is not true, then
570  * freshly created contexts may inherit values from an existing context,
571  * rather than default HW values. If true, it also ensures (insofar as HW
572  * supports) that all state set by this context will not leak to any other
573  * context.
574  *
575  * As not every engine across every gen support contexts, the returned
576  * value reports the support of context isolation for individual engines by
577  * returning a bitmask of each engine class set to true if that class supports
578  * isolation.
579  */
580 #define I915_PARAM_HAS_CONTEXT_ISOLATION 50
581
582 /* Frequency of the command streamer timestamps given by the *_TIMESTAMP
583  * registers. This used to be fixed per platform but from CNL onwards, this
584  * might vary depending on the parts.
585  */
586 #define I915_PARAM_CS_TIMESTAMP_FREQUENCY 51
587
588 /*
589  * Once upon a time we supposed that writes through the GGTT would be
590  * immediately in physical memory (once flushed out of the CPU path). However,
591  * on a few different processors and chipsets, this is not necessarily the case
592  * as the writes appear to be buffered internally. Thus a read of the backing
593  * storage (physical memory) via a different path (with different physical tags
594  * to the indirect write via the GGTT) will see stale values from before
595  * the GGTT write. Inside the kernel, we can for the most part keep track of
596  * the different read/write domains in use (e.g. set-domain), but the assumption
597  * of coherency is baked into the ABI, hence reporting its true state in this
598  * parameter.
599  *
600  * Reports true when writes via mmap_gtt are immediately visible following an
601  * lfence to flush the WCB.
602  *
603  * Reports false when writes via mmap_gtt are indeterminately delayed in an in
604  * internal buffer and are _not_ immediately visible to third parties accessing
605  * directly via mmap_cpu/mmap_wc. Use of mmap_gtt as part of an IPC
606  * communications channel when reporting false is strongly disadvised.
607  */
608 #define I915_PARAM_MMAP_GTT_COHERENT    52
609
610 /*
611  * Query whether DRM_I915_GEM_EXECBUFFER2 supports coordination of parallel
612  * execution through use of explicit fence support.
613  * See I915_EXEC_FENCE_OUT and I915_EXEC_FENCE_SUBMIT.
614  */
615 #define I915_PARAM_HAS_EXEC_SUBMIT_FENCE 53
616
617 /*
618  * Revision of the i915-perf uAPI. The value returned helps determine what
619  * i915-perf features are available. See drm_i915_perf_property_id.
620  */
621 #define I915_PARAM_PERF_REVISION        54
622
623 /* Must be kept compact -- no holes and well documented */
624
625 typedef struct drm_i915_getparam {
626         __s32 param;
627         /*
628          * WARNING: Using pointers instead of fixed-size u64 means we need to write
629          * compat32 code. Don't repeat this mistake.
630          */
631         int *value;
632 } drm_i915_getparam_t;
633
634 /* Ioctl to set kernel params:
635  */
636 #define I915_SETPARAM_USE_MI_BATCHBUFFER_START            1
637 #define I915_SETPARAM_TEX_LRU_LOG_GRANULARITY             2
638 #define I915_SETPARAM_ALLOW_BATCHBUFFER                   3
639 #define I915_SETPARAM_NUM_USED_FENCES                     4
640 /* Must be kept compact -- no holes */
641
642 typedef struct drm_i915_setparam {
643         int param;
644         int value;
645 } drm_i915_setparam_t;
646
647 /* A memory manager for regions of shared memory:
648  */
649 #define I915_MEM_REGION_AGP 1
650
651 typedef struct drm_i915_mem_alloc {
652         int region;
653         int alignment;
654         int size;
655         int *region_offset;     /* offset from start of fb or agp */
656 } drm_i915_mem_alloc_t;
657
658 typedef struct drm_i915_mem_free {
659         int region;
660         int region_offset;
661 } drm_i915_mem_free_t;
662
663 typedef struct drm_i915_mem_init_heap {
664         int region;
665         int size;
666         int start;
667 } drm_i915_mem_init_heap_t;
668
669 /* Allow memory manager to be torn down and re-initialized (eg on
670  * rotate):
671  */
672 typedef struct drm_i915_mem_destroy_heap {
673         int region;
674 } drm_i915_mem_destroy_heap_t;
675
676 /* Allow X server to configure which pipes to monitor for vblank signals
677  */
678 #define DRM_I915_VBLANK_PIPE_A  1
679 #define DRM_I915_VBLANK_PIPE_B  2
680
681 typedef struct drm_i915_vblank_pipe {
682         int pipe;
683 } drm_i915_vblank_pipe_t;
684
685 /* Schedule buffer swap at given vertical blank:
686  */
687 typedef struct drm_i915_vblank_swap {
688         drm_drawable_t drawable;
689         enum drm_vblank_seq_type seqtype;
690         unsigned int sequence;
691 } drm_i915_vblank_swap_t;
692
693 typedef struct drm_i915_hws_addr {
694         __u64 addr;
695 } drm_i915_hws_addr_t;
696
697 struct drm_i915_gem_init {
698         /**
699          * Beginning offset in the GTT to be managed by the DRM memory
700          * manager.
701          */
702         __u64 gtt_start;
703         /**
704          * Ending offset in the GTT to be managed by the DRM memory
705          * manager.
706          */
707         __u64 gtt_end;
708 };
709
710 struct drm_i915_gem_create {
711         /**
712          * Requested size for the object.
713          *
714          * The (page-aligned) allocated size for the object will be returned.
715          */
716         __u64 size;
717         /**
718          * Returned handle for the object.
719          *
720          * Object handles are nonzero.
721          */
722         __u32 handle;
723         __u32 pad;
724 };
725
726 struct drm_i915_gem_create_ext {
727
728         /**
729          * Requested size for the object.
730          *
731          * The (page-aligned) allocated size for the object will be returned.
732          */
733         __u64 size;
734         /**
735          * Returned handle for the object.
736          *
737          * Object handles are nonzero.
738          */
739         __u32 handle;
740         __u32 pad;
741 #define I915_GEM_CREATE_EXT_SETPARAM (1u << 0)
742 #define I915_GEM_CREATE_EXT_FLAGS_UNKNOWN \
743         (-(I915_GEM_CREATE_EXT_SETPARAM << 1))
744         __u64 extensions;
745 };
746
747 struct drm_i915_gem_pread {
748         /** Handle for the object being read. */
749         __u32 handle;
750         __u32 pad;
751         /** Offset into the object to read from */
752         __u64 offset;
753         /** Length of data to read */
754         __u64 size;
755         /**
756          * Pointer to write the data into.
757          *
758          * This is a fixed-size type for 32/64 compatibility.
759          */
760         __u64 data_ptr;
761 };
762
763 struct drm_i915_gem_pwrite {
764         /** Handle for the object being written to. */
765         __u32 handle;
766         __u32 pad;
767         /** Offset into the object to write to */
768         __u64 offset;
769         /** Length of data to write */
770         __u64 size;
771         /**
772          * Pointer to read the data from.
773          *
774          * This is a fixed-size type for 32/64 compatibility.
775          */
776         __u64 data_ptr;
777 };
778
779 struct drm_i915_gem_mmap {
780         /** Handle for the object being mapped. */
781         __u32 handle;
782         __u32 pad;
783         /** Offset in the object to map. */
784         __u64 offset;
785         /**
786          * Length of data to map.
787          *
788          * The value will be page-aligned.
789          */
790         __u64 size;
791         /**
792          * Returned pointer the data was mapped at.
793          *
794          * This is a fixed-size type for 32/64 compatibility.
795          */
796         __u64 addr_ptr;
797
798         /**
799          * Flags for extended behaviour.
800          *
801          * Added in version 2.
802          */
803         __u64 flags;
804 #define I915_MMAP_WC 0x1
805 };
806
807 struct drm_i915_gem_mmap_gtt {
808         /** Handle for the object being mapped. */
809         __u32 handle;
810         __u32 pad;
811         /**
812          * Fake offset to use for subsequent mmap call
813          *
814          * This is a fixed-size type for 32/64 compatibility.
815          */
816         __u64 offset;
817 };
818
819 struct drm_i915_gem_mmap_offset {
820         /** Handle for the object being mapped. */
821         __u32 handle;
822         __u32 pad;
823         /**
824          * Fake offset to use for subsequent mmap call
825          *
826          * This is a fixed-size type for 32/64 compatibility.
827          */
828         __u64 offset;
829
830         /**
831          * Flags for extended behaviour.
832          *
833          * It is mandatory that one of the MMAP_OFFSET types
834          * (GTT, WC, WB, UC, etc) should be included.
835          */
836         __u64 flags;
837 #define I915_MMAP_OFFSET_GTT 0
838 #define I915_MMAP_OFFSET_WC  1
839 #define I915_MMAP_OFFSET_WB  2
840 #define I915_MMAP_OFFSET_UC  3
841
842         /*
843          * Zero-terminated chain of extensions.
844          *
845          * No current extensions defined; mbz.
846          */
847         __u64 extensions;
848 };
849
850 struct drm_i915_gem_set_domain {
851         /** Handle for the object */
852         __u32 handle;
853
854         /** New read domains */
855         __u32 read_domains;
856
857         /** New write domain */
858         __u32 write_domain;
859 };
860
861 struct drm_i915_gem_sw_finish {
862         /** Handle for the object */
863         __u32 handle;
864 };
865
866 struct drm_i915_gem_relocation_entry {
867         /**
868          * Handle of the buffer being pointed to by this relocation entry.
869          *
870          * It's appealing to make this be an index into the mm_validate_entry
871          * list to refer to the buffer, but this allows the driver to create
872          * a relocation list for state buffers and not re-write it per
873          * exec using the buffer.
874          */
875         __u32 target_handle;
876
877         /**
878          * Value to be added to the offset of the target buffer to make up
879          * the relocation entry.
880          */
881         __u32 delta;
882
883         /** Offset in the buffer the relocation entry will be written into */
884         __u64 offset;
885
886         /**
887          * Offset value of the target buffer that the relocation entry was last
888          * written as.
889          *
890          * If the buffer has the same offset as last time, we can skip syncing
891          * and writing the relocation.  This value is written back out by
892          * the execbuffer ioctl when the relocation is written.
893          */
894         __u64 presumed_offset;
895
896         /**
897          * Target memory domains read by this operation.
898          */
899         __u32 read_domains;
900
901         /**
902          * Target memory domains written by this operation.
903          *
904          * Note that only one domain may be written by the whole
905          * execbuffer operation, so that where there are conflicts,
906          * the application will get -EINVAL back.
907          */
908         __u32 write_domain;
909 };
910
911 /** @{
912  * Intel memory domains
913  *
914  * Most of these just align with the various caches in
915  * the system and are used to flush and invalidate as
916  * objects end up cached in different domains.
917  */
918 /** CPU cache */
919 #define I915_GEM_DOMAIN_CPU             0x00000001
920 /** Render cache, used by 2D and 3D drawing */
921 #define I915_GEM_DOMAIN_RENDER          0x00000002
922 /** Sampler cache, used by texture engine */
923 #define I915_GEM_DOMAIN_SAMPLER         0x00000004
924 /** Command queue, used to load batch buffers */
925 #define I915_GEM_DOMAIN_COMMAND         0x00000008
926 /** Instruction cache, used by shader programs */
927 #define I915_GEM_DOMAIN_INSTRUCTION     0x00000010
928 /** Vertex address cache */
929 #define I915_GEM_DOMAIN_VERTEX          0x00000020
930 /** GTT domain - aperture and scanout */
931 #define I915_GEM_DOMAIN_GTT             0x00000040
932 /** WC domain - uncached access */
933 #define I915_GEM_DOMAIN_WC              0x00000080
934 /** @} */
935
936 struct drm_i915_gem_exec_object {
937         /**
938          * User's handle for a buffer to be bound into the GTT for this
939          * operation.
940          */
941         __u32 handle;
942
943         /** Number of relocations to be performed on this buffer */
944         __u32 relocation_count;
945         /**
946          * Pointer to array of struct drm_i915_gem_relocation_entry containing
947          * the relocations to be performed in this buffer.
948          */
949         __u64 relocs_ptr;
950
951         /** Required alignment in graphics aperture */
952         __u64 alignment;
953
954         /**
955          * Returned value of the updated offset of the object, for future
956          * presumed_offset writes.
957          */
958         __u64 offset;
959 };
960
961 struct drm_i915_gem_execbuffer {
962         /**
963          * List of buffers to be validated with their relocations to be
964          * performend on them.
965          *
966          * This is a pointer to an array of struct drm_i915_gem_validate_entry.
967          *
968          * These buffers must be listed in an order such that all relocations
969          * a buffer is performing refer to buffers that have already appeared
970          * in the validate list.
971          */
972         __u64 buffers_ptr;
973         __u32 buffer_count;
974
975         /** Offset in the batchbuffer to start execution from. */
976         __u32 batch_start_offset;
977         /** Bytes used in batchbuffer from batch_start_offset */
978         __u32 batch_len;
979         __u32 DR1;
980         __u32 DR4;
981         __u32 num_cliprects;
982         /** This is a struct drm_clip_rect *cliprects */
983         __u64 cliprects_ptr;
984 };
985
986 struct drm_i915_gem_exec_object2 {
987         /**
988          * User's handle for a buffer to be bound into the GTT for this
989          * operation.
990          */
991         __u32 handle;
992
993         /** Number of relocations to be performed on this buffer */
994         __u32 relocation_count;
995         /**
996          * Pointer to array of struct drm_i915_gem_relocation_entry containing
997          * the relocations to be performed in this buffer.
998          */
999         __u64 relocs_ptr;
1000
1001         /** Required alignment in graphics aperture */
1002         __u64 alignment;
1003
1004         /**
1005          * When the EXEC_OBJECT_PINNED flag is specified this is populated by
1006          * the user with the GTT offset at which this object will be pinned.
1007          * When the I915_EXEC_NO_RELOC flag is specified this must contain the
1008          * presumed_offset of the object.
1009          * During execbuffer2 the kernel populates it with the value of the
1010          * current GTT offset of the object, for future presumed_offset writes.
1011          */
1012         __u64 offset;
1013
1014 #define EXEC_OBJECT_NEEDS_FENCE          (1<<0)
1015 #define EXEC_OBJECT_NEEDS_GTT            (1<<1)
1016 #define EXEC_OBJECT_WRITE                (1<<2)
1017 #define EXEC_OBJECT_SUPPORTS_48B_ADDRESS (1<<3)
1018 #define EXEC_OBJECT_PINNED               (1<<4)
1019 #define EXEC_OBJECT_PAD_TO_SIZE          (1<<5)
1020 /* The kernel implicitly tracks GPU activity on all GEM objects, and
1021  * synchronises operations with outstanding rendering. This includes
1022  * rendering on other devices if exported via dma-buf. However, sometimes
1023  * this tracking is too coarse and the user knows better. For example,
1024  * if the object is split into non-overlapping ranges shared between different
1025  * clients or engines (i.e. suballocating objects), the implicit tracking
1026  * by kernel assumes that each operation affects the whole object rather
1027  * than an individual range, causing needless synchronisation between clients.
1028  * The kernel will also forgo any CPU cache flushes prior to rendering from
1029  * the object as the client is expected to be also handling such domain
1030  * tracking.
1031  *
1032  * The kernel maintains the implicit tracking in order to manage resources
1033  * used by the GPU - this flag only disables the synchronisation prior to
1034  * rendering with this object in this execbuf.
1035  *
1036  * Opting out of implicit synhronisation requires the user to do its own
1037  * explicit tracking to avoid rendering corruption. See, for example,
1038  * I915_PARAM_HAS_EXEC_FENCE to order execbufs and execute them asynchronously.
1039  */
1040 #define EXEC_OBJECT_ASYNC               (1<<6)
1041 /* Request that the contents of this execobject be copied into the error
1042  * state upon a GPU hang involving this batch for post-mortem debugging.
1043  * These buffers are recorded in no particular order as "user" in
1044  * /sys/class/drm/cardN/error. Query I915_PARAM_HAS_EXEC_CAPTURE to see
1045  * if the kernel supports this flag.
1046  */
1047 #define EXEC_OBJECT_CAPTURE             (1<<7)
1048 /* All remaining bits are MBZ and RESERVED FOR FUTURE USE */
1049 #define __EXEC_OBJECT_UNKNOWN_FLAGS -(EXEC_OBJECT_CAPTURE<<1)
1050         __u64 flags;
1051
1052         union {
1053                 __u64 rsvd1;
1054                 __u64 pad_to_size;
1055         };
1056         __u64 rsvd2;
1057 };
1058
1059 struct drm_i915_gem_exec_fence {
1060         /**
1061          * User's handle for a drm_syncobj to wait on or signal.
1062          */
1063         __u32 handle;
1064
1065 #define I915_EXEC_FENCE_WAIT            (1<<0)
1066 #define I915_EXEC_FENCE_SIGNAL          (1<<1)
1067 #define __I915_EXEC_FENCE_UNKNOWN_FLAGS (-(I915_EXEC_FENCE_SIGNAL << 1))
1068         __u32 flags;
1069 };
1070
1071 struct drm_i915_gem_execbuffer2 {
1072         /**
1073          * List of gem_exec_object2 structs
1074          */
1075         __u64 buffers_ptr;
1076         __u32 buffer_count;
1077
1078         /** Offset in the batchbuffer to start execution from. */
1079         __u32 batch_start_offset;
1080         /** Bytes used in batchbuffer from batch_start_offset */
1081         __u32 batch_len;
1082         __u32 DR1;
1083         __u32 DR4;
1084         __u32 num_cliprects;
1085         /**
1086          * This is a struct drm_clip_rect *cliprects if I915_EXEC_FENCE_ARRAY
1087          * is not set.  If I915_EXEC_FENCE_ARRAY is set, then this is a
1088          * struct drm_i915_gem_exec_fence *fences.
1089          */
1090         __u64 cliprects_ptr;
1091 #define I915_EXEC_RING_MASK              (0x3f)
1092 #define I915_EXEC_DEFAULT                (0<<0)
1093 #define I915_EXEC_RENDER                 (1<<0)
1094 #define I915_EXEC_BSD                    (2<<0)
1095 #define I915_EXEC_BLT                    (3<<0)
1096 #define I915_EXEC_VEBOX                  (4<<0)
1097
1098 /* Used for switching the constants addressing mode on gen4+ RENDER ring.
1099  * Gen6+ only supports relative addressing to dynamic state (default) and
1100  * absolute addressing.
1101  *
1102  * These flags are ignored for the BSD and BLT rings.
1103  */
1104 #define I915_EXEC_CONSTANTS_MASK        (3<<6)
1105 #define I915_EXEC_CONSTANTS_REL_GENERAL (0<<6) /* default */
1106 #define I915_EXEC_CONSTANTS_ABSOLUTE    (1<<6)
1107 #define I915_EXEC_CONSTANTS_REL_SURFACE (2<<6) /* gen4/5 only */
1108         __u64 flags;
1109         __u64 rsvd1; /* now used for context info */
1110         __u64 rsvd2;
1111 };
1112
1113 /** Resets the SO write offset registers for transform feedback on gen7. */
1114 #define I915_EXEC_GEN7_SOL_RESET        (1<<8)
1115
1116 /** Request a privileged ("secure") batch buffer. Note only available for
1117  * DRM_ROOT_ONLY | DRM_MASTER processes.
1118  */
1119 #define I915_EXEC_SECURE                (1<<9)
1120
1121 /** Inform the kernel that the batch is and will always be pinned. This
1122  * negates the requirement for a workaround to be performed to avoid
1123  * an incoherent CS (such as can be found on 830/845). If this flag is
1124  * not passed, the kernel will endeavour to make sure the batch is
1125  * coherent with the CS before execution. If this flag is passed,
1126  * userspace assumes the responsibility for ensuring the same.
1127  */
1128 #define I915_EXEC_IS_PINNED             (1<<10)
1129
1130 /** Provide a hint to the kernel that the command stream and auxiliary
1131  * state buffers already holds the correct presumed addresses and so the
1132  * relocation process may be skipped if no buffers need to be moved in
1133  * preparation for the execbuffer.
1134  */
1135 #define I915_EXEC_NO_RELOC              (1<<11)
1136
1137 /** Use the reloc.handle as an index into the exec object array rather
1138  * than as the per-file handle.
1139  */
1140 #define I915_EXEC_HANDLE_LUT            (1<<12)
1141
1142 /** Used for switching BSD rings on the platforms with two BSD rings */
1143 #define I915_EXEC_BSD_SHIFT      (13)
1144 #define I915_EXEC_BSD_MASK       (3 << I915_EXEC_BSD_SHIFT)
1145 /* default ping-pong mode */
1146 #define I915_EXEC_BSD_DEFAULT    (0 << I915_EXEC_BSD_SHIFT)
1147 #define I915_EXEC_BSD_RING1      (1 << I915_EXEC_BSD_SHIFT)
1148 #define I915_EXEC_BSD_RING2      (2 << I915_EXEC_BSD_SHIFT)
1149
1150 /** Tell the kernel that the batchbuffer is processed by
1151  *  the resource streamer.
1152  */
1153 #define I915_EXEC_RESOURCE_STREAMER     (1<<15)
1154
1155 /* Setting I915_EXEC_FENCE_IN implies that lower_32_bits(rsvd2) represent
1156  * a sync_file fd to wait upon (in a nonblocking manner) prior to executing
1157  * the batch.
1158  *
1159  * Returns -EINVAL if the sync_file fd cannot be found.
1160  */
1161 #define I915_EXEC_FENCE_IN              (1<<16)
1162
1163 /* Setting I915_EXEC_FENCE_OUT causes the ioctl to return a sync_file fd
1164  * in the upper_32_bits(rsvd2) upon success. Ownership of the fd is given
1165  * to the caller, and it should be close() after use. (The fd is a regular
1166  * file descriptor and will be cleaned up on process termination. It holds
1167  * a reference to the request, but nothing else.)
1168  *
1169  * The sync_file fd can be combined with other sync_file and passed either
1170  * to execbuf using I915_EXEC_FENCE_IN, to atomic KMS ioctls (so that a flip
1171  * will only occur after this request completes), or to other devices.
1172  *
1173  * Using I915_EXEC_FENCE_OUT requires use of
1174  * DRM_IOCTL_I915_GEM_EXECBUFFER2_WR ioctl so that the result is written
1175  * back to userspace. Failure to do so will cause the out-fence to always
1176  * be reported as zero, and the real fence fd to be leaked.
1177  */
1178 #define I915_EXEC_FENCE_OUT             (1<<17)
1179
1180 /*
1181  * Traditionally the execbuf ioctl has only considered the final element in
1182  * the execobject[] to be the executable batch. Often though, the client
1183  * will known the batch object prior to construction and being able to place
1184  * it into the execobject[] array first can simplify the relocation tracking.
1185  * Setting I915_EXEC_BATCH_FIRST tells execbuf to use element 0 of the
1186  * execobject[] as the * batch instead (the default is to use the last
1187  * element).
1188  */
1189 #define I915_EXEC_BATCH_FIRST           (1<<18)
1190
1191 /* Setting I915_FENCE_ARRAY implies that num_cliprects and cliprects_ptr
1192  * define an array of i915_gem_exec_fence structures which specify a set of
1193  * dma fences to wait upon or signal.
1194  */
1195 #define I915_EXEC_FENCE_ARRAY   (1<<19)
1196
1197 /*
1198  * Setting I915_EXEC_FENCE_SUBMIT implies that lower_32_bits(rsvd2) represent
1199  * a sync_file fd to wait upon (in a nonblocking manner) prior to executing
1200  * the batch.
1201  *
1202  * Returns -EINVAL if the sync_file fd cannot be found.
1203  */
1204 #define I915_EXEC_FENCE_SUBMIT          (1 << 20)
1205
1206 #define __I915_EXEC_UNKNOWN_FLAGS (-(I915_EXEC_FENCE_SUBMIT << 1))
1207
1208 #define I915_EXEC_CONTEXT_ID_MASK       (0xffffffff)
1209 #define i915_execbuffer2_set_context_id(eb2, context) \
1210         (eb2).rsvd1 = context & I915_EXEC_CONTEXT_ID_MASK
1211 #define i915_execbuffer2_get_context_id(eb2) \
1212         ((eb2).rsvd1 & I915_EXEC_CONTEXT_ID_MASK)
1213
1214 struct drm_i915_gem_pin {
1215         /** Handle of the buffer to be pinned. */
1216         __u32 handle;
1217         __u32 pad;
1218
1219         /** alignment required within the aperture */
1220         __u64 alignment;
1221
1222         /** Returned GTT offset of the buffer. */
1223         __u64 offset;
1224 };
1225
1226 struct drm_i915_gem_unpin {
1227         /** Handle of the buffer to be unpinned. */
1228         __u32 handle;
1229         __u32 pad;
1230 };
1231
1232 struct drm_i915_gem_busy {
1233         /** Handle of the buffer to check for busy */
1234         __u32 handle;
1235
1236         /** Return busy status
1237          *
1238          * A return of 0 implies that the object is idle (after
1239          * having flushed any pending activity), and a non-zero return that
1240          * the object is still in-flight on the GPU. (The GPU has not yet
1241          * signaled completion for all pending requests that reference the
1242          * object.) An object is guaranteed to become idle eventually (so
1243          * long as no new GPU commands are executed upon it). Due to the
1244          * asynchronous nature of the hardware, an object reported
1245          * as busy may become idle before the ioctl is completed.
1246          *
1247          * Furthermore, if the object is busy, which engine is busy is only
1248          * provided as a guide and only indirectly by reporting its class
1249          * (there may be more than one engine in each class). There are race
1250          * conditions which prevent the report of which engines are busy from
1251          * being always accurate.  However, the converse is not true. If the
1252          * object is idle, the result of the ioctl, that all engines are idle,
1253          * is accurate.
1254          *
1255          * The returned dword is split into two fields to indicate both
1256          * the engine classess on which the object is being read, and the
1257          * engine class on which it is currently being written (if any).
1258          *
1259          * The low word (bits 0:15) indicate if the object is being written
1260          * to by any engine (there can only be one, as the GEM implicit
1261          * synchronisation rules force writes to be serialised). Only the
1262          * engine class (offset by 1, I915_ENGINE_CLASS_RENDER is reported as
1263          * 1 not 0 etc) for the last write is reported.
1264          *
1265          * The high word (bits 16:31) are a bitmask of which engines classes
1266          * are currently reading from the object. Multiple engines may be
1267          * reading from the object simultaneously.
1268          *
1269          * The value of each engine class is the same as specified in the
1270          * I915_CONTEXT_SET_ENGINES parameter and via perf, i.e.
1271          * I915_ENGINE_CLASS_RENDER, I915_ENGINE_CLASS_COPY, etc.
1272          * reported as active itself. Some hardware may have parallel
1273          * execution engines, e.g. multiple media engines, which are
1274          * mapped to the same class identifier and so are not separately
1275          * reported for busyness.
1276          *
1277          * Caveat emptor:
1278          * Only the boolean result of this query is reliable; that is whether
1279          * the object is idle or busy. The report of which engines are busy
1280          * should be only used as a heuristic.
1281          */
1282         __u32 busy;
1283 };
1284
1285 /**
1286  * I915_CACHING_NONE
1287  *
1288  * GPU access is not coherent with cpu caches. Default for machines without an
1289  * LLC.
1290  */
1291 #define I915_CACHING_NONE               0
1292 /**
1293  * I915_CACHING_CACHED
1294  *
1295  * GPU access is coherent with cpu caches and furthermore the data is cached in
1296  * last-level caches shared between cpu cores and the gpu GT. Default on
1297  * machines with HAS_LLC.
1298  */
1299 #define I915_CACHING_CACHED             1
1300 /**
1301  * I915_CACHING_DISPLAY
1302  *
1303  * Special GPU caching mode which is coherent with the scanout engines.
1304  * Transparently falls back to I915_CACHING_NONE on platforms where no special
1305  * cache mode (like write-through or gfdt flushing) is available. The kernel
1306  * automatically sets this mode when using a buffer as a scanout target.
1307  * Userspace can manually set this mode to avoid a costly stall and clflush in
1308  * the hotpath of drawing the first frame.
1309  */
1310 #define I915_CACHING_DISPLAY            2
1311
1312 struct drm_i915_gem_caching {
1313         /**
1314          * Handle of the buffer to set/get the caching level of. */
1315         __u32 handle;
1316
1317         /**
1318          * Cacheing level to apply or return value
1319          *
1320          * bits0-15 are for generic caching control (i.e. the above defined
1321          * values). bits16-31 are reserved for platform-specific variations
1322          * (e.g. l3$ caching on gen7). */
1323         __u32 caching;
1324 };
1325
1326 #define I915_TILING_NONE        0
1327 #define I915_TILING_X           1
1328 #define I915_TILING_Y           2
1329 #define I915_TILING_LAST        I915_TILING_Y
1330
1331 #define I915_BIT_6_SWIZZLE_NONE         0
1332 #define I915_BIT_6_SWIZZLE_9            1
1333 #define I915_BIT_6_SWIZZLE_9_10         2
1334 #define I915_BIT_6_SWIZZLE_9_11         3
1335 #define I915_BIT_6_SWIZZLE_9_10_11      4
1336 /* Not seen by userland */
1337 #define I915_BIT_6_SWIZZLE_UNKNOWN      5
1338 /* Seen by userland. */
1339 #define I915_BIT_6_SWIZZLE_9_17         6
1340 #define I915_BIT_6_SWIZZLE_9_10_17      7
1341
1342 struct drm_i915_gem_set_tiling {
1343         /** Handle of the buffer to have its tiling state updated */
1344         __u32 handle;
1345
1346         /**
1347          * Tiling mode for the object (I915_TILING_NONE, I915_TILING_X,
1348          * I915_TILING_Y).
1349          *
1350          * This value is to be set on request, and will be updated by the
1351          * kernel on successful return with the actual chosen tiling layout.
1352          *
1353          * The tiling mode may be demoted to I915_TILING_NONE when the system
1354          * has bit 6 swizzling that can't be managed correctly by GEM.
1355          *
1356          * Buffer contents become undefined when changing tiling_mode.
1357          */
1358         __u32 tiling_mode;
1359
1360         /**
1361          * Stride in bytes for the object when in I915_TILING_X or
1362          * I915_TILING_Y.
1363          */
1364         __u32 stride;
1365
1366         /**
1367          * Returned address bit 6 swizzling required for CPU access through
1368          * mmap mapping.
1369          */
1370         __u32 swizzle_mode;
1371 };
1372
1373 struct drm_i915_gem_get_tiling {
1374         /** Handle of the buffer to get tiling state for. */
1375         __u32 handle;
1376
1377         /**
1378          * Current tiling mode for the object (I915_TILING_NONE, I915_TILING_X,
1379          * I915_TILING_Y).
1380          */
1381         __u32 tiling_mode;
1382
1383         /**
1384          * Returned address bit 6 swizzling required for CPU access through
1385          * mmap mapping.
1386          */
1387         __u32 swizzle_mode;
1388
1389         /**
1390          * Returned address bit 6 swizzling required for CPU access through
1391          * mmap mapping whilst bound.
1392          */
1393         __u32 phys_swizzle_mode;
1394 };
1395
1396 struct drm_i915_gem_get_aperture {
1397         /** Total size of the aperture used by i915_gem_execbuffer, in bytes */
1398         __u64 aper_size;
1399
1400         /**
1401          * Available space in the aperture used by i915_gem_execbuffer, in
1402          * bytes
1403          */
1404         __u64 aper_available_size;
1405 };
1406
1407 struct drm_i915_get_pipe_from_crtc_id {
1408         /** ID of CRTC being requested **/
1409         __u32 crtc_id;
1410
1411         /** pipe of requested CRTC **/
1412         __u32 pipe;
1413 };
1414
1415 #define I915_MADV_WILLNEED 0
1416 #define I915_MADV_DONTNEED 1
1417 #define __I915_MADV_PURGED 2 /* internal state */
1418
1419 struct drm_i915_gem_madvise {
1420         /** Handle of the buffer to change the backing store advice */
1421         __u32 handle;
1422
1423         /* Advice: either the buffer will be needed again in the near future,
1424          *         or wont be and could be discarded under memory pressure.
1425          */
1426         __u32 madv;
1427
1428         /** Whether the backing store still exists. */
1429         __u32 retained;
1430 };
1431
1432 /* flags */
1433 #define I915_OVERLAY_TYPE_MASK          0xff
1434 #define I915_OVERLAY_YUV_PLANAR         0x01
1435 #define I915_OVERLAY_YUV_PACKED         0x02
1436 #define I915_OVERLAY_RGB                0x03
1437
1438 #define I915_OVERLAY_DEPTH_MASK         0xff00
1439 #define I915_OVERLAY_RGB24              0x1000
1440 #define I915_OVERLAY_RGB16              0x2000
1441 #define I915_OVERLAY_RGB15              0x3000
1442 #define I915_OVERLAY_YUV422             0x0100
1443 #define I915_OVERLAY_YUV411             0x0200
1444 #define I915_OVERLAY_YUV420             0x0300
1445 #define I915_OVERLAY_YUV410             0x0400
1446
1447 #define I915_OVERLAY_SWAP_MASK          0xff0000
1448 #define I915_OVERLAY_NO_SWAP            0x000000
1449 #define I915_OVERLAY_UV_SWAP            0x010000
1450 #define I915_OVERLAY_Y_SWAP             0x020000
1451 #define I915_OVERLAY_Y_AND_UV_SWAP      0x030000
1452
1453 #define I915_OVERLAY_FLAGS_MASK         0xff000000
1454 #define I915_OVERLAY_ENABLE             0x01000000
1455
1456 struct drm_intel_overlay_put_image {
1457         /* various flags and src format description */
1458         __u32 flags;
1459         /* source picture description */
1460         __u32 bo_handle;
1461         /* stride values and offsets are in bytes, buffer relative */
1462         __u16 stride_Y; /* stride for packed formats */
1463         __u16 stride_UV;
1464         __u32 offset_Y; /* offset for packet formats */
1465         __u32 offset_U;
1466         __u32 offset_V;
1467         /* in pixels */
1468         __u16 src_width;
1469         __u16 src_height;
1470         /* to compensate the scaling factors for partially covered surfaces */
1471         __u16 src_scan_width;
1472         __u16 src_scan_height;
1473         /* output crtc description */
1474         __u32 crtc_id;
1475         __u16 dst_x;
1476         __u16 dst_y;
1477         __u16 dst_width;
1478         __u16 dst_height;
1479 };
1480
1481 /* flags */
1482 #define I915_OVERLAY_UPDATE_ATTRS       (1<<0)
1483 #define I915_OVERLAY_UPDATE_GAMMA       (1<<1)
1484 #define I915_OVERLAY_DISABLE_DEST_COLORKEY      (1<<2)
1485 struct drm_intel_overlay_attrs {
1486         __u32 flags;
1487         __u32 color_key;
1488         __s32 brightness;
1489         __u32 contrast;
1490         __u32 saturation;
1491         __u32 gamma0;
1492         __u32 gamma1;
1493         __u32 gamma2;
1494         __u32 gamma3;
1495         __u32 gamma4;
1496         __u32 gamma5;
1497 };
1498
1499 /*
1500  * Intel sprite handling
1501  *
1502  * Color keying works with a min/mask/max tuple.  Both source and destination
1503  * color keying is allowed.
1504  *
1505  * Source keying:
1506  * Sprite pixels within the min & max values, masked against the color channels
1507  * specified in the mask field, will be transparent.  All other pixels will
1508  * be displayed on top of the primary plane.  For RGB surfaces, only the min
1509  * and mask fields will be used; ranged compares are not allowed.
1510  *
1511  * Destination keying:
1512  * Primary plane pixels that match the min value, masked against the color
1513  * channels specified in the mask field, will be replaced by corresponding
1514  * pixels from the sprite plane.
1515  *
1516  * Note that source & destination keying are exclusive; only one can be
1517  * active on a given plane.
1518  */
1519
1520 #define I915_SET_COLORKEY_NONE          (1<<0) /* Deprecated. Instead set
1521                                                 * flags==0 to disable colorkeying.
1522                                                 */
1523 #define I915_SET_COLORKEY_DESTINATION   (1<<1)
1524 #define I915_SET_COLORKEY_SOURCE        (1<<2)
1525 struct drm_intel_sprite_colorkey {
1526         __u32 plane_id;
1527         __u32 min_value;
1528         __u32 channel_mask;
1529         __u32 max_value;
1530         __u32 flags;
1531 };
1532
1533 struct drm_i915_gem_wait {
1534         /** Handle of BO we shall wait on */
1535         __u32 bo_handle;
1536         __u32 flags;
1537         /** Number of nanoseconds to wait, Returns time remaining. */
1538         __s64 timeout_ns;
1539 };
1540
1541 struct drm_i915_gem_context_create {
1542         __u32 ctx_id; /* output: id of new context*/
1543         __u32 pad;
1544 };
1545
1546 struct drm_i915_gem_context_create_ext {
1547         __u32 ctx_id; /* output: id of new context*/
1548         __u32 flags;
1549 #define I915_CONTEXT_CREATE_FLAGS_USE_EXTENSIONS        (1u << 0)
1550 #define I915_CONTEXT_CREATE_FLAGS_SINGLE_TIMELINE       (1u << 1)
1551 #define I915_CONTEXT_CREATE_FLAGS_UNKNOWN \
1552         (-(I915_CONTEXT_CREATE_FLAGS_SINGLE_TIMELINE << 1))
1553         __u64 extensions;
1554 };
1555
1556 struct drm_i915_gem_context_param {
1557         __u32 ctx_id;
1558         __u32 size;
1559         __u64 param;
1560 #define I915_CONTEXT_PARAM_BAN_PERIOD   0x1
1561 #define I915_CONTEXT_PARAM_NO_ZEROMAP   0x2
1562 #define I915_CONTEXT_PARAM_GTT_SIZE     0x3
1563 #define I915_CONTEXT_PARAM_NO_ERROR_CAPTURE     0x4
1564 #define I915_CONTEXT_PARAM_BANNABLE     0x5
1565 #define I915_CONTEXT_PARAM_PRIORITY     0x6
1566 #define   I915_CONTEXT_MAX_USER_PRIORITY        1023 /* inclusive */
1567 #define   I915_CONTEXT_DEFAULT_PRIORITY         0
1568 #define   I915_CONTEXT_MIN_USER_PRIORITY        -1023 /* inclusive */
1569         /*
1570          * When using the following param, value should be a pointer to
1571          * drm_i915_gem_context_param_sseu.
1572          */
1573 #define I915_CONTEXT_PARAM_SSEU         0x7
1574
1575 /*
1576  * Not all clients may want to attempt automatic recover of a context after
1577  * a hang (for example, some clients may only submit very small incremental
1578  * batches relying on known logical state of previous batches which will never
1579  * recover correctly and each attempt will hang), and so would prefer that
1580  * the context is forever banned instead.
1581  *
1582  * If set to false (0), after a reset, subsequent (and in flight) rendering
1583  * from this context is discarded, and the client will need to create a new
1584  * context to use instead.
1585  *
1586  * If set to true (1), the kernel will automatically attempt to recover the
1587  * context by skipping the hanging batch and executing the next batch starting
1588  * from the default context state (discarding the incomplete logical context
1589  * state lost due to the reset).
1590  *
1591  * On creation, all new contexts are marked as recoverable.
1592  */
1593 #define I915_CONTEXT_PARAM_RECOVERABLE  0x8
1594
1595         /*
1596          * The id of the associated virtual memory address space (ppGTT) of
1597          * this context. Can be retrieved and passed to another context
1598          * (on the same fd) for both to use the same ppGTT and so share
1599          * address layouts, and avoid reloading the page tables on context
1600          * switches between themselves.
1601          *
1602          * See DRM_I915_GEM_VM_CREATE and DRM_I915_GEM_VM_DESTROY.
1603          */
1604 #define I915_CONTEXT_PARAM_VM           0x9
1605
1606 /*
1607  * I915_CONTEXT_PARAM_ENGINES:
1608  *
1609  * Bind this context to operate on this subset of available engines. Henceforth,
1610  * the I915_EXEC_RING selector for DRM_IOCTL_I915_GEM_EXECBUFFER2 operates as
1611  * an index into this array of engines; I915_EXEC_DEFAULT selecting engine[0]
1612  * and upwards. Slots 0...N are filled in using the specified (class, instance).
1613  * Use
1614  *      engine_class: I915_ENGINE_CLASS_INVALID,
1615  *      engine_instance: I915_ENGINE_CLASS_INVALID_NONE
1616  * to specify a gap in the array that can be filled in later, e.g. by a
1617  * virtual engine used for load balancing.
1618  *
1619  * Setting the number of engines bound to the context to 0, by passing a zero
1620  * sized argument, will revert back to default settings.
1621  *
1622  * See struct i915_context_param_engines.
1623  *
1624  * Extensions:
1625  *   i915_context_engines_load_balance (I915_CONTEXT_ENGINES_EXT_LOAD_BALANCE)
1626  *   i915_context_engines_bond (I915_CONTEXT_ENGINES_EXT_BOND)
1627  */
1628 #define I915_CONTEXT_PARAM_ENGINES      0xa
1629
1630 /*
1631  * I915_CONTEXT_PARAM_PERSISTENCE:
1632  *
1633  * Allow the context and active rendering to survive the process until
1634  * completion. Persistence allows fire-and-forget clients to queue up a
1635  * bunch of work, hand the output over to a display server and then quit.
1636  * If the context is marked as not persistent, upon closing (either via
1637  * an explicit DRM_I915_GEM_CONTEXT_DESTROY or implicitly from file closure
1638  * or process termination), the context and any outstanding requests will be
1639  * cancelled (and exported fences for cancelled requests marked as -EIO).
1640  *
1641  * By default, new contexts allow persistence.
1642  */
1643 #define I915_CONTEXT_PARAM_PERSISTENCE  0xb
1644
1645  /*
1646   *  I915_CONTEXT_PARAM_ACC:
1647   *
1648   *  To be able to change the access counter thresholds and configurations.
1649   *
1650   *  By default: access counter feature is disabled.
1651   */
1652 #define I915_CONTEXT_PARAM_ACC    0xd
1653
1654 /*
1655  * I915_CONTEXT_PARAM_PROTECTED_CONTENT:
1656  *
1657  * If set to true (1) PXP content protection is enabled.
1658  * When enabled, the context is marked unrecoverable and may
1659  * become invalid due to PXP teardown event or other error.
1660  */
1661 #define I915_CONTEXT_PARAM_PROTECTED_CONTENT    0xe
1662
1663 /* Must be kept compact -- no holes and well documented */
1664
1665         __u64 value;
1666 };
1667
1668 struct drm_i915_gem_object_param {
1669         /* Object handle (0 for I915_GEM_CREATE_EXT_SETPARAM) */
1670         __u32 handle;
1671
1672         /* Data pointer size */
1673         __u32 size;
1674
1675 /*
1676  * I915_OBJECT_PARAM:
1677  *
1678  * Select object namespace for the param.
1679  */
1680 #define I915_OBJECT_PARAM  (1ull<<32)
1681
1682 /*
1683  * I915_PARAM_MEMORY_REGIONS:
1684  *
1685  * Set the data pointer with the desired set of placements in priority
1686  * order(each entry must be unique and supported by the device), as an array of
1687  * drm_i915_gem_memory_class_instance, or an equivalent layout of class:instance
1688  * pair encodings. See DRM_I915_QUERY_MEMORY_REGIONS for how to query the
1689  * supported regions.
1690  *
1691  * Note that this requires the I915_OBJECT_PARAM namespace:
1692  *      .param = I915_OBJECT_PARAM | I915_PARAM_MEMORY_REGIONS
1693  */
1694 #define I915_PARAM_MEMORY_REGIONS 0x1
1695
1696 /*
1697  * I915_PARAM_PROTECTED_CONTENT:
1698  *
1699  * If set to true (1) buffer contents is expected to be protected by
1700  * PXP encryption and requires decryption for scan out and processing.
1701  * Protected buffers can only be used in PXP protected contexts.
1702  * A protected buffer may become invalid as a result of PXP teardown.
1703  */
1704 #define I915_PARAM_PROTECTED_CONTENT  0x2
1705
1706         __u64 param;
1707
1708         /* Data value or pointer */
1709         __u64 data;
1710 };
1711
1712 struct drm_i915_gem_create_ext_setparam {
1713         struct i915_user_extension base;
1714         struct drm_i915_gem_object_param param;
1715 };
1716
1717 /**
1718  * Context SSEU programming
1719  *
1720  * It may be necessary for either functional or performance reason to configure
1721  * a context to run with a reduced number of SSEU (where SSEU stands for Slice/
1722  * Sub-slice/EU).
1723  *
1724  * This is done by configuring SSEU configuration using the below
1725  * @struct drm_i915_gem_context_param_sseu for every supported engine which
1726  * userspace intends to use.
1727  *
1728  * Not all GPUs or engines support this functionality in which case an error
1729  * code -ENODEV will be returned.
1730  *
1731  * Also, flexibility of possible SSEU configuration permutations varies between
1732  * GPU generations and software imposed limitations. Requesting such a
1733  * combination will return an error code of -EINVAL.
1734  *
1735  * NOTE: When perf/OA is active the context's SSEU configuration is ignored in
1736  * favour of a single global setting.
1737  */
1738 struct drm_i915_gem_context_param_sseu {
1739         /*
1740          * Engine class & instance to be configured or queried.
1741          */
1742         struct i915_engine_class_instance engine;
1743
1744         /*
1745          * Unknown flags must be cleared to zero.
1746          */
1747         __u32 flags;
1748 #define I915_CONTEXT_SSEU_FLAG_ENGINE_INDEX (1u << 0)
1749
1750         /*
1751          * Mask of slices to enable for the context. Valid values are a subset
1752          * of the bitmask value returned for I915_PARAM_SLICE_MASK.
1753          */
1754         __u64 slice_mask;
1755
1756         /*
1757          * Mask of subslices to enable for the context. Valid values are a
1758          * subset of the bitmask value return by I915_PARAM_SUBSLICE_MASK.
1759          */
1760         __u64 subslice_mask;
1761
1762         /*
1763          * Minimum/Maximum number of EUs to enable per subslice for the
1764          * context. min_eus_per_subslice must be inferior or equal to
1765          * max_eus_per_subslice.
1766          */
1767         __u16 min_eus_per_subslice;
1768         __u16 max_eus_per_subslice;
1769
1770         /*
1771          * Unused for now. Must be cleared to zero.
1772          */
1773         __u32 rsvd;
1774 };
1775
1776 /*
1777  * i915_context_engines_load_balance:
1778  *
1779  * Enable load balancing across this set of engines.
1780  *
1781  * Into the I915_EXEC_DEFAULT slot [0], a virtual engine is created that when
1782  * used will proxy the execbuffer request onto one of the set of engines
1783  * in such a way as to distribute the load evenly across the set.
1784  *
1785  * The set of engines must be compatible (e.g. the same HW class) as they
1786  * will share the same logical GPU context and ring.
1787  *
1788  * To intermix rendering with the virtual engine and direct rendering onto
1789  * the backing engines (bypassing the load balancing proxy), the context must
1790  * be defined to use a single timeline for all engines.
1791  */
1792 struct i915_context_engines_load_balance {
1793         struct i915_user_extension base;
1794
1795         __u16 engine_index;
1796         __u16 num_siblings;
1797         __u32 flags; /* all undefined flags must be zero */
1798
1799         __u64 mbz64; /* reserved for future use; must be zero */
1800
1801         struct i915_engine_class_instance engines[0];
1802 } __attribute__((packed));
1803
1804 #define I915_DEFINE_CONTEXT_ENGINES_LOAD_BALANCE(name__, N__) struct { \
1805         struct i915_user_extension base; \
1806         __u16 engine_index; \
1807         __u16 num_siblings; \
1808         __u32 flags; \
1809         __u64 mbz64; \
1810         struct i915_engine_class_instance engines[N__]; \
1811 } __attribute__((packed)) name__
1812
1813 /*
1814  * i915_context_engines_bond:
1815  *
1816  * Constructed bonded pairs for execution within a virtual engine.
1817  *
1818  * All engines are equal, but some are more equal than others. Given
1819  * the distribution of resources in the HW, it may be preferable to run
1820  * a request on a given subset of engines in parallel to a request on a
1821  * specific engine. We enable this selection of engines within a virtual
1822  * engine by specifying bonding pairs, for any given master engine we will
1823  * only execute on one of the corresponding siblings within the virtual engine.
1824  *
1825  * To execute a request in parallel on the master engine and a sibling requires
1826  * coordination with a I915_EXEC_FENCE_SUBMIT.
1827  */
1828 struct i915_context_engines_bond {
1829         struct i915_user_extension base;
1830
1831         struct i915_engine_class_instance master;
1832
1833         __u16 virtual_index; /* index of virtual engine in ctx->engines[] */
1834         __u16 num_bonds;
1835
1836         __u64 flags; /* all undefined flags must be zero */
1837         __u64 mbz64[4]; /* reserved for future use; must be zero */
1838
1839         struct i915_engine_class_instance engines[0];
1840 } __attribute__((packed));
1841
1842 #define I915_DEFINE_CONTEXT_ENGINES_BOND(name__, N__) struct { \
1843         struct i915_user_extension base; \
1844         struct i915_engine_class_instance master; \
1845         __u16 virtual_index; \
1846         __u16 num_bonds; \
1847         __u64 flags; \
1848         __u64 mbz64[4]; \
1849         struct i915_engine_class_instance engines[N__]; \
1850 } __attribute__((packed)) name__
1851
1852 struct i915_context_param_engines {
1853         __u64 extensions; /* linked chain of extension blocks, 0 terminates */
1854 #define I915_CONTEXT_ENGINES_EXT_LOAD_BALANCE 0 /* see i915_context_engines_load_balance */
1855 #define I915_CONTEXT_ENGINES_EXT_BOND 1 /* see i915_context_engines_bond */
1856         struct i915_engine_class_instance engines[0];
1857 } __attribute__((packed));
1858
1859 #define I915_DEFINE_CONTEXT_PARAM_ENGINES(name__, N__) struct { \
1860         __u64 extensions; \
1861         struct i915_engine_class_instance engines[N__]; \
1862 } __attribute__((packed)) name__
1863
1864 struct drm_i915_gem_context_create_ext_setparam {
1865 #define I915_CONTEXT_CREATE_EXT_SETPARAM 0
1866         struct i915_user_extension base;
1867         struct drm_i915_gem_context_param param;
1868 };
1869
1870 struct drm_i915_gem_context_create_ext_clone {
1871 #define I915_CONTEXT_CREATE_EXT_CLONE 1
1872         struct i915_user_extension base;
1873         __u32 clone_id;
1874         __u32 flags;
1875 #define I915_CONTEXT_CLONE_ENGINES      (1u << 0)
1876 #define I915_CONTEXT_CLONE_FLAGS        (1u << 1)
1877 #define I915_CONTEXT_CLONE_SCHEDATTR    (1u << 2)
1878 #define I915_CONTEXT_CLONE_SSEU         (1u << 3)
1879 #define I915_CONTEXT_CLONE_TIMELINE     (1u << 4)
1880 #define I915_CONTEXT_CLONE_VM           (1u << 5)
1881 #define I915_CONTEXT_CLONE_UNKNOWN -(I915_CONTEXT_CLONE_VM << 1)
1882         __u64 rsvd;
1883 };
1884
1885 struct drm_i915_gem_context_destroy {
1886         __u32 ctx_id;
1887         __u32 pad;
1888 };
1889
1890 /*
1891  * DRM_I915_GEM_VM_CREATE -
1892  *
1893  * Create a new virtual memory address space (ppGTT) for use within a context
1894  * on the same file. Extensions can be provided to configure exactly how the
1895  * address space is setup upon creation.
1896  *
1897  * The id of new VM (bound to the fd) for use with I915_CONTEXT_PARAM_VM is
1898  * returned in the outparam @id.
1899  *
1900  * No flags are defined, with all bits reserved and must be zero.
1901  *
1902  * An extension chain maybe provided, starting with @extensions, and terminated
1903  * by the @next_extension being 0. Currently, no extensions are defined.
1904  *
1905  * DRM_I915_GEM_VM_DESTROY -
1906  *
1907  * Destroys a previously created VM id, specified in @id.
1908  *
1909  * No extensions or flags are allowed currently, and so must be zero.
1910  */
1911 struct drm_i915_gem_vm_control {
1912         __u64 extensions;
1913         __u32 flags;
1914         __u32 vm_id;
1915 };
1916
1917 struct drm_i915_reg_read {
1918         /*
1919          * Register offset.
1920          * For 64bit wide registers where the upper 32bits don't immediately
1921          * follow the lower 32bits, the offset of the lower 32bits must
1922          * be specified
1923          */
1924         __u64 offset;
1925 #define I915_REG_READ_8B_WA (1ul << 0)
1926
1927         __u64 val; /* Return value */
1928 };
1929
1930 /* Known registers:
1931  *
1932  * Render engine timestamp - 0x2358 + 64bit - gen7+
1933  * - Note this register returns an invalid value if using the default
1934  *   single instruction 8byte read, in order to workaround that pass
1935  *   flag I915_REG_READ_8B_WA in offset field.
1936  *
1937  */
1938
1939 struct drm_i915_reset_stats {
1940         __u32 ctx_id;
1941         __u32 flags;
1942
1943         /* All resets since boot/module reload, for all contexts */
1944         __u32 reset_count;
1945
1946         /* Number of batches lost when active in GPU, for this context */
1947         __u32 batch_active;
1948
1949         /* Number of batches lost pending for execution, for this context */
1950         __u32 batch_pending;
1951
1952         __u32 pad;
1953 };
1954
1955 struct drm_i915_gem_userptr {
1956         __u64 user_ptr;
1957         __u64 user_size;
1958         __u32 flags;
1959 #define I915_USERPTR_READ_ONLY 0x1
1960 #define I915_USERPTR_UNSYNCHRONIZED 0x80000000
1961         /**
1962          * Returned handle for the object.
1963          *
1964          * Object handles are nonzero.
1965          */
1966         __u32 handle;
1967 };
1968
1969 enum drm_i915_oa_format {
1970         I915_OA_FORMAT_A13 = 1,     /* HSW only */
1971         I915_OA_FORMAT_A29,         /* HSW only */
1972         I915_OA_FORMAT_A13_B8_C8,   /* HSW only */
1973         I915_OA_FORMAT_B4_C8,       /* HSW only */
1974         I915_OA_FORMAT_A45_B8_C8,   /* HSW only */
1975         I915_OA_FORMAT_B4_C8_A16,   /* HSW only */
1976         I915_OA_FORMAT_C4_B8,       /* HSW+ */
1977
1978         /* Gen8+ */
1979         I915_OA_FORMAT_A12,
1980         I915_OA_FORMAT_A12_B8_C8,
1981         I915_OA_FORMAT_A32u40_A4u32_B8_C8,
1982
1983         I915_OA_FORMAT_MAX          /* non-ABI */
1984 };
1985
1986 enum drm_i915_perf_property_id {
1987         /**
1988          * Open the stream for a specific context handle (as used with
1989          * execbuffer2). A stream opened for a specific context this way
1990          * won't typically require root privileges.
1991          *
1992          * This property is available in perf revision 1.
1993          */
1994         DRM_I915_PERF_PROP_CTX_HANDLE = 1,
1995
1996         /**
1997          * A value of 1 requests the inclusion of raw OA unit reports as
1998          * part of stream samples.
1999          *
2000          * This property is available in perf revision 1.
2001          */
2002         DRM_I915_PERF_PROP_SAMPLE_OA,
2003
2004         /**
2005          * The value specifies which set of OA unit metrics should be
2006          * be configured, defining the contents of any OA unit reports.
2007          *
2008          * This property is available in perf revision 1.
2009          */
2010         DRM_I915_PERF_PROP_OA_METRICS_SET,
2011
2012         /**
2013          * The value specifies the size and layout of OA unit reports.
2014          *
2015          * This property is available in perf revision 1.
2016          */
2017         DRM_I915_PERF_PROP_OA_FORMAT,
2018
2019         /**
2020          * Specifying this property implicitly requests periodic OA unit
2021          * sampling and (at least on Haswell) the sampling frequency is derived
2022          * from this exponent as follows:
2023          *
2024          *   80ns * 2^(period_exponent + 1)
2025          *
2026          * This property is available in perf revision 1.
2027          */
2028         DRM_I915_PERF_PROP_OA_EXPONENT,
2029
2030         /**
2031          * Specifying this property is only valid when specify a context to
2032          * filter with DRM_I915_PERF_PROP_CTX_HANDLE. Specifying this property
2033          * will hold preemption of the particular context we want to gather
2034          * performance data about. The execbuf2 submissions must include a
2035          * drm_i915_gem_execbuffer_ext_perf parameter for this to apply.
2036          *
2037          * This property is available in perf revision 3.
2038          */
2039         DRM_I915_PERF_PROP_HOLD_PREEMPTION,
2040
2041         DRM_I915_PERF_PROP_MAX /* non-ABI */
2042 };
2043
2044 struct drm_i915_perf_open_param {
2045         __u32 flags;
2046 #define I915_PERF_FLAG_FD_CLOEXEC       (1<<0)
2047 #define I915_PERF_FLAG_FD_NONBLOCK      (1<<1)
2048 #define I915_PERF_FLAG_DISABLED         (1<<2)
2049
2050         /** The number of u64 (id, value) pairs */
2051         __u32 num_properties;
2052
2053         /**
2054          * Pointer to array of u64 (id, value) pairs configuring the stream
2055          * to open.
2056          */
2057         __u64 properties_ptr;
2058 };
2059
2060 /**
2061  * Enable data capture for a stream that was either opened in a disabled state
2062  * via I915_PERF_FLAG_DISABLED or was later disabled via
2063  * I915_PERF_IOCTL_DISABLE.
2064  *
2065  * It is intended to be cheaper to disable and enable a stream than it may be
2066  * to close and re-open a stream with the same configuration.
2067  *
2068  * It's undefined whether any pending data for the stream will be lost.
2069  *
2070  * This ioctl is available in perf revision 1.
2071  */
2072 #define I915_PERF_IOCTL_ENABLE  _IO('i', 0x0)
2073
2074 /**
2075  * Disable data capture for a stream.
2076  *
2077  * It is an error to try and read a stream that is disabled.
2078  *
2079  * This ioctl is available in perf revision 1.
2080  */
2081 #define I915_PERF_IOCTL_DISABLE _IO('i', 0x1)
2082
2083 /**
2084  * Change metrics_set captured by a stream.
2085  *
2086  * If the stream is bound to a specific context, the configuration change
2087  * will performed inline with that context such that it takes effect before
2088  * the next execbuf submission.
2089  *
2090  * Returns the previously bound metrics set id, or a negative error code.
2091  *
2092  * This ioctl is available in perf revision 2.
2093  */
2094 #define I915_PERF_IOCTL_CONFIG  _IO('i', 0x2)
2095
2096 /**
2097  * Common to all i915 perf records
2098  */
2099 struct drm_i915_perf_record_header {
2100         __u32 type;
2101         __u16 pad;
2102         __u16 size;
2103 };
2104
2105 enum drm_i915_perf_record_type {
2106
2107         /**
2108          * Samples are the work horse record type whose contents are extensible
2109          * and defined when opening an i915 perf stream based on the given
2110          * properties.
2111          *
2112          * Boolean properties following the naming convention
2113          * DRM_I915_PERF_SAMPLE_xyz_PROP request the inclusion of 'xyz' data in
2114          * every sample.
2115          *
2116          * The order of these sample properties given by userspace has no
2117          * affect on the ordering of data within a sample. The order is
2118          * documented here.
2119          *
2120          * struct {
2121          *     struct drm_i915_perf_record_header header;
2122          *
2123          *     { u32 oa_report[]; } && DRM_I915_PERF_PROP_SAMPLE_OA
2124          * };
2125          */
2126         DRM_I915_PERF_RECORD_SAMPLE = 1,
2127
2128         /*
2129          * Indicates that one or more OA reports were not written by the
2130          * hardware. This can happen for example if an MI_REPORT_PERF_COUNT
2131          * command collides with periodic sampling - which would be more likely
2132          * at higher sampling frequencies.
2133          */
2134         DRM_I915_PERF_RECORD_OA_REPORT_LOST = 2,
2135
2136         /**
2137          * An error occurred that resulted in all pending OA reports being lost.
2138          */
2139         DRM_I915_PERF_RECORD_OA_BUFFER_LOST = 3,
2140
2141         DRM_I915_PERF_RECORD_MAX /* non-ABI */
2142 };
2143
2144 /**
2145  * Structure to upload perf dynamic configuration into the kernel.
2146  */
2147 struct drm_i915_perf_oa_config {
2148         /** String formatted like "%08x-%04x-%04x-%04x-%012x" */
2149         char uuid[36];
2150
2151         __u32 n_mux_regs;
2152         __u32 n_boolean_regs;
2153         __u32 n_flex_regs;
2154
2155         /*
2156          * These fields are pointers to tuples of u32 values (register address,
2157          * value). For example the expected length of the buffer pointed by
2158          * mux_regs_ptr is (2 * sizeof(u32) * n_mux_regs).
2159          */
2160         __u64 mux_regs_ptr;
2161         __u64 boolean_regs_ptr;
2162         __u64 flex_regs_ptr;
2163 };
2164
2165 struct drm_i915_query_item {
2166         __u64 query_id;
2167 #define DRM_I915_QUERY_TOPOLOGY_INFO    1
2168 #define DRM_I915_QUERY_ENGINE_INFO      2
2169 #define DRM_I915_QUERY_PERF_CONFIG      3
2170 #define DRM_I915_QUERY_MEMORY_REGIONS   4
2171 /* Must be kept compact -- no holes and well documented */
2172
2173         /*
2174          * When set to zero by userspace, this is filled with the size of the
2175          * data to be written at the data_ptr pointer. The kernel sets this
2176          * value to a negative value to signal an error on a particular query
2177          * item.
2178          */
2179         __s32 length;
2180
2181         /*
2182          * When query_id == DRM_I915_QUERY_TOPOLOGY_INFO, must be 0.
2183          *
2184          * When query_id == DRM_I915_QUERY_PERF_CONFIG, must be one of the
2185          * following :
2186          *         - DRM_I915_QUERY_PERF_CONFIG_LIST
2187          *         - DRM_I915_QUERY_PERF_CONFIG_DATA_FOR_UUID
2188          *         - DRM_I915_QUERY_PERF_CONFIG_FOR_UUID
2189          */
2190         __u32 flags;
2191 #define DRM_I915_QUERY_PERF_CONFIG_LIST          1
2192 #define DRM_I915_QUERY_PERF_CONFIG_DATA_FOR_UUID 2
2193 #define DRM_I915_QUERY_PERF_CONFIG_DATA_FOR_ID   3
2194
2195         /*
2196          * Data will be written at the location pointed by data_ptr when the
2197          * value of length matches the length of the data to be written by the
2198          * kernel.
2199          */
2200         __u64 data_ptr;
2201 };
2202
2203 struct drm_i915_query {
2204         __u32 num_items;
2205
2206         /*
2207          * Unused for now. Must be cleared to zero.
2208          */
2209         __u32 flags;
2210
2211         /*
2212          * This points to an array of num_items drm_i915_query_item structures.
2213          */
2214         __u64 items_ptr;
2215 };
2216
2217 /*
2218  * Data written by the kernel with query DRM_I915_QUERY_TOPOLOGY_INFO :
2219  *
2220  * data: contains the 3 pieces of information :
2221  *
2222  * - the slice mask with one bit per slice telling whether a slice is
2223  *   available. The availability of slice X can be queried with the following
2224  *   formula :
2225  *
2226  *           (data[X / 8] >> (X % 8)) & 1
2227  *
2228  * - the subslice mask for each slice with one bit per subslice telling
2229  *   whether a subslice is available. Gen12 has dual-subslices, which are
2230  *   similar to two gen11 subslices. For gen12, this array represents dual-
2231  *   subslices. The availability of subslice Y in slice X can be queried
2232  *   with the following formula :
2233  *
2234  *           (data[subslice_offset +
2235  *                 X * subslice_stride +
2236  *                 Y / 8] >> (Y % 8)) & 1
2237  *
2238  * - the EU mask for each subslice in each slice with one bit per EU telling
2239  *   whether an EU is available. The availability of EU Z in subslice Y in
2240  *   slice X can be queried with the following formula :
2241  *
2242  *           (data[eu_offset +
2243  *                 (X * max_subslices + Y) * eu_stride +
2244  *                 Z / 8] >> (Z % 8)) & 1
2245  */
2246 struct drm_i915_query_topology_info {
2247         /*
2248          * Unused for now. Must be cleared to zero.
2249          */
2250         __u16 flags;
2251
2252         __u16 max_slices;
2253         __u16 max_subslices;
2254         __u16 max_eus_per_subslice;
2255
2256         /*
2257          * Offset in data[] at which the subslice masks are stored.
2258          */
2259         __u16 subslice_offset;
2260
2261         /*
2262          * Stride at which each of the subslice masks for each slice are
2263          * stored.
2264          */
2265         __u16 subslice_stride;
2266
2267         /*
2268          * Offset in data[] at which the EU masks are stored.
2269          */
2270         __u16 eu_offset;
2271
2272         /*
2273          * Stride at which each of the EU masks for each subslice are stored.
2274          */
2275         __u16 eu_stride;
2276
2277         __u8 data[];
2278 };
2279
2280 /**
2281  * struct drm_i915_engine_info
2282  *
2283  * Describes one engine and it's capabilities as known to the driver.
2284  */
2285 struct drm_i915_engine_info {
2286         /** Engine class and instance. */
2287         struct i915_engine_class_instance engine;
2288
2289         /** Reserved field. */
2290         __u32 rsvd0;
2291
2292         /** Engine flags. */
2293         __u64 flags;
2294
2295         /** Capabilities of this engine. */
2296         __u64 capabilities;
2297 #define I915_VIDEO_CLASS_CAPABILITY_HEVC                (1 << 0)
2298 #define I915_VIDEO_AND_ENHANCE_CLASS_CAPABILITY_SFC     (1 << 1)
2299
2300         /** Reserved fields. */
2301         __u64 rsvd1[4];
2302 };
2303
2304 /**
2305  * struct drm_i915_query_engine_info
2306  *
2307  * Engine info query enumerates all engines known to the driver by filling in
2308  * an array of struct drm_i915_engine_info structures.
2309  */
2310 struct drm_i915_query_engine_info {
2311         /** Number of struct drm_i915_engine_info structs following. */
2312         __u32 num_engines;
2313
2314         /** MBZ */
2315         __u32 rsvd[3];
2316
2317         /** Marker for drm_i915_engine_info structures. */
2318         struct drm_i915_engine_info engines[];
2319 };
2320
2321 /*
2322  * Data written by the kernel with query DRM_I915_QUERY_PERF_CONFIG.
2323  */
2324 struct drm_i915_query_perf_config {
2325         union {
2326                 /*
2327                  * When query_item.flags == DRM_I915_QUERY_PERF_CONFIG_LIST, i915 sets
2328                  * this fields to the number of configurations available.
2329                  */
2330                 __u64 n_configs;
2331
2332                 /*
2333                  * When query_id == DRM_I915_QUERY_PERF_CONFIG_DATA_FOR_ID,
2334                  * i915 will use the value in this field as configuration
2335                  * identifier to decide what data to write into config_ptr.
2336                  */
2337                 __u64 config;
2338
2339                 /*
2340                  * When query_id == DRM_I915_QUERY_PERF_CONFIG_DATA_FOR_UUID,
2341                  * i915 will use the value in this field as configuration
2342                  * identifier to decide what data to write into config_ptr.
2343                  *
2344                  * String formatted like "%08x-%04x-%04x-%04x-%012x"
2345                  */
2346                 char uuid[36];
2347         };
2348
2349         /*
2350          * Unused for now. Must be cleared to zero.
2351          */
2352         __u32 flags;
2353
2354         /*
2355          * When query_item.flags == DRM_I915_QUERY_PERF_CONFIG_LIST, i915 will
2356          * write an array of __u64 of configuration identifiers.
2357          *
2358          * When query_item.flags == DRM_I915_QUERY_PERF_CONFIG_DATA, i915 will
2359          * write a struct drm_i915_perf_oa_config. If the following fields of
2360          * drm_i915_perf_oa_config are set not set to 0, i915 will write into
2361          * the associated pointers the values of submitted when the
2362          * configuration was created :
2363          *
2364          *         - n_mux_regs
2365          *         - n_boolean_regs
2366          *         - n_flex_regs
2367          */
2368         __u8 data[];
2369 };
2370
2371 enum drm_i915_gem_memory_class {
2372         I915_MEMORY_CLASS_SYSTEM = 0,
2373         I915_MEMORY_CLASS_DEVICE,
2374         I915_MEMORY_CLASS_STOLEN_SYSTEM,
2375         I915_MEMORY_CLASS_STOLEN_DEVICE,
2376 };
2377
2378 struct drm_i915_gem_memory_class_instance {
2379         __u16 memory_class; /* see enum drm_i915_gem_memory_class */
2380         __u16 memory_instance;
2381 };
2382
2383 /**
2384  * struct drm_i915_memory_region_info
2385  *
2386  * Describes one region as known to the driver.
2387  */
2388 struct drm_i915_memory_region_info {
2389         /** class:instance pair encoding */
2390         struct drm_i915_gem_memory_class_instance region;
2391
2392         /** MBZ */
2393         __u32 rsvd0;
2394
2395         /** MBZ */
2396         __u64 caps;
2397
2398         /** MBZ */
2399         __u64 flags;
2400
2401         /** Memory probed by the driver (-1 = unknown) */
2402         __u64 probed_size;
2403
2404         /** Estimate of memory remaining (-1 = unknown) */
2405         __u64 unallocated_size;
2406
2407         /** MBZ */
2408         __u64 rsvd1[8];
2409 };
2410
2411 /**
2412  * struct drm_i915_query_memory_regions
2413  *
2414  * Region info query enumerates all regions known to the driver by filling in
2415  * an array of struct drm_i915_memory_region_info structures.
2416  */
2417 struct drm_i915_query_memory_regions {
2418         /** Number of supported regions */
2419         __u32 num_regions;
2420
2421         /** MBZ */
2422         __u32 rsvd[3];
2423
2424         /* Info about each supported region */
2425         struct drm_i915_memory_region_info regions[];
2426 };
2427
2428 #if defined(__cplusplus)
2429 }
2430 #endif
2431
2432 #endif /* _UAPI_I915_DRM_H_ */