OSDN Git Service

modified: utilsrc/src/Admin/Makefile
[eos/others.git] / utilsrc / srcX86MAC64 / Admin / gdb-7.7.1 / sim / testsuite / sim / bfin / c_dsp32alu_minmin.s
1 //Original:/testcases/core/c_dsp32alu_minmin/c_dsp32alu_minmin.dsp
2 // Spec Reference: dsp32alu dregs = min / min ( dregs, dregs)
3 # mach: bfin
4
5 .include "testutils.inc"
6         start
7
8
9
10
11 imm32 r0, 0x25678911;
12 imm32 r1, 0x2389ab1d;
13 imm32 r2, 0x2a445345;
14 imm32 r3, 0x46657717;
15 imm32 r4, 0xd567e91b;
16 imm32 r5, 0x6789af1d;
17 imm32 r6, 0x74445d85;
18 imm32 r7, 0x8666a779;
19 R0 = MIN ( R0 , R0 ) (V);
20 R1 = MIN ( R0 , R1 ) (V);
21 R2 = MIN ( R0 , R2 ) (V);
22 R3 = MIN ( R0 , R3 ) (V);
23 R4 = MIN ( R0 , R4 ) (V);
24 R5 = MIN ( R0 , R5 ) (V);
25 R6 = MIN ( R0 , R6 ) (V);
26 R7 = MIN ( R0 , R7 ) (V);
27 CHECKREG r0, 0x25678911;
28 CHECKREG r1, 0x23898911;
29 CHECKREG r2, 0x25678911;
30 CHECKREG r3, 0x25678911;
31 CHECKREG r4, 0xD5678911;
32 CHECKREG r5, 0x25678911;
33 CHECKREG r6, 0x25678911;
34 CHECKREG r7, 0x86668911;
35
36 imm32 r0, 0x9567892b;
37 imm32 r1, 0xa789ab2d;
38 imm32 r2, 0xb4445525;
39 imm32 r3, 0xc6667727;
40 imm32 r4, 0xd8889929;
41 imm32 r5, 0xeaaabb2b;
42 imm32 r6, 0xfcccdd2d;
43 imm32 r7, 0x0eeeffff;
44 R0 = MIN ( R1 , R0 ) (V);
45 R1 = MIN ( R1 , R1 ) (V);
46 R2 = MIN ( R1 , R2 ) (V);
47 R3 = MIN ( R1 , R3 ) (V);
48 R4 = MIN ( R1 , R4 ) (V);
49 R5 = MIN ( R1 , R5 ) (V);
50 R6 = MIN ( R1 , R6 ) (V);
51 R7 = MIN ( R1 , R7 ) (V);
52 CHECKREG r0, 0x9567892B;
53 CHECKREG r1, 0xA789AB2D;
54 CHECKREG r2, 0xA789AB2D;
55 CHECKREG r3, 0xA789AB2D;
56 CHECKREG r4, 0xA7899929;
57 CHECKREG r5, 0xA789AB2D;
58 CHECKREG r6, 0xA789AB2D;
59 CHECKREG r7, 0xA789AB2D;
60
61 imm32 r0, 0x416789ab;
62 imm32 r1, 0x5289abcd;
63 imm32 r2, 0x43445555;
64 imm32 r3, 0xa466a777;
65 imm32 r4, 0x45678dab;
66 imm32 r5, 0xf689abcd;
67 imm32 r6, 0x47445555;
68 imm32 r7, 0x68667777;
69 R0 = MIN ( R2 , R0 ) (V);
70 R1 = MIN ( R2 , R1 ) (V);
71 R2 = MIN ( R2 , R2 ) (V);
72 R3 = MIN ( R2 , R3 ) (V);
73 R4 = MIN ( R2 , R4 ) (V);
74 R5 = MIN ( R2 , R5 ) (V);
75 R6 = MIN ( R2 , R6 ) (V);
76 R7 = MIN ( R2 , R7 ) (V);
77 CHECKREG r0, 0x416789AB;
78 CHECKREG r1, 0x4344ABCD;
79 CHECKREG r2, 0x43445555;
80 CHECKREG r3, 0xA466A777;
81 CHECKREG r4, 0x43448DAB;
82 CHECKREG r5, 0xF689ABCD;
83 CHECKREG r6, 0x43445555;
84 CHECKREG r7, 0x43445555;
85
86 imm32 r0, 0x9567892b;
87 imm32 r1, 0xa789ab2d;
88 imm32 r2, 0xb4445525;
89 imm32 r3, 0xc6667727;
90 imm32 r0, 0x9567892b;
91 imm32 r1, 0xa789ab2d;
92 imm32 r2, 0xb4445525;
93 imm32 r3, 0xc6667727;
94 R0 = MIN ( R3 , R0 ) (V);
95 R1 = MIN ( R3 , R1 ) (V);
96 R2 = MIN ( R3 , R2 ) (V);
97 R3 = MIN ( R3 , R3 ) (V);
98 R4 = MIN ( R3 , R4 ) (V);
99 R5 = MIN ( R3 , R5 ) (V);
100 R6 = MIN ( R3 , R6 ) (V);
101 R7 = MIN ( R3 , R7 ) (V);
102 CHECKREG r0, 0x9567892B;
103 CHECKREG r1, 0xA789AB2D;
104 CHECKREG r2, 0xB4445525;
105 CHECKREG r3, 0xC6667727;
106 CHECKREG r4, 0xC6668DAB;
107 CHECKREG r5, 0xC666ABCD;
108 CHECKREG r6, 0xC6665555;
109 CHECKREG r7, 0xC6665555;
110
111 imm32 r0, 0x5537891b;
112 imm32 r1, 0x6759ab2d;
113 imm32 r2, 0x74555535;
114 imm32 r3, 0x86665747;
115 imm32 r4, 0x98789565;
116 imm32 r5, 0xaa8abb5b;
117 imm32 r6, 0xcc9cdd85;
118 imm32 r7, 0xeeaeff9f;
119 R0 = MIN ( R4 , R0 ) (V);
120 R1 = MIN ( R4 , R1 ) (V);
121 R2 = MIN ( R4 , R2 ) (V);
122 R3 = MIN ( R4 , R3 ) (V);
123 R4 = MIN ( R4 , R4 ) (V);
124 R5 = MIN ( R4 , R5 ) (V);
125 R6 = MIN ( R4 , R6 ) (V);
126 R7 = MIN ( R4 , R7 ) (V);
127 CHECKREG r0, 0x9878891B;
128 CHECKREG r1, 0x98789565;
129 CHECKREG r2, 0x98789565;
130 CHECKREG r3, 0x86669565;
131 CHECKREG r4, 0x98789565;
132 CHECKREG r5, 0x98789565;
133 CHECKREG r6, 0x98789565;
134 CHECKREG r7, 0x98789565;
135
136 imm32 r0, 0x256b89ab;
137 imm32 r1, 0x64764bcd;
138 imm32 r2, 0x49736564;
139 imm32 r3, 0x61278394;
140 imm32 r4, 0x98876439;
141 imm32 r5, 0xaaaa0bbb;
142 imm32 r6, 0xcccc1ddd;
143 imm32 r7, 0x43346fff;
144 R0 = MIN ( R5 , R0 ) (V);
145 R1 = MIN ( R5 , R1 ) (V);
146 R2 = MIN ( R5 , R2 ) (V);
147 R3 = MIN ( R5 , R3 ) (V);
148 R4 = MIN ( R5 , R4 ) (V);
149 R5 = MIN ( R5 , R5 ) (V);
150 R6 = MIN ( R5 , R6 ) (V);
151 R7 = MIN ( R5 , R7 ) (V);
152 CHECKREG r0, 0xAAAA89AB;
153 CHECKREG r1, 0xAAAA0BBB;
154 CHECKREG r2, 0xAAAA0BBB;
155 CHECKREG r3, 0xAAAA8394;
156 CHECKREG r4, 0x98870BBB;
157 CHECKREG r5, 0xAAAA0BBB;
158 CHECKREG r6, 0xAAAA0BBB;
159 CHECKREG r7, 0xAAAA0BBB;
160
161 imm32 r0, 0x456739ab;
162 imm32 r1, 0x67694bcd;
163 imm32 r2, 0x03456755;
164 imm32 r3, 0x66666777;
165 imm32 r4, 0x12345699;
166 imm32 r5, 0x45678b6b;
167 imm32 r6, 0x043290d6;
168 imm32 r7, 0x1234567f;
169 R0 = MIN ( R6 , R0 ) (V);
170 R1 = MIN ( R6 , R1 ) (V);
171 R2 = MIN ( R6 , R2 ) (V);
172 R3 = MIN ( R6 , R3 ) (V);
173 R4 = MIN ( R6 , R4 ) (V);
174 R5 = MIN ( R6 , R5 ) (V);
175 R6 = MIN ( R6 , R6 ) (V);
176 R7 = MIN ( R6 , R7 ) (V);
177 CHECKREG r0, 0x043290D6;
178 CHECKREG r1, 0x043290D6;
179 CHECKREG r2, 0x034590D6;
180 CHECKREG r3, 0x043290D6;
181 CHECKREG r4, 0x043290D6;
182 CHECKREG r5, 0x04328B6B;
183 CHECKREG r6, 0x043290D6;
184 CHECKREG r7, 0x043290D6;
185
186 imm32 r0, 0x976789ab;
187 imm32 r1, 0x6779abcd;
188 imm32 r2, 0x8345a755;
189 imm32 r3, 0x5678b007;
190 imm32 r4, 0x789ab799;
191 imm32 r5, 0xaaaa0bbb;
192 imm32 r6, 0x89ab1d7d;
193 imm32 r7, 0xabcd2ff7;
194 R0 = MIN ( R7 , R0 ) (V);
195 R1 = MIN ( R7 , R1 ) (V);
196 R2 = MIN ( R7 , R2 ) (V);
197 R3 = MIN ( R7 , R3 ) (V);
198 R4 = MIN ( R7 , R4 ) (V);
199 R5 = MIN ( R7 , R5 ) (V);
200 R6 = MIN ( R7 , R6 ) (V);
201 R7 = MIN ( R7 , R7 ) (V);
202 CHECKREG r0, 0x976789AB;
203 CHECKREG r1, 0xABCDABCD;
204 CHECKREG r2, 0x8345A755;
205 CHECKREG r3, 0xABCDB007;
206 CHECKREG r4, 0xABCDB799;
207 CHECKREG r5, 0xAAAA0BBB;
208 CHECKREG r6, 0x89AB1D7D;
209 CHECKREG r7, 0xABCD2FF7;
210 imm32 r0, 0x456739ab;
211 imm32 r1, 0x67694bcd;
212 imm32 r2, 0x03456755;
213 imm32 r3, 0x66666777;
214 imm32 r4, 0x12345699;
215 imm32 r5, 0x45678b6b;
216 imm32 r6, 0x043290d6;
217 imm32 r7, 0x1234567f;
218 R4 = MIN ( R4 , R7 ) (V);
219 R5 = MIN ( R5 , R5 ) (V);
220 R2 = MIN ( R6 , R3 ) (V);
221 R6 = MIN ( R0 , R4 ) (V);
222 R0 = MIN ( R1 , R6 ) (V);
223 R2 = MIN ( R2 , R1 ) (V);
224 R1 = MIN ( R3 , R0 ) (V);
225 R7 = MIN ( R7 , R4 ) (V);
226 CHECKREG r0, 0x123439AB;
227 CHECKREG r1, 0x123439AB;
228 CHECKREG r2, 0x043290D6;
229 CHECKREG r3, 0x66666777;
230 CHECKREG r4, 0x1234567F;
231 CHECKREG r5, 0x45678B6B;
232 CHECKREG r6, 0x123439AB;
233 CHECKREG r7, 0x1234567F;
234
235 imm32 r0, 0xa76789ab;
236 imm32 r1, 0x6779abcd;
237 imm32 r2, 0xb3456755;
238 imm32 r3, 0x5678d007;
239 imm32 r4, 0x789ab799;
240 imm32 r5, 0xaaaa0bbb;
241 imm32 r6, 0x89ab1d7d;
242 imm32 r7, 0xabcd2ff7;
243 R3 = MIN ( R4 , R0 ) (V);
244 R5 = MIN ( R5 , R1 ) (V);
245 R2 = MIN ( R2 , R2 ) (V);
246 R7 = MIN ( R7 , R3 ) (V);
247 R4 = MIN ( R3 , R4 ) (V);
248 R0 = MIN ( R1 , R5 ) (V);
249 R1 = MIN ( R0 , R6 ) (V);
250 R6 = MIN ( R6 , R7 ) (V);
251 CHECKREG r0, 0xAAAAABCD;
252 CHECKREG r1, 0x89ABABCD;
253 CHECKREG r2, 0xB3456755;
254 CHECKREG r3, 0xA76789AB;
255 CHECKREG r4, 0xA76789AB;
256 CHECKREG r5, 0xAAAAABCD;
257 CHECKREG r6, 0x89AB89AB;
258 CHECKREG r7, 0xA76789AB;
259
260
261 pass