OSDN Git Service

[Schematic] Add some symbols, 1st page of 2nd generation pre-amp.
authorK.Ohta <whatisthis.sowhat@gmail.com>
Sun, 15 Dec 2013 03:34:03 +0000 (12:34 +0900)
committerK.Ohta <whatisthis.sowhat@gmail.com>
Sun, 15 Dec 2013 03:34:03 +0000 (12:34 +0900)
gSCH/OpenI2CRadio-v2.00-PreAmp-p1.png [new file with mode: 0644]
gSCH/OpenI2CRadio-v2.00-PreAmp-p1.sch [new file with mode: 0644]
gSCH/libs/74power-2.sym [new file with mode: 0644]
gSCH/libs/74power-3.sym [new file with mode: 0644]
gSCH/libs/74power-4.sym [new file with mode: 0644]
gSCH/libs/transformer-2_2.sym [new file with mode: 0644]

diff --git a/gSCH/OpenI2CRadio-v2.00-PreAmp-p1.png b/gSCH/OpenI2CRadio-v2.00-PreAmp-p1.png
new file mode 100644 (file)
index 0000000..c52478f
Binary files /dev/null and b/gSCH/OpenI2CRadio-v2.00-PreAmp-p1.png differ
diff --git a/gSCH/OpenI2CRadio-v2.00-PreAmp-p1.sch b/gSCH/OpenI2CRadio-v2.00-PreAmp-p1.sch
new file mode 100644 (file)
index 0000000..5b6ef3c
--- /dev/null
@@ -0,0 +1,360 @@
+v 20130925 2
+C 40000 40000 0 0 0 title-B.sym
+T 50000 40700 9 10 1 0 0 0 1
+2nd Generation RF Preamp - power supply.
+T 49900 40400 9 10 1 0 0 0 1
+OpenI2CRadio-v2.00-PreAmp-p1.sch
+T 51000 40100 9 10 1 0 0 0 1
+1
+T 51400 40100 9 10 1 0 0 0 1
+4
+T 53700 40400 9 10 1 0 0 0 1
+1.00
+T 54100 40100 9 10 1 0 0 0 2
+Kyuma Ohta
+<whatisthis.sowhat@gmail.com>
+G 55500 40707 1400 493 0 0 0
+/home/whatisthis/MPLABXProjects/OPENI2CRADIO_6955.X/gSCH/libs/by-sa.png
+C 40600 50000 1 0 0 generic-power.sym
+{
+T 40800 50250 5 10 1 1 0 3 1
+net=Vcc:2
+}
+C 43400 48400 1 90 0 transformer-1.sym
+{
+T 42600 50700 5 10 1 1 180 0 1
+refdes=T2001
+T 42100 48700 5 10 0 0 90 0 1
+device=transformer
+T 42100 50400 5 10 1 1 0 0 1
+model=NCC1206F222GTRF
+T 42300 50200 5 10 1 1 0 0 1
+comment=50vDC, 0.2A
+}
+C 41800 49000 1 90 0 capacitor-1.sym
+{
+T 41100 49200 5 10 0 0 90 0 1
+device=CAPACITOR
+T 41800 50500 5 10 1 1 180 0 1
+refdes=C2001
+T 40900 49200 5 10 0 0 90 0 1
+symversion=0.1
+T 41400 50100 5 10 1 1 0 0 1
+value=0.1u
+}
+C 45200 48700 1 90 0 capacitor-1.sym
+{
+T 44500 48900 5 10 0 0 90 0 1
+device=CAPACITOR
+T 45200 50500 5 10 1 1 180 0 1
+refdes=C2002
+T 44300 48900 5 10 0 0 90 0 1
+symversion=0.1
+T 44800 50100 5 10 1 1 0 0 1
+value=4.7u
+}
+C 45900 48700 1 90 0 capacitor-1.sym
+{
+T 45200 48900 5 10 0 0 90 0 1
+device=CAPACITOR
+T 46000 50500 5 10 1 1 180 0 1
+refdes=C2003
+T 45000 48900 5 10 0 0 90 0 1
+symversion=0.1
+T 45600 50100 5 10 1 1 0 0 1
+value=0.1u
+}
+C 54600 47800 1 90 0 capacitor-1.sym
+{
+T 53900 48000 5 10 0 0 90 0 1
+device=CAPACITOR
+T 54400 49200 5 10 1 1 180 0 1
+refdes=C2005
+T 53700 48000 5 10 0 0 90 0 1
+symversion=0.1
+T 54000 48900 5 10 1 1 0 0 1
+value=0.1u
+}
+C 42200 47800 1 0 0 gnd-2.sym
+C 43200 47800 1 0 0 gnd-1.sym
+C 43800 49800 1 0 0 fuse-2.sym
+{
+T 44000 50350 5 10 0 0 0 0 1
+device=FUSE
+T 44100 50300 5 10 1 1 0 0 1
+refdes=F2001
+T 44000 50550 5 10 0 0 0 0 1
+symversion=0.1
+T 44100 50100 5 10 1 1 0 0 1
+value=0.05A
+}
+C 42200 42300 1 0 0 74139-1.sym
+{
+T 42500 45250 5 10 1 1 0 0 1
+device=74HC139
+T 43900 45100 5 10 1 1 0 6 1
+refdes=U2001
+T 42500 45450 5 10 0 1 0 0 1
+footprint=DIP16
+}
+C 45000 42600 1 0 0 7407-1.sym
+{
+T 45200 43500 5 10 1 1 0 0 1
+device=74HC07
+T 45200 43700 5 10 1 1 0 0 1
+refdes=U2002
+T 45600 45300 5 10 0 0 0 0 1
+footprint=DIP14
+T 45000 42600 5 10 0 1 0 0 1
+slot=2
+}
+C 45000 41200 1 0 0 7407-1.sym
+{
+T 45200 42100 5 10 1 1 0 0 1
+device=74HC07
+T 45200 42300 5 10 1 1 0 0 1
+refdes=U2002
+T 45600 43900 5 10 0 0 0 0 1
+footprint=DIP14
+T 45000 41200 5 10 0 1 0 0 1
+slot=3
+}
+C 52400 44100 1 0 0 7407-1.sym
+{
+T 52600 45000 5 10 1 1 0 0 1
+device=74HC07
+T 52600 45200 5 10 1 1 0 0 1
+refdes=U2002
+T 53000 46800 5 10 0 0 0 0 1
+footprint=DIP14
+T 52400 44100 5 10 0 1 0 0 1
+slot=5
+}
+C 52400 45400 1 0 0 7407-1.sym
+{
+T 52600 46300 5 10 1 1 0 0 1
+device=74HC07
+T 52600 46500 5 10 1 1 0 0 1
+refdes=U2002
+T 53000 48100 5 10 0 0 0 0 1
+footprint=DIP14
+T 52400 45400 5 10 0 1 0 0 1
+slot=4
+}
+C 52400 42800 1 0 0 7407-1.sym
+{
+T 52600 43700 5 10 1 1 0 0 1
+device=74HC07
+T 52600 43900 5 10 1 1 0 0 1
+refdes=U2002
+T 53000 45500 5 10 0 0 0 0 1
+footprint=DIP14
+T 52400 42800 5 10 0 1 0 0 1
+slot=6
+}
+C 45000 43900 1 0 0 7407-1.sym
+{
+T 45200 44800 5 10 1 1 0 0 1
+device=74HC07
+T 45200 45000 5 10 1 1 0 0 1
+refdes=U2002
+T 45600 46600 5 10 0 0 0 0 1
+footprint=DIP14
+T 45000 43900 5 10 0 1 0 0 1
+slot=1
+}
+C 54800 47600 1 0 0 74power-1.sym
+{
+T 55100 48500 5 10 1 1 0 0 1
+refdes=U2002
+T 55000 49050 5 10 0 0 0 0 1
+footprint=DIP14
+T 55300 48200 5 10 1 1 0 0 1
+device=74HC07
+}
+N 44200 44400 45000 44400 4
+N 44200 44100 45000 44100 4
+N 45000 44100 45000 43100 4
+N 44200 43800 44600 43800 4
+N 45000 41700 44600 41700 4
+N 44600 41700 44600 43800 4
+N 52400 45900 52400 42500 4
+C 41600 45000 1 90 0 resistor-1.sym
+{
+T 41200 45300 5 10 0 0 90 0 1
+device=RESISTOR
+T 41400 45700 5 10 1 1 180 0 1
+refdes=R2001
+T 41400 45500 5 10 1 1 180 0 1
+value=10K
+}
+C 49900 46000 1 0 0 output-1.sym
+{
+T 50000 46300 5 10 0 0 0 0 1
+device=OUTPUT
+T 50800 46100 5 10 1 1 0 0 1
+net=VCC_FM
+}
+C 50000 48000 1 0 0 output-1.sym
+{
+T 50100 48300 5 10 0 0 0 0 1
+device=OUTPUT
+T 50900 48100 5 10 1 1 0 0 1
+net=VCC_SW
+}
+C 50000 49800 1 0 0 output-1.sym
+{
+T 50100 50100 5 10 0 0 0 0 1
+device=OUTPUT
+T 50800 49800 5 10 1 1 0 0 1
+net=VCC_MWLW
+}
+C 40700 44300 1 0 0 input-1.sym
+{
+T 40700 44600 5 10 0 0 0 0 1
+device=INPUT
+T 40000 44300 5 10 1 1 0 0 1
+net=RFSEL2
+}
+C 40700 44000 1 0 0 input-1.sym
+{
+T 40700 44300 5 10 0 0 0 0 1
+device=INPUT
+T 40000 44000 5 10 1 1 0 0 1
+net=RFSEL1
+}
+N 41500 44400 42200 44400 4
+N 42200 44100 41500 44100 4
+C 41900 43600 1 0 0 gnd-1.sym
+C 41900 42300 1 0 0 gnd-1.sym
+C 52300 42200 1 0 0 gnd-1.sym
+N 42200 43100 42000 43100 4
+N 42000 43100 42000 42600 4
+N 42200 42800 42000 42800 4
+N 42200 44700 42000 44700 4
+N 42000 44700 42000 43900 4
+N 41500 45000 41500 43400 4
+N 41500 43400 42200 43400 4
+N 44700 49900 48666 49900 4
+N 43800 49900 43300 49900 4
+N 42300 49900 40800 49900 4
+N 40800 49900 40800 50000 4
+N 42300 48400 42300 48100 4
+C 48700 49400 1 270 1 DMG3415U.sym
+{
+T 49210 49999 5 10 0 0 90 2 1
+device=PMOS_TRANSISTOR
+T 49301 50310 5 10 1 1 180 2 1
+refdes=Q2001
+T 48700 50100 5 10 1 1 0 0 1
+model=DMG3415U
+}
+C 48600 47600 1 270 1 DMG3415U.sym
+{
+T 49110 48199 5 10 0 0 90 2 1
+device=PMOS_TRANSISTOR
+T 49201 48510 5 10 1 1 180 2 1
+refdes=Q2002
+T 48600 48300 5 10 1 1 0 0 1
+model=DMG3415U
+}
+C 48600 45600 1 270 1 DMG3415U.sym
+{
+T 49110 46199 5 10 0 0 90 2 1
+device=PMOS_TRANSISTOR
+T 49201 46510 5 10 1 1 180 2 1
+refdes=Q2003
+T 48600 46200 5 10 1 1 0 0 1
+model=DMG3415U
+}
+C 48400 49000 1 90 0 resistor-1.sym
+{
+T 48000 49300 5 10 0 0 90 0 1
+device=RESISTOR
+T 48100 49800 5 10 1 1 180 0 1
+refdes=R2002
+T 47800 49400 5 10 1 1 0 0 1
+value=15K
+}
+N 48666 49900 48666 49899 4
+N 47500 49900 47500 48099 4
+N 47500 48099 48566 48099 4
+N 47500 48100 47500 46100 4
+N 47500 46100 48566 46100 4
+N 48566 46100 48566 46099 4
+N 48910 49399 48910 49000 4
+N 46100 49000 48910 49000 4
+N 46100 49000 46100 44400 4
+N 48810 47599 48800 47100 4
+N 46500 47100 48800 47100 4
+N 46500 43100 46500 47100 4
+N 46500 43100 46100 43100 4
+N 48810 45599 48810 45200 4
+N 48810 45200 48200 45200 4
+N 48200 45200 48200 41700 4
+N 48200 41700 46100 41700 4
+N 45000 49900 45000 49600 4
+N 45700 49900 45700 49600 4
+N 43300 48100 45700 48100 4
+N 41600 49000 41600 48200 4
+N 41600 48200 42300 48200 4
+N 43300 48100 43300 48400 4
+N 45000 48700 45000 48100 4
+N 45700 48700 45700 48100 4
+C 48400 47100 1 90 0 resistor-1.sym
+{
+T 48000 47400 5 10 0 0 90 0 1
+device=RESISTOR
+T 48100 47900 5 10 1 1 180 0 1
+refdes=R2003
+T 47800 47500 5 10 1 1 0 0 1
+value=15K
+}
+C 48300 45200 1 90 0 resistor-1.sym
+{
+T 47900 45500 5 10 0 0 90 0 1
+device=RESISTOR
+T 48000 46000 5 10 1 1 180 0 1
+refdes=R2004
+T 47700 45600 5 10 1 1 0 0 1
+value=15K
+}
+N 46500 49900 46500 47500 4
+N 46500 47500 41500 47500 4
+N 41500 47500 41500 45900 4
+C 52800 47600 1 0 0 74power-2.sym
+{
+T 53100 48500 5 10 1 1 0 0 1
+refdes=U2001
+T 53000 49050 5 10 0 0 0 0 1
+footprint=DIP16
+T 53300 48200 5 10 1 1 0 0 1
+device=74HC139
+}
+C 52500 47800 1 90 0 capacitor-1.sym
+{
+T 51800 48000 5 10 0 0 90 0 1
+device=CAPACITOR
+T 52400 49200 5 10 1 1 180 0 1
+refdes=C2004
+T 51600 48000 5 10 0 0 90 0 1
+symversion=0.1
+T 52100 48900 5 10 1 1 0 0 1
+value=0.1u
+}
+N 55000 48700 47500 48700 4
+N 52300 47800 52300 47500 4
+N 52300 47500 53000 47500 4
+N 54400 47800 54400 47500 4
+N 54400 47500 55000 47500 4
+N 50000 48100 49410 48100 4
+N 49410 48100 49410 48099 4
+N 50000 49900 49510 49900 4
+N 49510 49900 49510 49899 4
+N 49900 46100 49410 46100 4
+N 49410 46100 49410 46099 4
+N 48300 48099 48300 48000 4
+C 52900 47100 1 0 0 gnd-1.sym
+C 54900 47100 1 0 0 gnd-1.sym
+N 53000 47500 53000 47400 4
+N 55000 47500 55000 47400 4
diff --git a/gSCH/libs/74power-2.sym b/gSCH/libs/74power-2.sym
new file mode 100644 (file)
index 0000000..ac0cd9b
--- /dev/null
@@ -0,0 +1,39 @@
+v 20080127 1
+L 0 200 0 800 3 0 0 0 -1 -1
+L 0 800 400 800 3 0 0 0 -1 -1
+T 200 1300 5 10 0 0 0 0 1
+numslots=0
+L 0 200 400 200 3 0 0 0 -1 -1
+P 200 200 200 -100 1 0 1
+{
+T 180 150 5 8 1 1 180 0 1
+pinnumber=8
+T 400 150 5 8 0 1 0 8 1
+pinseq=1
+T 40 240 9 8 1 1 0 0 1
+pinlabel=GND
+T 450 100 5 8 0 1 0 0 1
+pintype=pwr
+}
+P 200 800 200 1100 1 0 1
+{
+T 180 850 5 8 1 1 0 6 1
+pinnumber=16
+T 400 950 5 8 0 1 0 8 1
+pinseq=2
+T 60 750 9 8 1 1 180 6 1
+pinlabel=Vcc
+T 450 900 5 8 0 1 0 2 1
+pintype=pwr
+}
+T 300 900 8 10 1 1 0 0 1
+refdes=U?
+T 200 1450 5 10 0 0 0 0 1
+footprint=DIP16
+T 200 1650 5 10 0 0 0 0 1
+description=power symbol for gates with vcc on 16 and gnd on 8
+L 400 200 400 800 3 0 0 0 -1 -1
+T 500 600 8 10 1 1 0 0 1
+device=74??
+T 300 700 8 10 0 1 0 0 1
+author=Karel 'Clock' Kulhavy, http://ronja.twibright.com
diff --git a/gSCH/libs/74power-3.sym b/gSCH/libs/74power-3.sym
new file mode 100644 (file)
index 0000000..0719cfa
--- /dev/null
@@ -0,0 +1,39 @@
+v 20080127 1
+L 0 200 0 800 3 0 0 0 -1 -1
+L 0 800 400 800 3 0 0 0 -1 -1
+T 200 1300 8 10 0 0 0 0 1
+numslots=0
+L 0 200 400 200 3 0 0 0 -1 -1
+P 200 200 200 -100 1 0 1
+{
+T 180 150 5 8 1 1 180 0 1
+pinnumber=10
+T 400 150 5 8 0 1 0 8 1
+pinseq=1
+T 40 240 9 8 1 1 0 0 1
+pinlabel=GND
+T 450 100 5 8 0 1 0 0 1
+pintype=pwr
+}
+P 200 800 200 1100 1 0 1
+{
+T 180 850 5 8 1 1 0 6 1
+pinnumber=5
+T 400 950 5 8 0 1 0 8 1
+pinseq=2
+T 60 750 9 8 1 1 180 6 1
+pinlabel=Vcc
+T 450 900 5 8 0 1 0 2 1
+pintype=pwr
+}
+T 300 900 8 10 1 1 0 0 1
+refdes=U?
+T 200 1450 8 10 0 0 0 0 1
+footprint=DIP14
+T 200 1650 8 10 0 0 0 0 1
+description=power symbol for gates with vcc on 14 and gnd on 7
+L 400 200 400 800 3 0 0 0 -1 -1
+T 500 600 8 10 1 1 0 0 1
+device=74??
+T 0 1300 8 10 0 1 0 0 1
+author=Karel 'Clock' Kulhavy, http://ronja.twibright.com
diff --git a/gSCH/libs/74power-4.sym b/gSCH/libs/74power-4.sym
new file mode 100644 (file)
index 0000000..3be97d8
--- /dev/null
@@ -0,0 +1,43 @@
+v 20100214 2
+L 100 300 100 900 3 0 0 0 -1 -1
+L 100 900 500 900 3 0 0 0 -1 -1
+L 100 300 500 300 3 0 0 0 -1 -1
+P 300 300 300 0 1 0 1
+{
+T 200 200 5 8 1 1 180 0 1
+pinnumber=10
+T 0 200 5 8 0 1 0 8 1
+pinseq=1
+T 140 340 9 8 1 1 0 0 1
+pinlabel=GND
+T 0 200 5 8 0 1 180 0 1
+pintype=pwr
+}
+P 300 900 300 1200 1 0 1
+{
+T 200 1000 5 8 1 1 0 6 1
+pinnumber=20
+T 0 1100 5 8 0 1 0 8 1
+pinseq=2
+T 160 850 9 8 1 1 180 6 1
+pinlabel=Vcc
+T 0 1100 5 8 0 1 0 8 1
+pintype=pwr
+}
+L 500 300 500 900 3 0 0 0 -1 -1
+T 400 1000 8 10 1 1 0 0 1
+refdes=U?
+T 400 200 8 10 1 1 180 6 1
+device=74?
+T 304 1604 5 8 0 0 0 0 1
+numslots=0
+T 304 1804 5 8 0 0 0 0 1
+footprint=SO20W
+T 299 1999 5 8 0 0 0 0 1
+dist-license=GPL
+T 299 2199 5 8 0 0 0 0 1
+use-license=unlimited
+T 299 1399 5 8 0 0 0 0 1
+author=Stefan Tauner
+T 299 2399 5 8 0 0 0 0 1
+description=power symbol for 74xx gates with vcc on 20 and gnd on 10
diff --git a/gSCH/libs/transformer-2_2.sym b/gSCH/libs/transformer-2_2.sym
new file mode 100644 (file)
index 0000000..712591e
--- /dev/null
@@ -0,0 +1,104 @@
+v 20130925 2
+T 0 2400 8 10 1 1 0 0 1
+refdes=T?
+A 500 2000 98 270 180 3 0 0 0 -1 -1
+A 500 1800 98 270 180 3 0 0 0 -1 -1
+A 500 1600 98 270 180 3 0 0 0 -1 -1
+A 500 1400 100 270 180 3 0 0 0 -1 -1
+A 1000 1200 98 90 180 3 0 0 0 -1 -1
+A 500 1200 98 270 180 3 0 0 0 -1 -1
+A 500 1000 98 270 180 3 0 0 0 -1 -1
+A 1000 1000 98 90 180 3 0 0 0 -1 -1
+A 1000 800 98 90 180 3 0 0 0 -1 -1
+A 1000 600 98 90 180 3 0 0 0 -1 -1
+A 1000 400 98 90 180 3 0 0 0 -1 -1
+A 1000 200 98 90 180 3 0 0 0 -1 -1
+L 500 2100 200 2100 3 0 0 0 -1 -1
+L 500 900 200 900 3 0 0 0 -1 -1
+L 1000 1300 1300 1300 3 0 0 0 -1 -1
+L 1000 100 1300 100 3 0 0 0 -1 -1
+L 700 2700 700 0 3 0 0 0 -1 -1
+L 800 2700 800 0 3 0 0 0 -1 -1
+P 200 2100 0 2100 1 0 1
+{
+T 200 1900 5 10 1 1 0 0 1
+pinnumber=1
+T 300 2200 5 10 0 0 0 0 1
+pinseq=1
+T 200 1900 5 10 0 1 0 0 1
+pinlabel=1
+T 200 1900 5 10 0 1 0 0 1
+pintype=pas
+}
+P 200 900 0 900 1 0 1
+{
+T 200 1000 5 10 1 1 0 0 1
+pinnumber=2
+T 200 800 5 10 0 0 0 0 1
+pinseq=2
+T 200 1000 5 10 0 1 0 0 1
+pinlabel=2
+T 200 1000 5 10 0 1 0 0 1
+pintype=pas
+}
+P 1300 1300 1500 1300 1 0 1
+{
+T 1300 1100 5 10 1 1 0 0 1
+pinnumber=5
+T 1300 1400 5 10 0 0 0 0 1
+pinseq=5
+T 1300 1100 5 10 0 1 0 0 1
+pinlabel=5
+T 1300 1100 5 10 0 1 0 0 1
+pintype=pas
+}
+P 1300 100 1500 100 1 0 1
+{
+T 1300 200 5 10 1 1 0 0 1
+pinnumber=6
+T 1400 0 5 10 0 0 0 0 1
+pinseq=6
+T 1300 200 5 10 0 1 0 0 1
+pinlabel=6
+T 1300 200 5 10 0 1 0 0 1
+pintype=pas
+}
+T 0 1600 8 10 0 0 0 0 1
+device=TRANSFORMER
+A 1000 2900 98 90 180 3 0 0 0 -1 -1
+A 1000 2700 98 90 180 3 0 0 0 -1 -1
+A 1000 2500 100 90 180 3 0 0 0 -1 -1
+A 1000 2300 98 90 180 3 0 0 0 -1 -1
+A 1000 2100 98 90 180 3 0 0 0 -1 -1
+A 1000 1900 98 90 180 3 0 0 0 -1 -1
+L 1000 3000 1300 3000 3 0 0 0 -1 -1
+L 1000 1800 1300 1800 3 0 0 0 -1 -1
+P 1300 3000 1500 3000 1 0 1
+{
+T 1300 3100 5 10 0 0 0 0 1
+pinseq=3
+T 1300 2800 5 10 0 1 0 0 1
+pinlabel=3
+T 1300 2800 5 10 0 1 0 0 1
+pintype=pas
+T 1300 2800 5 10 1 1 0 0 1
+pinnumber=3
+}
+P 1300 1800 1500 1800 1 0 1
+{
+T 1400 1700 5 10 0 0 0 0 1
+pinseq=4
+T 1300 1900 5 10 0 1 0 0 1
+pinlabel=4
+T 1300 1900 5 10 0 1 0 0 1
+pintype=pas
+T 1300 1900 5 10 1 1 0 0 1
+pinnumber=4
+}
+T 300 7000 5 10 0 0 0 0 1
+author=Kyuma Ohta <whatisthis.sowhat@gmail.com>
+T 300 7400 5 10 0 0 0 0 1
+description=1input and 2outputs transformer, modify from transformer-2.sym.
+V 1300 1400 100 3 0 0 0 -1 -1 0 -1 -1 -1 -1 -1
+V 1300 3100 100 3 0 0 0 -1 -1 0 -1 -1 -1 -1 -1
+V 200 2200 100 3 0 0 0 -1 -1 0 -1 -1 -1 -1 -1