OSDN Git Service

40f18a4e6c0de9ed7ef4e54021f37a1cfbfcb708
[sagit-ice-cold/kernel_xiaomi_msm8998.git] / arch / x86 / include / asm / msr-index.h
1 #ifndef _ASM_X86_MSR_INDEX_H
2 #define _ASM_X86_MSR_INDEX_H
3
4 #include <linux/bits.h>
5
6 /* CPU model specific register (MSR) numbers */
7
8 /* x86-64 specific MSRs */
9 #define MSR_EFER                0xc0000080 /* extended feature register */
10 #define MSR_STAR                0xc0000081 /* legacy mode SYSCALL target */
11 #define MSR_LSTAR               0xc0000082 /* long mode SYSCALL target */
12 #define MSR_CSTAR               0xc0000083 /* compat mode SYSCALL target */
13 #define MSR_SYSCALL_MASK        0xc0000084 /* EFLAGS mask for syscall */
14 #define MSR_FS_BASE             0xc0000100 /* 64bit FS base */
15 #define MSR_GS_BASE             0xc0000101 /* 64bit GS base */
16 #define MSR_KERNEL_GS_BASE      0xc0000102 /* SwapGS GS shadow */
17 #define MSR_TSC_AUX             0xc0000103 /* Auxiliary TSC */
18
19 /* EFER bits: */
20 #define _EFER_SCE               0  /* SYSCALL/SYSRET */
21 #define _EFER_LME               8  /* Long mode enable */
22 #define _EFER_LMA               10 /* Long mode active (read-only) */
23 #define _EFER_NX                11 /* No execute enable */
24 #define _EFER_SVME              12 /* Enable virtualization */
25 #define _EFER_LMSLE             13 /* Long Mode Segment Limit Enable */
26 #define _EFER_FFXSR             14 /* Enable Fast FXSAVE/FXRSTOR */
27
28 #define EFER_SCE                (1<<_EFER_SCE)
29 #define EFER_LME                (1<<_EFER_LME)
30 #define EFER_LMA                (1<<_EFER_LMA)
31 #define EFER_NX                 (1<<_EFER_NX)
32 #define EFER_SVME               (1<<_EFER_SVME)
33 #define EFER_LMSLE              (1<<_EFER_LMSLE)
34 #define EFER_FFXSR              (1<<_EFER_FFXSR)
35
36 /* Intel MSRs. Some also available on other CPUs */
37 #define MSR_IA32_SPEC_CTRL              0x00000048 /* Speculation Control */
38 #define SPEC_CTRL_IBRS                  BIT(0)     /* Indirect Branch Restricted Speculation */
39 #define SPEC_CTRL_STIBP_SHIFT           1          /* Single Thread Indirect Branch Predictor (STIBP) bit */
40 #define SPEC_CTRL_STIBP                 BIT(SPEC_CTRL_STIBP_SHIFT)      /* STIBP mask */
41 #define SPEC_CTRL_SSBD_SHIFT            2          /* Speculative Store Bypass Disable bit */
42 #define SPEC_CTRL_SSBD                  BIT(SPEC_CTRL_SSBD_SHIFT)       /* Speculative Store Bypass Disable */
43
44 #define MSR_IA32_PRED_CMD               0x00000049 /* Prediction Command */
45 #define PRED_CMD_IBPB                   BIT(0)     /* Indirect Branch Prediction Barrier */
46
47 #define MSR_IA32_PERFCTR0               0x000000c1
48 #define MSR_IA32_PERFCTR1               0x000000c2
49 #define MSR_FSB_FREQ                    0x000000cd
50 #define MSR_PLATFORM_INFO               0x000000ce
51
52 #define MSR_NHM_SNB_PKG_CST_CFG_CTL     0x000000e2
53 #define NHM_C3_AUTO_DEMOTE              (1UL << 25)
54 #define NHM_C1_AUTO_DEMOTE              (1UL << 26)
55 #define ATM_LNC_C6_AUTO_DEMOTE          (1UL << 25)
56 #define SNB_C1_AUTO_UNDEMOTE            (1UL << 27)
57 #define SNB_C3_AUTO_UNDEMOTE            (1UL << 28)
58
59 #define MSR_MTRRcap                     0x000000fe
60
61 #define MSR_IA32_ARCH_CAPABILITIES      0x0000010a
62 #define ARCH_CAP_RDCL_NO                BIT(0)  /* Not susceptible to Meltdown */
63 #define ARCH_CAP_IBRS_ALL               BIT(1)  /* Enhanced IBRS support */
64 #define ARCH_CAP_SSB_NO                 BIT(4)  /*
65                                                  * Not susceptible to Speculative Store Bypass
66                                                  * attack, so no Speculative Store Bypass
67                                                  * control required.
68                                                  */
69 #define ARCH_CAP_MDS_NO                 BIT(5)   /*
70                                                   * Not susceptible to
71                                                   * Microarchitectural Data
72                                                   * Sampling (MDS) vulnerabilities.
73                                                   */
74 #define ARCH_CAP_TSX_CTRL_MSR           BIT(7)  /* MSR for TSX control is available. */
75 #define ARCH_CAP_TAA_NO                 BIT(8)  /*
76                                                  * Not susceptible to
77                                                  * TSX Async Abort (TAA) vulnerabilities.
78                                                  */
79
80 #define MSR_IA32_BBL_CR_CTL             0x00000119
81 #define MSR_IA32_BBL_CR_CTL3            0x0000011e
82
83 #define MSR_IA32_TSX_CTRL               0x00000122
84 #define TSX_CTRL_RTM_DISABLE            BIT(0)  /* Disable RTM feature */
85 #define TSX_CTRL_CPUID_CLEAR            BIT(1)  /* Disable TSX enumeration */
86
87 #define MSR_IA32_SYSENTER_CS            0x00000174
88 #define MSR_IA32_SYSENTER_ESP           0x00000175
89 #define MSR_IA32_SYSENTER_EIP           0x00000176
90
91 #define MSR_IA32_MCG_CAP                0x00000179
92 #define MSR_IA32_MCG_STATUS             0x0000017a
93 #define MSR_IA32_MCG_CTL                0x0000017b
94 #define MSR_IA32_MCG_EXT_CTL            0x000004d0
95
96 #define MSR_OFFCORE_RSP_0               0x000001a6
97 #define MSR_OFFCORE_RSP_1               0x000001a7
98 #define MSR_NHM_TURBO_RATIO_LIMIT       0x000001ad
99 #define MSR_IVT_TURBO_RATIO_LIMIT       0x000001ae
100 #define MSR_TURBO_RATIO_LIMIT           0x000001ad
101 #define MSR_TURBO_RATIO_LIMIT1          0x000001ae
102 #define MSR_TURBO_RATIO_LIMIT2          0x000001af
103
104 #define MSR_LBR_SELECT                  0x000001c8
105 #define MSR_LBR_TOS                     0x000001c9
106 #define MSR_LBR_NHM_FROM                0x00000680
107 #define MSR_LBR_NHM_TO                  0x000006c0
108 #define MSR_LBR_CORE_FROM               0x00000040
109 #define MSR_LBR_CORE_TO                 0x00000060
110
111 #define MSR_LBR_INFO_0                  0x00000dc0 /* ... 0xddf for _31 */
112 #define LBR_INFO_MISPRED                BIT_ULL(63)
113 #define LBR_INFO_IN_TX                  BIT_ULL(62)
114 #define LBR_INFO_ABORT                  BIT_ULL(61)
115 #define LBR_INFO_CYCLES                 0xffff
116
117 #define MSR_IA32_PEBS_ENABLE            0x000003f1
118 #define MSR_IA32_DS_AREA                0x00000600
119 #define MSR_IA32_PERF_CAPABILITIES      0x00000345
120 #define MSR_PEBS_LD_LAT_THRESHOLD       0x000003f6
121
122 #define MSR_IA32_RTIT_CTL               0x00000570
123 #define RTIT_CTL_TRACEEN                BIT(0)
124 #define RTIT_CTL_CYCLEACC               BIT(1)
125 #define RTIT_CTL_OS                     BIT(2)
126 #define RTIT_CTL_USR                    BIT(3)
127 #define RTIT_CTL_CR3EN                  BIT(7)
128 #define RTIT_CTL_TOPA                   BIT(8)
129 #define RTIT_CTL_MTC_EN                 BIT(9)
130 #define RTIT_CTL_TSC_EN                 BIT(10)
131 #define RTIT_CTL_DISRETC                BIT(11)
132 #define RTIT_CTL_BRANCH_EN              BIT(13)
133 #define RTIT_CTL_MTC_RANGE_OFFSET       14
134 #define RTIT_CTL_MTC_RANGE              (0x0full << RTIT_CTL_MTC_RANGE_OFFSET)
135 #define RTIT_CTL_CYC_THRESH_OFFSET      19
136 #define RTIT_CTL_CYC_THRESH             (0x0full << RTIT_CTL_CYC_THRESH_OFFSET)
137 #define RTIT_CTL_PSB_FREQ_OFFSET        24
138 #define RTIT_CTL_PSB_FREQ               (0x0full << RTIT_CTL_PSB_FREQ_OFFSET)
139 #define MSR_IA32_RTIT_STATUS            0x00000571
140 #define RTIT_STATUS_CONTEXTEN           BIT(1)
141 #define RTIT_STATUS_TRIGGEREN           BIT(2)
142 #define RTIT_STATUS_ERROR               BIT(4)
143 #define RTIT_STATUS_STOPPED             BIT(5)
144 #define MSR_IA32_RTIT_CR3_MATCH         0x00000572
145 #define MSR_IA32_RTIT_OUTPUT_BASE       0x00000560
146 #define MSR_IA32_RTIT_OUTPUT_MASK       0x00000561
147
148 #define MSR_MTRRfix64K_00000            0x00000250
149 #define MSR_MTRRfix16K_80000            0x00000258
150 #define MSR_MTRRfix16K_A0000            0x00000259
151 #define MSR_MTRRfix4K_C0000             0x00000268
152 #define MSR_MTRRfix4K_C8000             0x00000269
153 #define MSR_MTRRfix4K_D0000             0x0000026a
154 #define MSR_MTRRfix4K_D8000             0x0000026b
155 #define MSR_MTRRfix4K_E0000             0x0000026c
156 #define MSR_MTRRfix4K_E8000             0x0000026d
157 #define MSR_MTRRfix4K_F0000             0x0000026e
158 #define MSR_MTRRfix4K_F8000             0x0000026f
159 #define MSR_MTRRdefType                 0x000002ff
160
161 #define MSR_IA32_CR_PAT                 0x00000277
162
163 #define MSR_IA32_DEBUGCTLMSR            0x000001d9
164 #define MSR_IA32_LASTBRANCHFROMIP       0x000001db
165 #define MSR_IA32_LASTBRANCHTOIP         0x000001dc
166 #define MSR_IA32_LASTINTFROMIP          0x000001dd
167 #define MSR_IA32_LASTINTTOIP            0x000001de
168
169 /* DEBUGCTLMSR bits (others vary by model): */
170 #define DEBUGCTLMSR_LBR                 (1UL <<  0) /* last branch recording */
171 #define DEBUGCTLMSR_BTF_SHIFT           1
172 #define DEBUGCTLMSR_BTF                 (1UL <<  1) /* single-step on branches */
173 #define DEBUGCTLMSR_TR                  (1UL <<  6)
174 #define DEBUGCTLMSR_BTS                 (1UL <<  7)
175 #define DEBUGCTLMSR_BTINT               (1UL <<  8)
176 #define DEBUGCTLMSR_BTS_OFF_OS          (1UL <<  9)
177 #define DEBUGCTLMSR_BTS_OFF_USR         (1UL << 10)
178 #define DEBUGCTLMSR_FREEZE_LBRS_ON_PMI  (1UL << 11)
179
180 #define MSR_PEBS_FRONTEND               0x000003f7
181
182 #define MSR_IA32_POWER_CTL              0x000001fc
183
184 #define MSR_IA32_MC0_CTL                0x00000400
185 #define MSR_IA32_MC0_STATUS             0x00000401
186 #define MSR_IA32_MC0_ADDR               0x00000402
187 #define MSR_IA32_MC0_MISC               0x00000403
188
189 /* C-state Residency Counters */
190 #define MSR_PKG_C3_RESIDENCY            0x000003f8
191 #define MSR_PKG_C6_RESIDENCY            0x000003f9
192 #define MSR_PKG_C7_RESIDENCY            0x000003fa
193 #define MSR_CORE_C3_RESIDENCY           0x000003fc
194 #define MSR_CORE_C6_RESIDENCY           0x000003fd
195 #define MSR_CORE_C7_RESIDENCY           0x000003fe
196 #define MSR_KNL_CORE_C6_RESIDENCY       0x000003ff
197 #define MSR_PKG_C2_RESIDENCY            0x0000060d
198 #define MSR_PKG_C8_RESIDENCY            0x00000630
199 #define MSR_PKG_C9_RESIDENCY            0x00000631
200 #define MSR_PKG_C10_RESIDENCY           0x00000632
201
202 /* Run Time Average Power Limiting (RAPL) Interface */
203
204 #define MSR_RAPL_POWER_UNIT             0x00000606
205
206 #define MSR_PKG_POWER_LIMIT             0x00000610
207 #define MSR_PKG_ENERGY_STATUS           0x00000611
208 #define MSR_PKG_PERF_STATUS             0x00000613
209 #define MSR_PKG_POWER_INFO              0x00000614
210
211 #define MSR_DRAM_POWER_LIMIT            0x00000618
212 #define MSR_DRAM_ENERGY_STATUS          0x00000619
213 #define MSR_DRAM_PERF_STATUS            0x0000061b
214 #define MSR_DRAM_POWER_INFO             0x0000061c
215
216 #define MSR_PP0_POWER_LIMIT             0x00000638
217 #define MSR_PP0_ENERGY_STATUS           0x00000639
218 #define MSR_PP0_POLICY                  0x0000063a
219 #define MSR_PP0_PERF_STATUS             0x0000063b
220
221 #define MSR_PP1_POWER_LIMIT             0x00000640
222 #define MSR_PP1_ENERGY_STATUS           0x00000641
223 #define MSR_PP1_POLICY                  0x00000642
224
225 #define MSR_CONFIG_TDP_NOMINAL          0x00000648
226 #define MSR_CONFIG_TDP_LEVEL_1          0x00000649
227 #define MSR_CONFIG_TDP_LEVEL_2          0x0000064A
228 #define MSR_CONFIG_TDP_CONTROL          0x0000064B
229 #define MSR_TURBO_ACTIVATION_RATIO      0x0000064C
230
231 #define MSR_PKG_WEIGHTED_CORE_C0_RES    0x00000658
232 #define MSR_PKG_ANY_CORE_C0_RES         0x00000659
233 #define MSR_PKG_ANY_GFXE_C0_RES         0x0000065A
234 #define MSR_PKG_BOTH_CORE_GFXE_C0_RES   0x0000065B
235
236 #define MSR_CORE_C1_RES                 0x00000660
237
238 #define MSR_CC6_DEMOTION_POLICY_CONFIG  0x00000668
239 #define MSR_MC6_DEMOTION_POLICY_CONFIG  0x00000669
240
241 #define MSR_CORE_PERF_LIMIT_REASONS     0x00000690
242 #define MSR_GFX_PERF_LIMIT_REASONS      0x000006B0
243 #define MSR_RING_PERF_LIMIT_REASONS     0x000006B1
244
245 /* Config TDP MSRs */
246 #define MSR_CONFIG_TDP_NOMINAL          0x00000648
247 #define MSR_CONFIG_TDP_LEVEL1           0x00000649
248 #define MSR_CONFIG_TDP_LEVEL2           0x0000064A
249 #define MSR_CONFIG_TDP_CONTROL          0x0000064B
250 #define MSR_TURBO_ACTIVATION_RATIO      0x0000064C
251
252 /* Hardware P state interface */
253 #define MSR_PPERF                       0x0000064e
254 #define MSR_PERF_LIMIT_REASONS          0x0000064f
255 #define MSR_PM_ENABLE                   0x00000770
256 #define MSR_HWP_CAPABILITIES            0x00000771
257 #define MSR_HWP_REQUEST_PKG             0x00000772
258 #define MSR_HWP_INTERRUPT               0x00000773
259 #define MSR_HWP_REQUEST                 0x00000774
260 #define MSR_HWP_STATUS                  0x00000777
261
262 /* CPUID.6.EAX */
263 #define HWP_BASE_BIT                    (1<<7)
264 #define HWP_NOTIFICATIONS_BIT           (1<<8)
265 #define HWP_ACTIVITY_WINDOW_BIT         (1<<9)
266 #define HWP_ENERGY_PERF_PREFERENCE_BIT  (1<<10)
267 #define HWP_PACKAGE_LEVEL_REQUEST_BIT   (1<<11)
268
269 /* IA32_HWP_CAPABILITIES */
270 #define HWP_HIGHEST_PERF(x)             (x & 0xff)
271 #define HWP_GUARANTEED_PERF(x)          ((x & (0xff << 8)) >>8)
272 #define HWP_MOSTEFFICIENT_PERF(x)       ((x & (0xff << 16)) >>16)
273 #define HWP_LOWEST_PERF(x)              ((x & (0xff << 24)) >>24)
274
275 /* IA32_HWP_REQUEST */
276 #define HWP_MIN_PERF(x)                 (x & 0xff)
277 #define HWP_MAX_PERF(x)                 ((x & 0xff) << 8)
278 #define HWP_DESIRED_PERF(x)             ((x & 0xff) << 16)
279 #define HWP_ENERGY_PERF_PREFERENCE(x)   ((x & 0xff) << 24)
280 #define HWP_ACTIVITY_WINDOW(x)          ((x & 0xff3) << 32)
281 #define HWP_PACKAGE_CONTROL(x)          ((x & 0x1) << 42)
282
283 /* IA32_HWP_STATUS */
284 #define HWP_GUARANTEED_CHANGE(x)        (x & 0x1)
285 #define HWP_EXCURSION_TO_MINIMUM(x)     (x & 0x4)
286
287 /* IA32_HWP_INTERRUPT */
288 #define HWP_CHANGE_TO_GUARANTEED_INT(x) (x & 0x1)
289 #define HWP_EXCURSION_TO_MINIMUM_INT(x) (x & 0x2)
290
291 #define MSR_AMD64_MC0_MASK              0xc0010044
292
293 #define MSR_IA32_MCx_CTL(x)             (MSR_IA32_MC0_CTL + 4*(x))
294 #define MSR_IA32_MCx_STATUS(x)          (MSR_IA32_MC0_STATUS + 4*(x))
295 #define MSR_IA32_MCx_ADDR(x)            (MSR_IA32_MC0_ADDR + 4*(x))
296 #define MSR_IA32_MCx_MISC(x)            (MSR_IA32_MC0_MISC + 4*(x))
297
298 #define MSR_AMD64_MCx_MASK(x)           (MSR_AMD64_MC0_MASK + (x))
299
300 /* These are consecutive and not in the normal 4er MCE bank block */
301 #define MSR_IA32_MC0_CTL2               0x00000280
302 #define MSR_IA32_MCx_CTL2(x)            (MSR_IA32_MC0_CTL2 + (x))
303
304 #define MSR_P6_PERFCTR0                 0x000000c1
305 #define MSR_P6_PERFCTR1                 0x000000c2
306 #define MSR_P6_EVNTSEL0                 0x00000186
307 #define MSR_P6_EVNTSEL1                 0x00000187
308
309 #define MSR_KNC_PERFCTR0               0x00000020
310 #define MSR_KNC_PERFCTR1               0x00000021
311 #define MSR_KNC_EVNTSEL0               0x00000028
312 #define MSR_KNC_EVNTSEL1               0x00000029
313
314 /* Alternative perfctr range with full access. */
315 #define MSR_IA32_PMC0                   0x000004c1
316
317 /* AMD64 MSRs. Not complete. See the architecture manual for a more
318    complete list. */
319
320 #define MSR_AMD64_PATCH_LEVEL           0x0000008b
321 #define MSR_AMD64_TSC_RATIO             0xc0000104
322 #define MSR_AMD64_NB_CFG                0xc001001f
323 #define MSR_AMD64_CPUID_FN_1            0xc0011004
324 #define MSR_AMD64_PATCH_LOADER          0xc0010020
325 #define MSR_AMD64_OSVW_ID_LENGTH        0xc0010140
326 #define MSR_AMD64_OSVW_STATUS           0xc0010141
327 #define MSR_AMD64_LS_CFG                0xc0011020
328 #define MSR_AMD64_DC_CFG                0xc0011022
329 #define MSR_AMD64_BU_CFG2               0xc001102a
330 #define MSR_AMD64_IBSFETCHCTL           0xc0011030
331 #define MSR_AMD64_IBSFETCHLINAD         0xc0011031
332 #define MSR_AMD64_IBSFETCHPHYSAD        0xc0011032
333 #define MSR_AMD64_IBSFETCH_REG_COUNT    3
334 #define MSR_AMD64_IBSFETCH_REG_MASK     ((1UL<<MSR_AMD64_IBSFETCH_REG_COUNT)-1)
335 #define MSR_AMD64_IBSOPCTL              0xc0011033
336 #define MSR_AMD64_IBSOPRIP              0xc0011034
337 #define MSR_AMD64_IBSOPDATA             0xc0011035
338 #define MSR_AMD64_IBSOPDATA2            0xc0011036
339 #define MSR_AMD64_IBSOPDATA3            0xc0011037
340 #define MSR_AMD64_IBSDCLINAD            0xc0011038
341 #define MSR_AMD64_IBSDCPHYSAD           0xc0011039
342 #define MSR_AMD64_IBSOP_REG_COUNT       7
343 #define MSR_AMD64_IBSOP_REG_MASK        ((1UL<<MSR_AMD64_IBSOP_REG_COUNT)-1)
344 #define MSR_AMD64_IBSCTL                0xc001103a
345 #define MSR_AMD64_IBSBRTARGET           0xc001103b
346 #define MSR_AMD64_IBSOPDATA4            0xc001103d
347 #define MSR_AMD64_IBS_REG_COUNT_MAX     8 /* includes MSR_AMD64_IBSBRTARGET */
348
349 #define MSR_AMD64_VIRT_SPEC_CTRL        0xc001011f
350
351 /* Fam 16h MSRs */
352 #define MSR_F16H_L2I_PERF_CTL           0xc0010230
353 #define MSR_F16H_L2I_PERF_CTR           0xc0010231
354 #define MSR_F16H_DR1_ADDR_MASK          0xc0011019
355 #define MSR_F16H_DR2_ADDR_MASK          0xc001101a
356 #define MSR_F16H_DR3_ADDR_MASK          0xc001101b
357 #define MSR_F16H_DR0_ADDR_MASK          0xc0011027
358
359 /* Fam 15h MSRs */
360 #define MSR_F15H_PERF_CTL               0xc0010200
361 #define MSR_F15H_PERF_CTR               0xc0010201
362 #define MSR_F15H_NB_PERF_CTL            0xc0010240
363 #define MSR_F15H_NB_PERF_CTR            0xc0010241
364
365 /* Fam 10h MSRs */
366 #define MSR_FAM10H_MMIO_CONF_BASE       0xc0010058
367 #define FAM10H_MMIO_CONF_ENABLE         (1<<0)
368 #define FAM10H_MMIO_CONF_BUSRANGE_MASK  0xf
369 #define FAM10H_MMIO_CONF_BUSRANGE_SHIFT 2
370 #define FAM10H_MMIO_CONF_BASE_MASK      0xfffffffULL
371 #define FAM10H_MMIO_CONF_BASE_SHIFT     20
372 #define MSR_FAM10H_NODE_ID              0xc001100c
373 #define MSR_F10H_DECFG                  0xc0011029
374 #define MSR_F10H_DECFG_LFENCE_SERIALIZE_BIT     1
375 #define MSR_F10H_DECFG_LFENCE_SERIALIZE         BIT_ULL(MSR_F10H_DECFG_LFENCE_SERIALIZE_BIT)
376
377 /* K8 MSRs */
378 #define MSR_K8_TOP_MEM1                 0xc001001a
379 #define MSR_K8_TOP_MEM2                 0xc001001d
380 #define MSR_K8_SYSCFG                   0xc0010010
381 #define MSR_K8_INT_PENDING_MSG          0xc0010055
382 /* C1E active bits in int pending message */
383 #define K8_INTP_C1E_ACTIVE_MASK         0x18000000
384 #define MSR_K8_TSEG_ADDR                0xc0010112
385 #define MSR_K8_TSEG_MASK                0xc0010113
386 #define K8_MTRRFIXRANGE_DRAM_ENABLE     0x00040000 /* MtrrFixDramEn bit    */
387 #define K8_MTRRFIXRANGE_DRAM_MODIFY     0x00080000 /* MtrrFixDramModEn bit */
388 #define K8_MTRR_RDMEM_WRMEM_MASK        0x18181818 /* Mask: RdMem|WrMem    */
389
390 /* K7 MSRs */
391 #define MSR_K7_EVNTSEL0                 0xc0010000
392 #define MSR_K7_PERFCTR0                 0xc0010004
393 #define MSR_K7_EVNTSEL1                 0xc0010001
394 #define MSR_K7_PERFCTR1                 0xc0010005
395 #define MSR_K7_EVNTSEL2                 0xc0010002
396 #define MSR_K7_PERFCTR2                 0xc0010006
397 #define MSR_K7_EVNTSEL3                 0xc0010003
398 #define MSR_K7_PERFCTR3                 0xc0010007
399 #define MSR_K7_CLK_CTL                  0xc001001b
400 #define MSR_K7_HWCR                     0xc0010015
401 #define MSR_K7_FID_VID_CTL              0xc0010041
402 #define MSR_K7_FID_VID_STATUS           0xc0010042
403
404 /* K6 MSRs */
405 #define MSR_K6_WHCR                     0xc0000082
406 #define MSR_K6_UWCCR                    0xc0000085
407 #define MSR_K6_EPMR                     0xc0000086
408 #define MSR_K6_PSOR                     0xc0000087
409 #define MSR_K6_PFIR                     0xc0000088
410
411 /* Centaur-Hauls/IDT defined MSRs. */
412 #define MSR_IDT_FCR1                    0x00000107
413 #define MSR_IDT_FCR2                    0x00000108
414 #define MSR_IDT_FCR3                    0x00000109
415 #define MSR_IDT_FCR4                    0x0000010a
416
417 #define MSR_IDT_MCR0                    0x00000110
418 #define MSR_IDT_MCR1                    0x00000111
419 #define MSR_IDT_MCR2                    0x00000112
420 #define MSR_IDT_MCR3                    0x00000113
421 #define MSR_IDT_MCR4                    0x00000114
422 #define MSR_IDT_MCR5                    0x00000115
423 #define MSR_IDT_MCR6                    0x00000116
424 #define MSR_IDT_MCR7                    0x00000117
425 #define MSR_IDT_MCR_CTRL                0x00000120
426
427 /* VIA Cyrix defined MSRs*/
428 #define MSR_VIA_FCR                     0x00001107
429 #define MSR_VIA_LONGHAUL                0x0000110a
430 #define MSR_VIA_RNG                     0x0000110b
431 #define MSR_VIA_BCR2                    0x00001147
432
433 /* Transmeta defined MSRs */
434 #define MSR_TMTA_LONGRUN_CTRL           0x80868010
435 #define MSR_TMTA_LONGRUN_FLAGS          0x80868011
436 #define MSR_TMTA_LRTI_READOUT           0x80868018
437 #define MSR_TMTA_LRTI_VOLT_MHZ          0x8086801a
438
439 /* Intel defined MSRs. */
440 #define MSR_IA32_P5_MC_ADDR             0x00000000
441 #define MSR_IA32_P5_MC_TYPE             0x00000001
442 #define MSR_IA32_TSC                    0x00000010
443 #define MSR_IA32_PLATFORM_ID            0x00000017
444 #define MSR_IA32_EBL_CR_POWERON         0x0000002a
445 #define MSR_EBC_FREQUENCY_ID            0x0000002c
446 #define MSR_SMI_COUNT                   0x00000034
447 #define MSR_IA32_FEATURE_CONTROL        0x0000003a
448 #define MSR_IA32_TSC_ADJUST             0x0000003b
449 #define MSR_IA32_BNDCFGS                0x00000d90
450
451 #define MSR_IA32_BNDCFGS_RSVD           0x00000ffc
452
453 #define MSR_IA32_XSS                    0x00000da0
454
455 #define FEATURE_CONTROL_LOCKED                          (1<<0)
456 #define FEATURE_CONTROL_VMXON_ENABLED_INSIDE_SMX        (1<<1)
457 #define FEATURE_CONTROL_VMXON_ENABLED_OUTSIDE_SMX       (1<<2)
458 #define FEATURE_CONTROL_LMCE                            (1<<20)
459
460 #define MSR_IA32_APICBASE               0x0000001b
461 #define MSR_IA32_APICBASE_BSP           (1<<8)
462 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
463 #define MSR_IA32_APICBASE_BASE          (0xfffff<<12)
464
465 #define MSR_IA32_TSCDEADLINE            0x000006e0
466
467 #define MSR_IA32_UCODE_WRITE            0x00000079
468 #define MSR_IA32_UCODE_REV              0x0000008b
469
470 #define MSR_IA32_SMM_MONITOR_CTL        0x0000009b
471 #define MSR_IA32_SMBASE                 0x0000009e
472
473 #define MSR_IA32_PERF_STATUS            0x00000198
474 #define MSR_IA32_PERF_CTL               0x00000199
475 #define INTEL_PERF_CTL_MASK             0xffff
476 #define MSR_AMD_PSTATE_DEF_BASE         0xc0010064
477 #define MSR_AMD_PERF_STATUS             0xc0010063
478 #define MSR_AMD_PERF_CTL                0xc0010062
479
480 #define MSR_IA32_MPERF                  0x000000e7
481 #define MSR_IA32_APERF                  0x000000e8
482
483 #define MSR_IA32_THERM_CONTROL          0x0000019a
484 #define MSR_IA32_THERM_INTERRUPT        0x0000019b
485
486 #define THERM_INT_HIGH_ENABLE           (1 << 0)
487 #define THERM_INT_LOW_ENABLE            (1 << 1)
488 #define THERM_INT_PLN_ENABLE            (1 << 24)
489
490 #define MSR_IA32_THERM_STATUS           0x0000019c
491
492 #define THERM_STATUS_PROCHOT            (1 << 0)
493 #define THERM_STATUS_POWER_LIMIT        (1 << 10)
494
495 #define MSR_THERM2_CTL                  0x0000019d
496
497 #define MSR_THERM2_CTL_TM_SELECT        (1ULL << 16)
498
499 #define MSR_IA32_MISC_ENABLE            0x000001a0
500
501 #define MSR_IA32_TEMPERATURE_TARGET     0x000001a2
502
503 #define MSR_MISC_PWR_MGMT               0x000001aa
504
505 #define MSR_IA32_ENERGY_PERF_BIAS       0x000001b0
506 #define ENERGY_PERF_BIAS_PERFORMANCE    0
507 #define ENERGY_PERF_BIAS_NORMAL         6
508 #define ENERGY_PERF_BIAS_POWERSAVE      15
509
510 #define MSR_IA32_PACKAGE_THERM_STATUS           0x000001b1
511
512 #define PACKAGE_THERM_STATUS_PROCHOT            (1 << 0)
513 #define PACKAGE_THERM_STATUS_POWER_LIMIT        (1 << 10)
514
515 #define MSR_IA32_PACKAGE_THERM_INTERRUPT        0x000001b2
516
517 #define PACKAGE_THERM_INT_HIGH_ENABLE           (1 << 0)
518 #define PACKAGE_THERM_INT_LOW_ENABLE            (1 << 1)
519 #define PACKAGE_THERM_INT_PLN_ENABLE            (1 << 24)
520
521 /* Thermal Thresholds Support */
522 #define THERM_INT_THRESHOLD0_ENABLE    (1 << 15)
523 #define THERM_SHIFT_THRESHOLD0        8
524 #define THERM_MASK_THRESHOLD0          (0x7f << THERM_SHIFT_THRESHOLD0)
525 #define THERM_INT_THRESHOLD1_ENABLE    (1 << 23)
526 #define THERM_SHIFT_THRESHOLD1        16
527 #define THERM_MASK_THRESHOLD1          (0x7f << THERM_SHIFT_THRESHOLD1)
528 #define THERM_STATUS_THRESHOLD0        (1 << 6)
529 #define THERM_LOG_THRESHOLD0           (1 << 7)
530 #define THERM_STATUS_THRESHOLD1        (1 << 8)
531 #define THERM_LOG_THRESHOLD1           (1 << 9)
532
533 /* MISC_ENABLE bits: architectural */
534 #define MSR_IA32_MISC_ENABLE_FAST_STRING_BIT            0
535 #define MSR_IA32_MISC_ENABLE_FAST_STRING                (1ULL << MSR_IA32_MISC_ENABLE_FAST_STRING_BIT)
536 #define MSR_IA32_MISC_ENABLE_TCC_BIT                    1
537 #define MSR_IA32_MISC_ENABLE_TCC                        (1ULL << MSR_IA32_MISC_ENABLE_TCC_BIT)
538 #define MSR_IA32_MISC_ENABLE_EMON_BIT                   7
539 #define MSR_IA32_MISC_ENABLE_EMON                       (1ULL << MSR_IA32_MISC_ENABLE_EMON_BIT)
540 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL_BIT            11
541 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL                (1ULL << MSR_IA32_MISC_ENABLE_BTS_UNAVAIL_BIT)
542 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL_BIT           12
543 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL               (1ULL << MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL_BIT)
544 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP_BIT     16
545 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP         (1ULL << MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP_BIT)
546 #define MSR_IA32_MISC_ENABLE_MWAIT_BIT                  18
547 #define MSR_IA32_MISC_ENABLE_MWAIT                      (1ULL << MSR_IA32_MISC_ENABLE_MWAIT_BIT)
548 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID_BIT            22
549 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID                (1ULL << MSR_IA32_MISC_ENABLE_LIMIT_CPUID_BIT)
550 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE_BIT           23
551 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE               (1ULL << MSR_IA32_MISC_ENABLE_XTPR_DISABLE_BIT)
552 #define MSR_IA32_MISC_ENABLE_XD_DISABLE_BIT             34
553 #define MSR_IA32_MISC_ENABLE_XD_DISABLE                 (1ULL << MSR_IA32_MISC_ENABLE_XD_DISABLE_BIT)
554
555 /* MISC_ENABLE bits: model-specific, meaning may vary from core to core */
556 #define MSR_IA32_MISC_ENABLE_X87_COMPAT_BIT             2
557 #define MSR_IA32_MISC_ENABLE_X87_COMPAT                 (1ULL << MSR_IA32_MISC_ENABLE_X87_COMPAT_BIT)
558 #define MSR_IA32_MISC_ENABLE_TM1_BIT                    3
559 #define MSR_IA32_MISC_ENABLE_TM1                        (1ULL << MSR_IA32_MISC_ENABLE_TM1_BIT)
560 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE_BIT     4
561 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE         (1ULL << MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE_BIT)
562 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE_BIT        6
563 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE            (1ULL << MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE_BIT)
564 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK_BIT          8
565 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK              (1ULL << MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK_BIT)
566 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE_BIT       9
567 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE_BIT)
568 #define MSR_IA32_MISC_ENABLE_FERR_BIT                   10
569 #define MSR_IA32_MISC_ENABLE_FERR                       (1ULL << MSR_IA32_MISC_ENABLE_FERR_BIT)
570 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX_BIT         10
571 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX             (1ULL << MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX_BIT)
572 #define MSR_IA32_MISC_ENABLE_TM2_BIT                    13
573 #define MSR_IA32_MISC_ENABLE_TM2                        (1ULL << MSR_IA32_MISC_ENABLE_TM2_BIT)
574 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE_BIT       19
575 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE_BIT)
576 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK_BIT         20
577 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK             (1ULL << MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK_BIT)
578 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT_BIT            24
579 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT                (1ULL << MSR_IA32_MISC_ENABLE_L1D_CONTEXT_BIT)
580 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE_BIT       37
581 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE_BIT)
582 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE_BIT          38
583 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE              (1ULL << MSR_IA32_MISC_ENABLE_TURBO_DISABLE_BIT)
584 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE_BIT        39
585 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE            (1ULL << MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE_BIT)
586
587 #define MSR_IA32_TSC_DEADLINE           0x000006E0
588
589 /* P4/Xeon+ specific */
590 #define MSR_IA32_MCG_EAX                0x00000180
591 #define MSR_IA32_MCG_EBX                0x00000181
592 #define MSR_IA32_MCG_ECX                0x00000182
593 #define MSR_IA32_MCG_EDX                0x00000183
594 #define MSR_IA32_MCG_ESI                0x00000184
595 #define MSR_IA32_MCG_EDI                0x00000185
596 #define MSR_IA32_MCG_EBP                0x00000186
597 #define MSR_IA32_MCG_ESP                0x00000187
598 #define MSR_IA32_MCG_EFLAGS             0x00000188
599 #define MSR_IA32_MCG_EIP                0x00000189
600 #define MSR_IA32_MCG_RESERVED           0x0000018a
601
602 /* Pentium IV performance counter MSRs */
603 #define MSR_P4_BPU_PERFCTR0             0x00000300
604 #define MSR_P4_BPU_PERFCTR1             0x00000301
605 #define MSR_P4_BPU_PERFCTR2             0x00000302
606 #define MSR_P4_BPU_PERFCTR3             0x00000303
607 #define MSR_P4_MS_PERFCTR0              0x00000304
608 #define MSR_P4_MS_PERFCTR1              0x00000305
609 #define MSR_P4_MS_PERFCTR2              0x00000306
610 #define MSR_P4_MS_PERFCTR3              0x00000307
611 #define MSR_P4_FLAME_PERFCTR0           0x00000308
612 #define MSR_P4_FLAME_PERFCTR1           0x00000309
613 #define MSR_P4_FLAME_PERFCTR2           0x0000030a
614 #define MSR_P4_FLAME_PERFCTR3           0x0000030b
615 #define MSR_P4_IQ_PERFCTR0              0x0000030c
616 #define MSR_P4_IQ_PERFCTR1              0x0000030d
617 #define MSR_P4_IQ_PERFCTR2              0x0000030e
618 #define MSR_P4_IQ_PERFCTR3              0x0000030f
619 #define MSR_P4_IQ_PERFCTR4              0x00000310
620 #define MSR_P4_IQ_PERFCTR5              0x00000311
621 #define MSR_P4_BPU_CCCR0                0x00000360
622 #define MSR_P4_BPU_CCCR1                0x00000361
623 #define MSR_P4_BPU_CCCR2                0x00000362
624 #define MSR_P4_BPU_CCCR3                0x00000363
625 #define MSR_P4_MS_CCCR0                 0x00000364
626 #define MSR_P4_MS_CCCR1                 0x00000365
627 #define MSR_P4_MS_CCCR2                 0x00000366
628 #define MSR_P4_MS_CCCR3                 0x00000367
629 #define MSR_P4_FLAME_CCCR0              0x00000368
630 #define MSR_P4_FLAME_CCCR1              0x00000369
631 #define MSR_P4_FLAME_CCCR2              0x0000036a
632 #define MSR_P4_FLAME_CCCR3              0x0000036b
633 #define MSR_P4_IQ_CCCR0                 0x0000036c
634 #define MSR_P4_IQ_CCCR1                 0x0000036d
635 #define MSR_P4_IQ_CCCR2                 0x0000036e
636 #define MSR_P4_IQ_CCCR3                 0x0000036f
637 #define MSR_P4_IQ_CCCR4                 0x00000370
638 #define MSR_P4_IQ_CCCR5                 0x00000371
639 #define MSR_P4_ALF_ESCR0                0x000003ca
640 #define MSR_P4_ALF_ESCR1                0x000003cb
641 #define MSR_P4_BPU_ESCR0                0x000003b2
642 #define MSR_P4_BPU_ESCR1                0x000003b3
643 #define MSR_P4_BSU_ESCR0                0x000003a0
644 #define MSR_P4_BSU_ESCR1                0x000003a1
645 #define MSR_P4_CRU_ESCR0                0x000003b8
646 #define MSR_P4_CRU_ESCR1                0x000003b9
647 #define MSR_P4_CRU_ESCR2                0x000003cc
648 #define MSR_P4_CRU_ESCR3                0x000003cd
649 #define MSR_P4_CRU_ESCR4                0x000003e0
650 #define MSR_P4_CRU_ESCR5                0x000003e1
651 #define MSR_P4_DAC_ESCR0                0x000003a8
652 #define MSR_P4_DAC_ESCR1                0x000003a9
653 #define MSR_P4_FIRM_ESCR0               0x000003a4
654 #define MSR_P4_FIRM_ESCR1               0x000003a5
655 #define MSR_P4_FLAME_ESCR0              0x000003a6
656 #define MSR_P4_FLAME_ESCR1              0x000003a7
657 #define MSR_P4_FSB_ESCR0                0x000003a2
658 #define MSR_P4_FSB_ESCR1                0x000003a3
659 #define MSR_P4_IQ_ESCR0                 0x000003ba
660 #define MSR_P4_IQ_ESCR1                 0x000003bb
661 #define MSR_P4_IS_ESCR0                 0x000003b4
662 #define MSR_P4_IS_ESCR1                 0x000003b5
663 #define MSR_P4_ITLB_ESCR0               0x000003b6
664 #define MSR_P4_ITLB_ESCR1               0x000003b7
665 #define MSR_P4_IX_ESCR0                 0x000003c8
666 #define MSR_P4_IX_ESCR1                 0x000003c9
667 #define MSR_P4_MOB_ESCR0                0x000003aa
668 #define MSR_P4_MOB_ESCR1                0x000003ab
669 #define MSR_P4_MS_ESCR0                 0x000003c0
670 #define MSR_P4_MS_ESCR1                 0x000003c1
671 #define MSR_P4_PMH_ESCR0                0x000003ac
672 #define MSR_P4_PMH_ESCR1                0x000003ad
673 #define MSR_P4_RAT_ESCR0                0x000003bc
674 #define MSR_P4_RAT_ESCR1                0x000003bd
675 #define MSR_P4_SAAT_ESCR0               0x000003ae
676 #define MSR_P4_SAAT_ESCR1               0x000003af
677 #define MSR_P4_SSU_ESCR0                0x000003be
678 #define MSR_P4_SSU_ESCR1                0x000003bf /* guess: not in manual */
679
680 #define MSR_P4_TBPU_ESCR0               0x000003c2
681 #define MSR_P4_TBPU_ESCR1               0x000003c3
682 #define MSR_P4_TC_ESCR0                 0x000003c4
683 #define MSR_P4_TC_ESCR1                 0x000003c5
684 #define MSR_P4_U2L_ESCR0                0x000003b0
685 #define MSR_P4_U2L_ESCR1                0x000003b1
686
687 #define MSR_P4_PEBS_MATRIX_VERT         0x000003f2
688
689 /* Intel Core-based CPU performance counters */
690 #define MSR_CORE_PERF_FIXED_CTR0        0x00000309
691 #define MSR_CORE_PERF_FIXED_CTR1        0x0000030a
692 #define MSR_CORE_PERF_FIXED_CTR2        0x0000030b
693 #define MSR_CORE_PERF_FIXED_CTR_CTRL    0x0000038d
694 #define MSR_CORE_PERF_GLOBAL_STATUS     0x0000038e
695 #define MSR_CORE_PERF_GLOBAL_CTRL       0x0000038f
696 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL   0x00000390
697
698 /* Geode defined MSRs */
699 #define MSR_GEODE_BUSCONT_CONF0         0x00001900
700
701 /* Intel VT MSRs */
702 #define MSR_IA32_VMX_BASIC              0x00000480
703 #define MSR_IA32_VMX_PINBASED_CTLS      0x00000481
704 #define MSR_IA32_VMX_PROCBASED_CTLS     0x00000482
705 #define MSR_IA32_VMX_EXIT_CTLS          0x00000483
706 #define MSR_IA32_VMX_ENTRY_CTLS         0x00000484
707 #define MSR_IA32_VMX_MISC               0x00000485
708 #define MSR_IA32_VMX_CR0_FIXED0         0x00000486
709 #define MSR_IA32_VMX_CR0_FIXED1         0x00000487
710 #define MSR_IA32_VMX_CR4_FIXED0         0x00000488
711 #define MSR_IA32_VMX_CR4_FIXED1         0x00000489
712 #define MSR_IA32_VMX_VMCS_ENUM          0x0000048a
713 #define MSR_IA32_VMX_PROCBASED_CTLS2    0x0000048b
714 #define MSR_IA32_VMX_EPT_VPID_CAP       0x0000048c
715 #define MSR_IA32_VMX_TRUE_PINBASED_CTLS  0x0000048d
716 #define MSR_IA32_VMX_TRUE_PROCBASED_CTLS 0x0000048e
717 #define MSR_IA32_VMX_TRUE_EXIT_CTLS      0x0000048f
718 #define MSR_IA32_VMX_TRUE_ENTRY_CTLS     0x00000490
719 #define MSR_IA32_VMX_VMFUNC             0x00000491
720
721 /* VMX_BASIC bits and bitmasks */
722 #define VMX_BASIC_VMCS_SIZE_SHIFT       32
723 #define VMX_BASIC_TRUE_CTLS             (1ULL << 55)
724 #define VMX_BASIC_64            0x0001000000000000LLU
725 #define VMX_BASIC_MEM_TYPE_SHIFT        50
726 #define VMX_BASIC_MEM_TYPE_MASK 0x003c000000000000LLU
727 #define VMX_BASIC_MEM_TYPE_WB   6LLU
728 #define VMX_BASIC_INOUT         0x0040000000000000LLU
729
730 /* MSR_IA32_VMX_MISC bits */
731 #define MSR_IA32_VMX_MISC_VMWRITE_SHADOW_RO_FIELDS (1ULL << 29)
732 #define MSR_IA32_VMX_MISC_PREEMPTION_TIMER_SCALE   0x1F
733 /* AMD-V MSRs */
734
735 #define MSR_VM_CR                       0xc0010114
736 #define MSR_VM_IGNNE                    0xc0010115
737 #define MSR_VM_HSAVE_PA                 0xc0010117
738
739 #endif /* _ASM_X86_MSR_INDEX_H */