OSDN Git Service

Merge remote-tracking branch 'airlied/drm-next' into drm-intel-next
[sagit-ice-cold/kernel_xiaomi_msm8998.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include "i915_reg.h"
37 #include "intel_bios.h"
38 #include "intel_ringbuffer.h"
39 #include "intel_lrc.h"
40 #include "i915_gem_gtt.h"
41 #include "i915_gem_render_state.h"
42 #include <linux/io-mapping.h>
43 #include <linux/i2c.h>
44 #include <linux/i2c-algo-bit.h>
45 #include <drm/intel-gtt.h>
46 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
47 #include <drm/drm_gem.h>
48 #include <linux/backlight.h>
49 #include <linux/hashtable.h>
50 #include <linux/intel-iommu.h>
51 #include <linux/kref.h>
52 #include <linux/pm_qos.h>
53 #include "intel_guc.h"
54
55 /* General customization:
56  */
57
58 #define DRIVER_NAME             "i915"
59 #define DRIVER_DESC             "Intel Graphics"
60 #define DRIVER_DATE             "20150928"
61
62 #undef WARN_ON
63 /* Many gcc seem to no see through this and fall over :( */
64 #if 0
65 #define WARN_ON(x) ({ \
66         bool __i915_warn_cond = (x); \
67         if (__builtin_constant_p(__i915_warn_cond)) \
68                 BUILD_BUG_ON(__i915_warn_cond); \
69         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
70 #else
71 #define WARN_ON(x) WARN((x), "WARN_ON(%s)", #x )
72 #endif
73
74 #undef WARN_ON_ONCE
75 #define WARN_ON_ONCE(x) WARN_ONCE((x), "WARN_ON_ONCE(%s)", #x )
76
77 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
78                              (long) (x), __func__);
79
80 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
81  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
82  * which may not necessarily be a user visible problem.  This will either
83  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
84  * enable distros and users to tailor their preferred amount of i915 abrt
85  * spam.
86  */
87 #define I915_STATE_WARN(condition, format...) ({                        \
88         int __ret_warn_on = !!(condition);                              \
89         if (unlikely(__ret_warn_on)) {                                  \
90                 if (i915.verbose_state_checks)                          \
91                         WARN(1, format);                                \
92                 else                                                    \
93                         DRM_ERROR(format);                              \
94         }                                                               \
95         unlikely(__ret_warn_on);                                        \
96 })
97
98 #define I915_STATE_WARN_ON(condition) ({                                \
99         int __ret_warn_on = !!(condition);                              \
100         if (unlikely(__ret_warn_on)) {                                  \
101                 if (i915.verbose_state_checks)                          \
102                         WARN(1, "WARN_ON(" #condition ")\n");           \
103                 else                                                    \
104                         DRM_ERROR("WARN_ON(" #condition ")\n");         \
105         }                                                               \
106         unlikely(__ret_warn_on);                                        \
107 })
108
109 static inline const char *yesno(bool v)
110 {
111         return v ? "yes" : "no";
112 }
113
114 enum pipe {
115         INVALID_PIPE = -1,
116         PIPE_A = 0,
117         PIPE_B,
118         PIPE_C,
119         _PIPE_EDP,
120         I915_MAX_PIPES = _PIPE_EDP
121 };
122 #define pipe_name(p) ((p) + 'A')
123
124 enum transcoder {
125         TRANSCODER_A = 0,
126         TRANSCODER_B,
127         TRANSCODER_C,
128         TRANSCODER_EDP,
129         I915_MAX_TRANSCODERS
130 };
131 #define transcoder_name(t) ((t) + 'A')
132
133 /*
134  * This is the maximum (across all platforms) number of planes (primary +
135  * sprites) that can be active at the same time on one pipe.
136  *
137  * This value doesn't count the cursor plane.
138  */
139 #define I915_MAX_PLANES 4
140
141 enum plane {
142         PLANE_A = 0,
143         PLANE_B,
144         PLANE_C,
145 };
146 #define plane_name(p) ((p) + 'A')
147
148 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
149
150 enum port {
151         PORT_A = 0,
152         PORT_B,
153         PORT_C,
154         PORT_D,
155         PORT_E,
156         I915_MAX_PORTS
157 };
158 #define port_name(p) ((p) + 'A')
159
160 #define I915_NUM_PHYS_VLV 2
161
162 enum dpio_channel {
163         DPIO_CH0,
164         DPIO_CH1
165 };
166
167 enum dpio_phy {
168         DPIO_PHY0,
169         DPIO_PHY1
170 };
171
172 enum intel_display_power_domain {
173         POWER_DOMAIN_PIPE_A,
174         POWER_DOMAIN_PIPE_B,
175         POWER_DOMAIN_PIPE_C,
176         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
177         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
178         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
179         POWER_DOMAIN_TRANSCODER_A,
180         POWER_DOMAIN_TRANSCODER_B,
181         POWER_DOMAIN_TRANSCODER_C,
182         POWER_DOMAIN_TRANSCODER_EDP,
183         POWER_DOMAIN_PORT_DDI_A_2_LANES,
184         POWER_DOMAIN_PORT_DDI_A_4_LANES,
185         POWER_DOMAIN_PORT_DDI_B_2_LANES,
186         POWER_DOMAIN_PORT_DDI_B_4_LANES,
187         POWER_DOMAIN_PORT_DDI_C_2_LANES,
188         POWER_DOMAIN_PORT_DDI_C_4_LANES,
189         POWER_DOMAIN_PORT_DDI_D_2_LANES,
190         POWER_DOMAIN_PORT_DDI_D_4_LANES,
191         POWER_DOMAIN_PORT_DDI_E_2_LANES,
192         POWER_DOMAIN_PORT_DSI,
193         POWER_DOMAIN_PORT_CRT,
194         POWER_DOMAIN_PORT_OTHER,
195         POWER_DOMAIN_VGA,
196         POWER_DOMAIN_AUDIO,
197         POWER_DOMAIN_PLLS,
198         POWER_DOMAIN_AUX_A,
199         POWER_DOMAIN_AUX_B,
200         POWER_DOMAIN_AUX_C,
201         POWER_DOMAIN_AUX_D,
202         POWER_DOMAIN_INIT,
203
204         POWER_DOMAIN_NUM,
205 };
206
207 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
208 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
209                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
210 #define POWER_DOMAIN_TRANSCODER(tran) \
211         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
212          (tran) + POWER_DOMAIN_TRANSCODER_A)
213
214 enum hpd_pin {
215         HPD_NONE = 0,
216         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
217         HPD_CRT,
218         HPD_SDVO_B,
219         HPD_SDVO_C,
220         HPD_PORT_A,
221         HPD_PORT_B,
222         HPD_PORT_C,
223         HPD_PORT_D,
224         HPD_PORT_E,
225         HPD_NUM_PINS
226 };
227
228 #define for_each_hpd_pin(__pin) \
229         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
230
231 struct i915_hotplug {
232         struct work_struct hotplug_work;
233
234         struct {
235                 unsigned long last_jiffies;
236                 int count;
237                 enum {
238                         HPD_ENABLED = 0,
239                         HPD_DISABLED = 1,
240                         HPD_MARK_DISABLED = 2
241                 } state;
242         } stats[HPD_NUM_PINS];
243         u32 event_bits;
244         struct delayed_work reenable_work;
245
246         struct intel_digital_port *irq_port[I915_MAX_PORTS];
247         u32 long_port_mask;
248         u32 short_port_mask;
249         struct work_struct dig_port_work;
250
251         /*
252          * if we get a HPD irq from DP and a HPD irq from non-DP
253          * the non-DP HPD could block the workqueue on a mode config
254          * mutex getting, that userspace may have taken. However
255          * userspace is waiting on the DP workqueue to run which is
256          * blocked behind the non-DP one.
257          */
258         struct workqueue_struct *dp_wq;
259 };
260
261 #define I915_GEM_GPU_DOMAINS \
262         (I915_GEM_DOMAIN_RENDER | \
263          I915_GEM_DOMAIN_SAMPLER | \
264          I915_GEM_DOMAIN_COMMAND | \
265          I915_GEM_DOMAIN_INSTRUCTION | \
266          I915_GEM_DOMAIN_VERTEX)
267
268 #define for_each_pipe(__dev_priv, __p) \
269         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
270 #define for_each_plane(__dev_priv, __pipe, __p)                         \
271         for ((__p) = 0;                                                 \
272              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
273              (__p)++)
274 #define for_each_sprite(__dev_priv, __p, __s)                           \
275         for ((__s) = 0;                                                 \
276              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
277              (__s)++)
278
279 #define for_each_crtc(dev, crtc) \
280         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
281
282 #define for_each_intel_plane(dev, intel_plane) \
283         list_for_each_entry(intel_plane,                        \
284                             &dev->mode_config.plane_list,       \
285                             base.head)
286
287 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
288         list_for_each_entry(intel_plane,                                \
289                             &(dev)->mode_config.plane_list,             \
290                             base.head)                                  \
291                 if ((intel_plane)->pipe == (intel_crtc)->pipe)
292
293 #define for_each_intel_crtc(dev, intel_crtc) \
294         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
295
296 #define for_each_intel_encoder(dev, intel_encoder)              \
297         list_for_each_entry(intel_encoder,                      \
298                             &(dev)->mode_config.encoder_list,   \
299                             base.head)
300
301 #define for_each_intel_connector(dev, intel_connector)          \
302         list_for_each_entry(intel_connector,                    \
303                             &dev->mode_config.connector_list,   \
304                             base.head)
305
306 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
307         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
308                 if ((intel_encoder)->base.crtc == (__crtc))
309
310 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
311         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
312                 if ((intel_connector)->base.encoder == (__encoder))
313
314 #define for_each_power_domain(domain, mask)                             \
315         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
316                 if ((1 << (domain)) & (mask))
317
318 struct drm_i915_private;
319 struct i915_mm_struct;
320 struct i915_mmu_object;
321
322 struct drm_i915_file_private {
323         struct drm_i915_private *dev_priv;
324         struct drm_file *file;
325
326         struct {
327                 spinlock_t lock;
328                 struct list_head request_list;
329 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
330  * chosen to prevent the CPU getting more than a frame ahead of the GPU
331  * (when using lax throttling for the frontbuffer). We also use it to
332  * offer free GPU waitboosts for severely congested workloads.
333  */
334 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
335         } mm;
336         struct idr context_idr;
337
338         struct intel_rps_client {
339                 struct list_head link;
340                 unsigned boosts;
341         } rps;
342
343         struct intel_engine_cs *bsd_ring;
344 };
345
346 enum intel_dpll_id {
347         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
348         /* real shared dpll ids must be >= 0 */
349         DPLL_ID_PCH_PLL_A = 0,
350         DPLL_ID_PCH_PLL_B = 1,
351         /* hsw/bdw */
352         DPLL_ID_WRPLL1 = 0,
353         DPLL_ID_WRPLL2 = 1,
354         /* skl */
355         DPLL_ID_SKL_DPLL1 = 0,
356         DPLL_ID_SKL_DPLL2 = 1,
357         DPLL_ID_SKL_DPLL3 = 2,
358 };
359 #define I915_NUM_PLLS 3
360
361 struct intel_dpll_hw_state {
362         /* i9xx, pch plls */
363         uint32_t dpll;
364         uint32_t dpll_md;
365         uint32_t fp0;
366         uint32_t fp1;
367
368         /* hsw, bdw */
369         uint32_t wrpll;
370
371         /* skl */
372         /*
373          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
374          * lower part of ctrl1 and they get shifted into position when writing
375          * the register.  This allows us to easily compare the state to share
376          * the DPLL.
377          */
378         uint32_t ctrl1;
379         /* HDMI only, 0 when used for DP */
380         uint32_t cfgcr1, cfgcr2;
381
382         /* bxt */
383         uint32_t ebb0, ebb4, pll0, pll1, pll2, pll3, pll6, pll8, pll9, pll10,
384                  pcsdw12;
385 };
386
387 struct intel_shared_dpll_config {
388         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
389         struct intel_dpll_hw_state hw_state;
390 };
391
392 struct intel_shared_dpll {
393         struct intel_shared_dpll_config config;
394
395         int active; /* count of number of active CRTCs (i.e. DPMS on) */
396         bool on; /* is the PLL actually active? Disabled during modeset */
397         const char *name;
398         /* should match the index in the dev_priv->shared_dplls array */
399         enum intel_dpll_id id;
400         /* The mode_set hook is optional and should be used together with the
401          * intel_prepare_shared_dpll function. */
402         void (*mode_set)(struct drm_i915_private *dev_priv,
403                          struct intel_shared_dpll *pll);
404         void (*enable)(struct drm_i915_private *dev_priv,
405                        struct intel_shared_dpll *pll);
406         void (*disable)(struct drm_i915_private *dev_priv,
407                         struct intel_shared_dpll *pll);
408         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
409                              struct intel_shared_dpll *pll,
410                              struct intel_dpll_hw_state *hw_state);
411 };
412
413 #define SKL_DPLL0 0
414 #define SKL_DPLL1 1
415 #define SKL_DPLL2 2
416 #define SKL_DPLL3 3
417
418 /* Used by dp and fdi links */
419 struct intel_link_m_n {
420         uint32_t        tu;
421         uint32_t        gmch_m;
422         uint32_t        gmch_n;
423         uint32_t        link_m;
424         uint32_t        link_n;
425 };
426
427 void intel_link_compute_m_n(int bpp, int nlanes,
428                             int pixel_clock, int link_clock,
429                             struct intel_link_m_n *m_n);
430
431 /* Interface history:
432  *
433  * 1.1: Original.
434  * 1.2: Add Power Management
435  * 1.3: Add vblank support
436  * 1.4: Fix cmdbuffer path, add heap destroy
437  * 1.5: Add vblank pipe configuration
438  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
439  *      - Support vertical blank on secondary display pipe
440  */
441 #define DRIVER_MAJOR            1
442 #define DRIVER_MINOR            6
443 #define DRIVER_PATCHLEVEL       0
444
445 #define WATCH_LISTS     0
446
447 struct opregion_header;
448 struct opregion_acpi;
449 struct opregion_swsci;
450 struct opregion_asle;
451
452 struct intel_opregion {
453         struct opregion_header __iomem *header;
454         struct opregion_acpi __iomem *acpi;
455         struct opregion_swsci __iomem *swsci;
456         u32 swsci_gbda_sub_functions;
457         u32 swsci_sbcb_sub_functions;
458         struct opregion_asle __iomem *asle;
459         void __iomem *vbt;
460         u32 __iomem *lid_state;
461         struct work_struct asle_work;
462 };
463 #define OPREGION_SIZE            (8*1024)
464
465 struct intel_overlay;
466 struct intel_overlay_error_state;
467
468 #define I915_FENCE_REG_NONE -1
469 #define I915_MAX_NUM_FENCES 32
470 /* 32 fences + sign bit for FENCE_REG_NONE */
471 #define I915_MAX_NUM_FENCE_BITS 6
472
473 struct drm_i915_fence_reg {
474         struct list_head lru_list;
475         struct drm_i915_gem_object *obj;
476         int pin_count;
477 };
478
479 struct sdvo_device_mapping {
480         u8 initialized;
481         u8 dvo_port;
482         u8 slave_addr;
483         u8 dvo_wiring;
484         u8 i2c_pin;
485         u8 ddc_pin;
486 };
487
488 struct intel_display_error_state;
489
490 struct drm_i915_error_state {
491         struct kref ref;
492         struct timeval time;
493
494         char error_msg[128];
495         int iommu;
496         u32 reset_count;
497         u32 suspend_count;
498
499         /* Generic register state */
500         u32 eir;
501         u32 pgtbl_er;
502         u32 ier;
503         u32 gtier[4];
504         u32 ccid;
505         u32 derrmr;
506         u32 forcewake;
507         u32 error; /* gen6+ */
508         u32 err_int; /* gen7 */
509         u32 fault_data0; /* gen8, gen9 */
510         u32 fault_data1; /* gen8, gen9 */
511         u32 done_reg;
512         u32 gac_eco;
513         u32 gam_ecochk;
514         u32 gab_ctl;
515         u32 gfx_mode;
516         u32 extra_instdone[I915_NUM_INSTDONE_REG];
517         u64 fence[I915_MAX_NUM_FENCES];
518         struct intel_overlay_error_state *overlay;
519         struct intel_display_error_state *display;
520         struct drm_i915_error_object *semaphore_obj;
521
522         struct drm_i915_error_ring {
523                 bool valid;
524                 /* Software tracked state */
525                 bool waiting;
526                 int hangcheck_score;
527                 enum intel_ring_hangcheck_action hangcheck_action;
528                 int num_requests;
529
530                 /* our own tracking of ring head and tail */
531                 u32 cpu_ring_head;
532                 u32 cpu_ring_tail;
533
534                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
535
536                 /* Register state */
537                 u32 start;
538                 u32 tail;
539                 u32 head;
540                 u32 ctl;
541                 u32 hws;
542                 u32 ipeir;
543                 u32 ipehr;
544                 u32 instdone;
545                 u32 bbstate;
546                 u32 instpm;
547                 u32 instps;
548                 u32 seqno;
549                 u64 bbaddr;
550                 u64 acthd;
551                 u32 fault_reg;
552                 u64 faddr;
553                 u32 rc_psmi; /* sleep state */
554                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
555
556                 struct drm_i915_error_object {
557                         int page_count;
558                         u64 gtt_offset;
559                         u32 *pages[0];
560                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
561
562                 struct drm_i915_error_request {
563                         long jiffies;
564                         u32 seqno;
565                         u32 tail;
566                 } *requests;
567
568                 struct {
569                         u32 gfx_mode;
570                         union {
571                                 u64 pdp[4];
572                                 u32 pp_dir_base;
573                         };
574                 } vm_info;
575
576                 pid_t pid;
577                 char comm[TASK_COMM_LEN];
578         } ring[I915_NUM_RINGS];
579
580         struct drm_i915_error_buffer {
581                 u32 size;
582                 u32 name;
583                 u32 rseqno[I915_NUM_RINGS], wseqno;
584                 u64 gtt_offset;
585                 u32 read_domains;
586                 u32 write_domain;
587                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
588                 s32 pinned:2;
589                 u32 tiling:2;
590                 u32 dirty:1;
591                 u32 purgeable:1;
592                 u32 userptr:1;
593                 s32 ring:4;
594                 u32 cache_level:3;
595         } **active_bo, **pinned_bo;
596
597         u32 *active_bo_count, *pinned_bo_count;
598         u32 vm_count;
599 };
600
601 struct intel_connector;
602 struct intel_encoder;
603 struct intel_crtc_state;
604 struct intel_initial_plane_config;
605 struct intel_crtc;
606 struct intel_limit;
607 struct dpll;
608
609 struct drm_i915_display_funcs {
610         int (*get_display_clock_speed)(struct drm_device *dev);
611         int (*get_fifo_size)(struct drm_device *dev, int plane);
612         /**
613          * find_dpll() - Find the best values for the PLL
614          * @limit: limits for the PLL
615          * @crtc: current CRTC
616          * @target: target frequency in kHz
617          * @refclk: reference clock frequency in kHz
618          * @match_clock: if provided, @best_clock P divider must
619          *               match the P divider from @match_clock
620          *               used for LVDS downclocking
621          * @best_clock: best PLL values found
622          *
623          * Returns true on success, false on failure.
624          */
625         bool (*find_dpll)(const struct intel_limit *limit,
626                           struct intel_crtc_state *crtc_state,
627                           int target, int refclk,
628                           struct dpll *match_clock,
629                           struct dpll *best_clock);
630         void (*update_wm)(struct drm_crtc *crtc);
631         void (*update_sprite_wm)(struct drm_plane *plane,
632                                  struct drm_crtc *crtc,
633                                  uint32_t sprite_width, uint32_t sprite_height,
634                                  int pixel_size, bool enable, bool scaled);
635         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
636         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
637         /* Returns the active state of the crtc, and if the crtc is active,
638          * fills out the pipe-config with the hw state. */
639         bool (*get_pipe_config)(struct intel_crtc *,
640                                 struct intel_crtc_state *);
641         void (*get_initial_plane_config)(struct intel_crtc *,
642                                          struct intel_initial_plane_config *);
643         int (*crtc_compute_clock)(struct intel_crtc *crtc,
644                                   struct intel_crtc_state *crtc_state);
645         void (*crtc_enable)(struct drm_crtc *crtc);
646         void (*crtc_disable)(struct drm_crtc *crtc);
647         void (*audio_codec_enable)(struct drm_connector *connector,
648                                    struct intel_encoder *encoder,
649                                    struct drm_display_mode *mode);
650         void (*audio_codec_disable)(struct intel_encoder *encoder);
651         void (*fdi_link_train)(struct drm_crtc *crtc);
652         void (*init_clock_gating)(struct drm_device *dev);
653         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
654                           struct drm_framebuffer *fb,
655                           struct drm_i915_gem_object *obj,
656                           struct drm_i915_gem_request *req,
657                           uint32_t flags);
658         void (*update_primary_plane)(struct drm_crtc *crtc,
659                                      struct drm_framebuffer *fb,
660                                      int x, int y);
661         void (*hpd_irq_setup)(struct drm_device *dev);
662         /* clock updates for mode set */
663         /* cursor updates */
664         /* render clock increase/decrease */
665         /* display clock increase/decrease */
666         /* pll clock increase/decrease */
667
668         int (*setup_backlight)(struct intel_connector *connector, enum pipe pipe);
669         uint32_t (*get_backlight)(struct intel_connector *connector);
670         void (*set_backlight)(struct intel_connector *connector,
671                               uint32_t level);
672         void (*disable_backlight)(struct intel_connector *connector);
673         void (*enable_backlight)(struct intel_connector *connector);
674         uint32_t (*backlight_hz_to_pwm)(struct intel_connector *connector,
675                                         uint32_t hz);
676 };
677
678 enum forcewake_domain_id {
679         FW_DOMAIN_ID_RENDER = 0,
680         FW_DOMAIN_ID_BLITTER,
681         FW_DOMAIN_ID_MEDIA,
682
683         FW_DOMAIN_ID_COUNT
684 };
685
686 enum forcewake_domains {
687         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
688         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
689         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
690         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
691                          FORCEWAKE_BLITTER |
692                          FORCEWAKE_MEDIA)
693 };
694
695 struct intel_uncore_funcs {
696         void (*force_wake_get)(struct drm_i915_private *dev_priv,
697                                                         enum forcewake_domains domains);
698         void (*force_wake_put)(struct drm_i915_private *dev_priv,
699                                                         enum forcewake_domains domains);
700
701         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
702         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
703         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
704         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
705
706         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
707                                 uint8_t val, bool trace);
708         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
709                                 uint16_t val, bool trace);
710         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
711                                 uint32_t val, bool trace);
712         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
713                                 uint64_t val, bool trace);
714 };
715
716 struct intel_uncore {
717         spinlock_t lock; /** lock is also taken in irq contexts. */
718
719         struct intel_uncore_funcs funcs;
720
721         unsigned fifo_count;
722         enum forcewake_domains fw_domains;
723
724         struct intel_uncore_forcewake_domain {
725                 struct drm_i915_private *i915;
726                 enum forcewake_domain_id id;
727                 unsigned wake_count;
728                 struct timer_list timer;
729                 u32 reg_set;
730                 u32 val_set;
731                 u32 val_clear;
732                 u32 reg_ack;
733                 u32 reg_post;
734                 u32 val_reset;
735         } fw_domain[FW_DOMAIN_ID_COUNT];
736 };
737
738 /* Iterate over initialised fw domains */
739 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
740         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
741              (i__) < FW_DOMAIN_ID_COUNT; \
742              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
743                 if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
744
745 #define for_each_fw_domain(domain__, dev_priv__, i__) \
746         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
747
748 enum csr_state {
749         FW_UNINITIALIZED = 0,
750         FW_LOADED,
751         FW_FAILED
752 };
753
754 struct intel_csr {
755         const char *fw_path;
756         uint32_t *dmc_payload;
757         uint32_t dmc_fw_size;
758         uint32_t mmio_count;
759         uint32_t mmioaddr[8];
760         uint32_t mmiodata[8];
761         enum csr_state state;
762 };
763
764 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
765         func(is_mobile) sep \
766         func(is_i85x) sep \
767         func(is_i915g) sep \
768         func(is_i945gm) sep \
769         func(is_g33) sep \
770         func(need_gfx_hws) sep \
771         func(is_g4x) sep \
772         func(is_pineview) sep \
773         func(is_broadwater) sep \
774         func(is_crestline) sep \
775         func(is_ivybridge) sep \
776         func(is_valleyview) sep \
777         func(is_haswell) sep \
778         func(is_skylake) sep \
779         func(is_preliminary) sep \
780         func(has_fbc) sep \
781         func(has_pipe_cxsr) sep \
782         func(has_hotplug) sep \
783         func(cursor_needs_physical) sep \
784         func(has_overlay) sep \
785         func(overlay_needs_physical) sep \
786         func(supports_tv) sep \
787         func(has_llc) sep \
788         func(has_ddi) sep \
789         func(has_fpga_dbg)
790
791 #define DEFINE_FLAG(name) u8 name:1
792 #define SEP_SEMICOLON ;
793
794 struct intel_device_info {
795         u32 display_mmio_offset;
796         u16 device_id;
797         u8 num_pipes:3;
798         u8 num_sprites[I915_MAX_PIPES];
799         u8 gen;
800         u8 ring_mask; /* Rings supported by the HW */
801         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
802         /* Register offsets for the various display pipes and transcoders */
803         int pipe_offsets[I915_MAX_TRANSCODERS];
804         int trans_offsets[I915_MAX_TRANSCODERS];
805         int palette_offsets[I915_MAX_PIPES];
806         int cursor_offsets[I915_MAX_PIPES];
807
808         /* Slice/subslice/EU info */
809         u8 slice_total;
810         u8 subslice_total;
811         u8 subslice_per_slice;
812         u8 eu_total;
813         u8 eu_per_subslice;
814         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
815         u8 subslice_7eu[3];
816         u8 has_slice_pg:1;
817         u8 has_subslice_pg:1;
818         u8 has_eu_pg:1;
819 };
820
821 #undef DEFINE_FLAG
822 #undef SEP_SEMICOLON
823
824 enum i915_cache_level {
825         I915_CACHE_NONE = 0,
826         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
827         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
828                               caches, eg sampler/render caches, and the
829                               large Last-Level-Cache. LLC is coherent with
830                               the CPU, but L3 is only visible to the GPU. */
831         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
832 };
833
834 struct i915_ctx_hang_stats {
835         /* This context had batch pending when hang was declared */
836         unsigned batch_pending;
837
838         /* This context had batch active when hang was declared */
839         unsigned batch_active;
840
841         /* Time when this context was last blamed for a GPU reset */
842         unsigned long guilty_ts;
843
844         /* If the contexts causes a second GPU hang within this time,
845          * it is permanently banned from submitting any more work.
846          */
847         unsigned long ban_period_seconds;
848
849         /* This context is banned to submit more work */
850         bool banned;
851 };
852
853 /* This must match up with the value previously used for execbuf2.rsvd1. */
854 #define DEFAULT_CONTEXT_HANDLE 0
855
856 #define CONTEXT_NO_ZEROMAP (1<<0)
857 /**
858  * struct intel_context - as the name implies, represents a context.
859  * @ref: reference count.
860  * @user_handle: userspace tracking identity for this context.
861  * @remap_slice: l3 row remapping information.
862  * @flags: context specific flags:
863  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
864  * @file_priv: filp associated with this context (NULL for global default
865  *             context).
866  * @hang_stats: information about the role of this context in possible GPU
867  *              hangs.
868  * @ppgtt: virtual memory space used by this context.
869  * @legacy_hw_ctx: render context backing object and whether it is correctly
870  *                initialized (legacy ring submission mechanism only).
871  * @link: link in the global list of contexts.
872  *
873  * Contexts are memory images used by the hardware to store copies of their
874  * internal state.
875  */
876 struct intel_context {
877         struct kref ref;
878         int user_handle;
879         uint8_t remap_slice;
880         struct drm_i915_private *i915;
881         int flags;
882         struct drm_i915_file_private *file_priv;
883         struct i915_ctx_hang_stats hang_stats;
884         struct i915_hw_ppgtt *ppgtt;
885
886         /* Legacy ring buffer submission */
887         struct {
888                 struct drm_i915_gem_object *rcs_state;
889                 bool initialized;
890         } legacy_hw_ctx;
891
892         /* Execlists */
893         struct {
894                 struct drm_i915_gem_object *state;
895                 struct intel_ringbuffer *ringbuf;
896                 int pin_count;
897         } engine[I915_NUM_RINGS];
898
899         struct list_head link;
900 };
901
902 enum fb_op_origin {
903         ORIGIN_GTT,
904         ORIGIN_CPU,
905         ORIGIN_CS,
906         ORIGIN_FLIP,
907         ORIGIN_DIRTYFB,
908 };
909
910 struct i915_fbc {
911         /* This is always the inner lock when overlapping with struct_mutex and
912          * it's the outer lock when overlapping with stolen_lock. */
913         struct mutex lock;
914         unsigned long uncompressed_size;
915         unsigned threshold;
916         unsigned int fb_id;
917         unsigned int possible_framebuffer_bits;
918         unsigned int busy_bits;
919         struct intel_crtc *crtc;
920         int y;
921
922         struct drm_mm_node compressed_fb;
923         struct drm_mm_node *compressed_llb;
924
925         bool false_color;
926
927         /* Tracks whether the HW is actually enabled, not whether the feature is
928          * possible. */
929         bool enabled;
930
931         struct intel_fbc_work {
932                 struct delayed_work work;
933                 struct intel_crtc *crtc;
934                 struct drm_framebuffer *fb;
935         } *fbc_work;
936
937         enum no_fbc_reason {
938                 FBC_OK, /* FBC is enabled */
939                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
940                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
941                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
942                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
943                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
944                 FBC_BAD_PLANE, /* fbc not supported on plane */
945                 FBC_NOT_TILED, /* buffer not tiled */
946                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
947                 FBC_MODULE_PARAM,
948                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
949                 FBC_ROTATION, /* rotation is not supported */
950                 FBC_IN_DBG_MASTER, /* kernel debugger is active */
951                 FBC_BAD_STRIDE, /* stride is not supported */
952                 FBC_PIXEL_RATE, /* pixel rate is too big */
953                 FBC_PIXEL_FORMAT /* pixel format is invalid */
954         } no_fbc_reason;
955
956         bool (*fbc_enabled)(struct drm_i915_private *dev_priv);
957         void (*enable_fbc)(struct intel_crtc *crtc);
958         void (*disable_fbc)(struct drm_i915_private *dev_priv);
959 };
960
961 /**
962  * HIGH_RR is the highest eDP panel refresh rate read from EDID
963  * LOW_RR is the lowest eDP panel refresh rate found from EDID
964  * parsing for same resolution.
965  */
966 enum drrs_refresh_rate_type {
967         DRRS_HIGH_RR,
968         DRRS_LOW_RR,
969         DRRS_MAX_RR, /* RR count */
970 };
971
972 enum drrs_support_type {
973         DRRS_NOT_SUPPORTED = 0,
974         STATIC_DRRS_SUPPORT = 1,
975         SEAMLESS_DRRS_SUPPORT = 2
976 };
977
978 struct intel_dp;
979 struct i915_drrs {
980         struct mutex mutex;
981         struct delayed_work work;
982         struct intel_dp *dp;
983         unsigned busy_frontbuffer_bits;
984         enum drrs_refresh_rate_type refresh_rate_type;
985         enum drrs_support_type type;
986 };
987
988 struct i915_psr {
989         struct mutex lock;
990         bool sink_support;
991         bool source_ok;
992         struct intel_dp *enabled;
993         bool active;
994         struct delayed_work work;
995         unsigned busy_frontbuffer_bits;
996         bool psr2_support;
997         bool aux_frame_sync;
998 };
999
1000 enum intel_pch {
1001         PCH_NONE = 0,   /* No PCH present */
1002         PCH_IBX,        /* Ibexpeak PCH */
1003         PCH_CPT,        /* Cougarpoint PCH */
1004         PCH_LPT,        /* Lynxpoint PCH */
1005         PCH_SPT,        /* Sunrisepoint PCH */
1006         PCH_NOP,
1007 };
1008
1009 enum intel_sbi_destination {
1010         SBI_ICLK,
1011         SBI_MPHY,
1012 };
1013
1014 #define QUIRK_PIPEA_FORCE (1<<0)
1015 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1016 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1017 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1018 #define QUIRK_PIPEB_FORCE (1<<4)
1019 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1020
1021 struct intel_fbdev;
1022 struct intel_fbc_work;
1023
1024 struct intel_gmbus {
1025         struct i2c_adapter adapter;
1026         u32 force_bit;
1027         u32 reg0;
1028         u32 gpio_reg;
1029         struct i2c_algo_bit_data bit_algo;
1030         struct drm_i915_private *dev_priv;
1031 };
1032
1033 struct i915_suspend_saved_registers {
1034         u32 saveDSPARB;
1035         u32 saveLVDS;
1036         u32 savePP_ON_DELAYS;
1037         u32 savePP_OFF_DELAYS;
1038         u32 savePP_ON;
1039         u32 savePP_OFF;
1040         u32 savePP_CONTROL;
1041         u32 savePP_DIVISOR;
1042         u32 saveFBC_CONTROL;
1043         u32 saveCACHE_MODE_0;
1044         u32 saveMI_ARB_STATE;
1045         u32 saveSWF0[16];
1046         u32 saveSWF1[16];
1047         u32 saveSWF2[3];
1048         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1049         u32 savePCH_PORT_HOTPLUG;
1050         u16 saveGCDGMBUS;
1051 };
1052
1053 struct vlv_s0ix_state {
1054         /* GAM */
1055         u32 wr_watermark;
1056         u32 gfx_prio_ctrl;
1057         u32 arb_mode;
1058         u32 gfx_pend_tlb0;
1059         u32 gfx_pend_tlb1;
1060         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1061         u32 media_max_req_count;
1062         u32 gfx_max_req_count;
1063         u32 render_hwsp;
1064         u32 ecochk;
1065         u32 bsd_hwsp;
1066         u32 blt_hwsp;
1067         u32 tlb_rd_addr;
1068
1069         /* MBC */
1070         u32 g3dctl;
1071         u32 gsckgctl;
1072         u32 mbctl;
1073
1074         /* GCP */
1075         u32 ucgctl1;
1076         u32 ucgctl3;
1077         u32 rcgctl1;
1078         u32 rcgctl2;
1079         u32 rstctl;
1080         u32 misccpctl;
1081
1082         /* GPM */
1083         u32 gfxpause;
1084         u32 rpdeuhwtc;
1085         u32 rpdeuc;
1086         u32 ecobus;
1087         u32 pwrdwnupctl;
1088         u32 rp_down_timeout;
1089         u32 rp_deucsw;
1090         u32 rcubmabdtmr;
1091         u32 rcedata;
1092         u32 spare2gh;
1093
1094         /* Display 1 CZ domain */
1095         u32 gt_imr;
1096         u32 gt_ier;
1097         u32 pm_imr;
1098         u32 pm_ier;
1099         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1100
1101         /* GT SA CZ domain */
1102         u32 tilectl;
1103         u32 gt_fifoctl;
1104         u32 gtlc_wake_ctrl;
1105         u32 gtlc_survive;
1106         u32 pmwgicz;
1107
1108         /* Display 2 CZ domain */
1109         u32 gu_ctl0;
1110         u32 gu_ctl1;
1111         u32 pcbr;
1112         u32 clock_gate_dis2;
1113 };
1114
1115 struct intel_rps_ei {
1116         u32 cz_clock;
1117         u32 render_c0;
1118         u32 media_c0;
1119 };
1120
1121 struct intel_gen6_power_mgmt {
1122         /*
1123          * work, interrupts_enabled and pm_iir are protected by
1124          * dev_priv->irq_lock
1125          */
1126         struct work_struct work;
1127         bool interrupts_enabled;
1128         u32 pm_iir;
1129
1130         /* Frequencies are stored in potentially platform dependent multiples.
1131          * In other words, *_freq needs to be multiplied by X to be interesting.
1132          * Soft limits are those which are used for the dynamic reclocking done
1133          * by the driver (raise frequencies under heavy loads, and lower for
1134          * lighter loads). Hard limits are those imposed by the hardware.
1135          *
1136          * A distinction is made for overclocking, which is never enabled by
1137          * default, and is considered to be above the hard limit if it's
1138          * possible at all.
1139          */
1140         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1141         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1142         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1143         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1144         u8 min_freq;            /* AKA RPn. Minimum frequency */
1145         u8 idle_freq;           /* Frequency to request when we are idle */
1146         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1147         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1148         u8 rp0_freq;            /* Non-overclocked max frequency. */
1149         u32 cz_freq;
1150
1151         u8 up_threshold; /* Current %busy required to uplock */
1152         u8 down_threshold; /* Current %busy required to downclock */
1153
1154         int last_adj;
1155         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1156
1157         spinlock_t client_lock;
1158         struct list_head clients;
1159         bool client_boost;
1160
1161         bool enabled;
1162         struct delayed_work delayed_resume_work;
1163         unsigned boosts;
1164
1165         struct intel_rps_client semaphores, mmioflips;
1166
1167         /* manual wa residency calculations */
1168         struct intel_rps_ei up_ei, down_ei;
1169
1170         /*
1171          * Protects RPS/RC6 register access and PCU communication.
1172          * Must be taken after struct_mutex if nested. Note that
1173          * this lock may be held for long periods of time when
1174          * talking to hw - so only take it when talking to hw!
1175          */
1176         struct mutex hw_lock;
1177 };
1178
1179 /* defined intel_pm.c */
1180 extern spinlock_t mchdev_lock;
1181
1182 struct intel_ilk_power_mgmt {
1183         u8 cur_delay;
1184         u8 min_delay;
1185         u8 max_delay;
1186         u8 fmax;
1187         u8 fstart;
1188
1189         u64 last_count1;
1190         unsigned long last_time1;
1191         unsigned long chipset_power;
1192         u64 last_count2;
1193         u64 last_time2;
1194         unsigned long gfx_power;
1195         u8 corr;
1196
1197         int c_m;
1198         int r_t;
1199 };
1200
1201 struct drm_i915_private;
1202 struct i915_power_well;
1203
1204 struct i915_power_well_ops {
1205         /*
1206          * Synchronize the well's hw state to match the current sw state, for
1207          * example enable/disable it based on the current refcount. Called
1208          * during driver init and resume time, possibly after first calling
1209          * the enable/disable handlers.
1210          */
1211         void (*sync_hw)(struct drm_i915_private *dev_priv,
1212                         struct i915_power_well *power_well);
1213         /*
1214          * Enable the well and resources that depend on it (for example
1215          * interrupts located on the well). Called after the 0->1 refcount
1216          * transition.
1217          */
1218         void (*enable)(struct drm_i915_private *dev_priv,
1219                        struct i915_power_well *power_well);
1220         /*
1221          * Disable the well and resources that depend on it. Called after
1222          * the 1->0 refcount transition.
1223          */
1224         void (*disable)(struct drm_i915_private *dev_priv,
1225                         struct i915_power_well *power_well);
1226         /* Returns the hw enabled state. */
1227         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1228                            struct i915_power_well *power_well);
1229 };
1230
1231 /* Power well structure for haswell */
1232 struct i915_power_well {
1233         const char *name;
1234         bool always_on;
1235         /* power well enable/disable usage count */
1236         int count;
1237         /* cached hw enabled state */
1238         bool hw_enabled;
1239         unsigned long domains;
1240         unsigned long data;
1241         const struct i915_power_well_ops *ops;
1242 };
1243
1244 struct i915_power_domains {
1245         /*
1246          * Power wells needed for initialization at driver init and suspend
1247          * time are on. They are kept on until after the first modeset.
1248          */
1249         bool init_power_on;
1250         bool initializing;
1251         int power_well_count;
1252
1253         struct mutex lock;
1254         int domain_use_count[POWER_DOMAIN_NUM];
1255         struct i915_power_well *power_wells;
1256 };
1257
1258 #define MAX_L3_SLICES 2
1259 struct intel_l3_parity {
1260         u32 *remap_info[MAX_L3_SLICES];
1261         struct work_struct error_work;
1262         int which_slice;
1263 };
1264
1265 struct i915_gem_mm {
1266         /** Memory allocator for GTT stolen memory */
1267         struct drm_mm stolen;
1268         /** Protects the usage of the GTT stolen memory allocator. This is
1269          * always the inner lock when overlapping with struct_mutex. */
1270         struct mutex stolen_lock;
1271
1272         /** List of all objects in gtt_space. Used to restore gtt
1273          * mappings on resume */
1274         struct list_head bound_list;
1275         /**
1276          * List of objects which are not bound to the GTT (thus
1277          * are idle and not used by the GPU) but still have
1278          * (presumably uncached) pages still attached.
1279          */
1280         struct list_head unbound_list;
1281
1282         /** Usable portion of the GTT for GEM */
1283         unsigned long stolen_base; /* limited to low memory (32-bit) */
1284
1285         /** PPGTT used for aliasing the PPGTT with the GTT */
1286         struct i915_hw_ppgtt *aliasing_ppgtt;
1287
1288         struct notifier_block oom_notifier;
1289         struct shrinker shrinker;
1290         bool shrinker_no_lock_stealing;
1291
1292         /** LRU list of objects with fence regs on them. */
1293         struct list_head fence_list;
1294
1295         /**
1296          * We leave the user IRQ off as much as possible,
1297          * but this means that requests will finish and never
1298          * be retired once the system goes idle. Set a timer to
1299          * fire periodically while the ring is running. When it
1300          * fires, go retire requests.
1301          */
1302         struct delayed_work retire_work;
1303
1304         /**
1305          * When we detect an idle GPU, we want to turn on
1306          * powersaving features. So once we see that there
1307          * are no more requests outstanding and no more
1308          * arrive within a small period of time, we fire
1309          * off the idle_work.
1310          */
1311         struct delayed_work idle_work;
1312
1313         /**
1314          * Are we in a non-interruptible section of code like
1315          * modesetting?
1316          */
1317         bool interruptible;
1318
1319         /**
1320          * Is the GPU currently considered idle, or busy executing userspace
1321          * requests?  Whilst idle, we attempt to power down the hardware and
1322          * display clocks. In order to reduce the effect on performance, there
1323          * is a slight delay before we do so.
1324          */
1325         bool busy;
1326
1327         /* the indicator for dispatch video commands on two BSD rings */
1328         int bsd_ring_dispatch_index;
1329
1330         /** Bit 6 swizzling required for X tiling */
1331         uint32_t bit_6_swizzle_x;
1332         /** Bit 6 swizzling required for Y tiling */
1333         uint32_t bit_6_swizzle_y;
1334
1335         /* accounting, useful for userland debugging */
1336         spinlock_t object_stat_lock;
1337         size_t object_memory;
1338         u32 object_count;
1339 };
1340
1341 struct drm_i915_error_state_buf {
1342         struct drm_i915_private *i915;
1343         unsigned bytes;
1344         unsigned size;
1345         int err;
1346         u8 *buf;
1347         loff_t start;
1348         loff_t pos;
1349 };
1350
1351 struct i915_error_state_file_priv {
1352         struct drm_device *dev;
1353         struct drm_i915_error_state *error;
1354 };
1355
1356 struct i915_gpu_error {
1357         /* For hangcheck timer */
1358 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1359 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1360         /* Hang gpu twice in this window and your context gets banned */
1361 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1362
1363         struct workqueue_struct *hangcheck_wq;
1364         struct delayed_work hangcheck_work;
1365
1366         /* For reset and error_state handling. */
1367         spinlock_t lock;
1368         /* Protected by the above dev->gpu_error.lock. */
1369         struct drm_i915_error_state *first_error;
1370
1371         unsigned long missed_irq_rings;
1372
1373         /**
1374          * State variable controlling the reset flow and count
1375          *
1376          * This is a counter which gets incremented when reset is triggered,
1377          * and again when reset has been handled. So odd values (lowest bit set)
1378          * means that reset is in progress and even values that
1379          * (reset_counter >> 1):th reset was successfully completed.
1380          *
1381          * If reset is not completed succesfully, the I915_WEDGE bit is
1382          * set meaning that hardware is terminally sour and there is no
1383          * recovery. All waiters on the reset_queue will be woken when
1384          * that happens.
1385          *
1386          * This counter is used by the wait_seqno code to notice that reset
1387          * event happened and it needs to restart the entire ioctl (since most
1388          * likely the seqno it waited for won't ever signal anytime soon).
1389          *
1390          * This is important for lock-free wait paths, where no contended lock
1391          * naturally enforces the correct ordering between the bail-out of the
1392          * waiter and the gpu reset work code.
1393          */
1394         atomic_t reset_counter;
1395
1396 #define I915_RESET_IN_PROGRESS_FLAG     1
1397 #define I915_WEDGED                     (1 << 31)
1398
1399         /**
1400          * Waitqueue to signal when the reset has completed. Used by clients
1401          * that wait for dev_priv->mm.wedged to settle.
1402          */
1403         wait_queue_head_t reset_queue;
1404
1405         /* Userspace knobs for gpu hang simulation;
1406          * combines both a ring mask, and extra flags
1407          */
1408         u32 stop_rings;
1409 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1410 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1411
1412         /* For missed irq/seqno simulation. */
1413         unsigned int test_irq_rings;
1414
1415         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1416         bool reload_in_reset;
1417 };
1418
1419 enum modeset_restore {
1420         MODESET_ON_LID_OPEN,
1421         MODESET_DONE,
1422         MODESET_SUSPENDED,
1423 };
1424
1425 #define DP_AUX_A 0x40
1426 #define DP_AUX_B 0x10
1427 #define DP_AUX_C 0x20
1428 #define DP_AUX_D 0x30
1429
1430 #define DDC_PIN_B  0x05
1431 #define DDC_PIN_C  0x04
1432 #define DDC_PIN_D  0x06
1433
1434 struct ddi_vbt_port_info {
1435         /*
1436          * This is an index in the HDMI/DVI DDI buffer translation table.
1437          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1438          * populate this field.
1439          */
1440 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1441         uint8_t hdmi_level_shift;
1442
1443         uint8_t supports_dvi:1;
1444         uint8_t supports_hdmi:1;
1445         uint8_t supports_dp:1;
1446
1447         uint8_t alternate_aux_channel;
1448         uint8_t alternate_ddc_pin;
1449
1450         uint8_t dp_boost_level;
1451         uint8_t hdmi_boost_level;
1452 };
1453
1454 enum psr_lines_to_wait {
1455         PSR_0_LINES_TO_WAIT = 0,
1456         PSR_1_LINE_TO_WAIT,
1457         PSR_4_LINES_TO_WAIT,
1458         PSR_8_LINES_TO_WAIT
1459 };
1460
1461 struct intel_vbt_data {
1462         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1463         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1464
1465         /* Feature bits */
1466         unsigned int int_tv_support:1;
1467         unsigned int lvds_dither:1;
1468         unsigned int lvds_vbt:1;
1469         unsigned int int_crt_support:1;
1470         unsigned int lvds_use_ssc:1;
1471         unsigned int display_clock_mode:1;
1472         unsigned int fdi_rx_polarity_inverted:1;
1473         unsigned int has_mipi:1;
1474         int lvds_ssc_freq;
1475         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1476
1477         enum drrs_support_type drrs_type;
1478
1479         /* eDP */
1480         int edp_rate;
1481         int edp_lanes;
1482         int edp_preemphasis;
1483         int edp_vswing;
1484         bool edp_initialized;
1485         bool edp_support;
1486         int edp_bpp;
1487         struct edp_power_seq edp_pps;
1488
1489         struct {
1490                 bool full_link;
1491                 bool require_aux_wakeup;
1492                 int idle_frames;
1493                 enum psr_lines_to_wait lines_to_wait;
1494                 int tp1_wakeup_time;
1495                 int tp2_tp3_wakeup_time;
1496         } psr;
1497
1498         struct {
1499                 u16 pwm_freq_hz;
1500                 bool present;
1501                 bool active_low_pwm;
1502                 u8 min_brightness;      /* min_brightness/255 of max */
1503         } backlight;
1504
1505         /* MIPI DSI */
1506         struct {
1507                 u16 port;
1508                 u16 panel_id;
1509                 struct mipi_config *config;
1510                 struct mipi_pps_data *pps;
1511                 u8 seq_version;
1512                 u32 size;
1513                 u8 *data;
1514                 u8 *sequence[MIPI_SEQ_MAX];
1515         } dsi;
1516
1517         int crt_ddc_pin;
1518
1519         int child_dev_num;
1520         union child_device_config *child_dev;
1521
1522         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1523 };
1524
1525 enum intel_ddb_partitioning {
1526         INTEL_DDB_PART_1_2,
1527         INTEL_DDB_PART_5_6, /* IVB+ */
1528 };
1529
1530 struct intel_wm_level {
1531         bool enable;
1532         uint32_t pri_val;
1533         uint32_t spr_val;
1534         uint32_t cur_val;
1535         uint32_t fbc_val;
1536 };
1537
1538 struct ilk_wm_values {
1539         uint32_t wm_pipe[3];
1540         uint32_t wm_lp[3];
1541         uint32_t wm_lp_spr[3];
1542         uint32_t wm_linetime[3];
1543         bool enable_fbc_wm;
1544         enum intel_ddb_partitioning partitioning;
1545 };
1546
1547 struct vlv_pipe_wm {
1548         uint16_t primary;
1549         uint16_t sprite[2];
1550         uint8_t cursor;
1551 };
1552
1553 struct vlv_sr_wm {
1554         uint16_t plane;
1555         uint8_t cursor;
1556 };
1557
1558 struct vlv_wm_values {
1559         struct vlv_pipe_wm pipe[3];
1560         struct vlv_sr_wm sr;
1561         struct {
1562                 uint8_t cursor;
1563                 uint8_t sprite[2];
1564                 uint8_t primary;
1565         } ddl[3];
1566         uint8_t level;
1567         bool cxsr;
1568 };
1569
1570 struct skl_ddb_entry {
1571         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1572 };
1573
1574 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1575 {
1576         return entry->end - entry->start;
1577 }
1578
1579 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1580                                        const struct skl_ddb_entry *e2)
1581 {
1582         if (e1->start == e2->start && e1->end == e2->end)
1583                 return true;
1584
1585         return false;
1586 }
1587
1588 struct skl_ddb_allocation {
1589         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1590         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1591         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* y-plane */
1592         struct skl_ddb_entry cursor[I915_MAX_PIPES];
1593 };
1594
1595 struct skl_wm_values {
1596         bool dirty[I915_MAX_PIPES];
1597         struct skl_ddb_allocation ddb;
1598         uint32_t wm_linetime[I915_MAX_PIPES];
1599         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1600         uint32_t cursor[I915_MAX_PIPES][8];
1601         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1602         uint32_t cursor_trans[I915_MAX_PIPES];
1603 };
1604
1605 struct skl_wm_level {
1606         bool plane_en[I915_MAX_PLANES];
1607         bool cursor_en;
1608         uint16_t plane_res_b[I915_MAX_PLANES];
1609         uint8_t plane_res_l[I915_MAX_PLANES];
1610         uint16_t cursor_res_b;
1611         uint8_t cursor_res_l;
1612 };
1613
1614 /*
1615  * This struct helps tracking the state needed for runtime PM, which puts the
1616  * device in PCI D3 state. Notice that when this happens, nothing on the
1617  * graphics device works, even register access, so we don't get interrupts nor
1618  * anything else.
1619  *
1620  * Every piece of our code that needs to actually touch the hardware needs to
1621  * either call intel_runtime_pm_get or call intel_display_power_get with the
1622  * appropriate power domain.
1623  *
1624  * Our driver uses the autosuspend delay feature, which means we'll only really
1625  * suspend if we stay with zero refcount for a certain amount of time. The
1626  * default value is currently very conservative (see intel_runtime_pm_enable), but
1627  * it can be changed with the standard runtime PM files from sysfs.
1628  *
1629  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1630  * goes back to false exactly before we reenable the IRQs. We use this variable
1631  * to check if someone is trying to enable/disable IRQs while they're supposed
1632  * to be disabled. This shouldn't happen and we'll print some error messages in
1633  * case it happens.
1634  *
1635  * For more, read the Documentation/power/runtime_pm.txt.
1636  */
1637 struct i915_runtime_pm {
1638         bool suspended;
1639         bool irqs_enabled;
1640 };
1641
1642 enum intel_pipe_crc_source {
1643         INTEL_PIPE_CRC_SOURCE_NONE,
1644         INTEL_PIPE_CRC_SOURCE_PLANE1,
1645         INTEL_PIPE_CRC_SOURCE_PLANE2,
1646         INTEL_PIPE_CRC_SOURCE_PF,
1647         INTEL_PIPE_CRC_SOURCE_PIPE,
1648         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1649         INTEL_PIPE_CRC_SOURCE_TV,
1650         INTEL_PIPE_CRC_SOURCE_DP_B,
1651         INTEL_PIPE_CRC_SOURCE_DP_C,
1652         INTEL_PIPE_CRC_SOURCE_DP_D,
1653         INTEL_PIPE_CRC_SOURCE_AUTO,
1654         INTEL_PIPE_CRC_SOURCE_MAX,
1655 };
1656
1657 struct intel_pipe_crc_entry {
1658         uint32_t frame;
1659         uint32_t crc[5];
1660 };
1661
1662 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1663 struct intel_pipe_crc {
1664         spinlock_t lock;
1665         bool opened;            /* exclusive access to the result file */
1666         struct intel_pipe_crc_entry *entries;
1667         enum intel_pipe_crc_source source;
1668         int head, tail;
1669         wait_queue_head_t wq;
1670 };
1671
1672 struct i915_frontbuffer_tracking {
1673         struct mutex lock;
1674
1675         /*
1676          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1677          * scheduled flips.
1678          */
1679         unsigned busy_bits;
1680         unsigned flip_bits;
1681 };
1682
1683 struct i915_wa_reg {
1684         u32 addr;
1685         u32 value;
1686         /* bitmask representing WA bits */
1687         u32 mask;
1688 };
1689
1690 #define I915_MAX_WA_REGS 16
1691
1692 struct i915_workarounds {
1693         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1694         u32 count;
1695 };
1696
1697 struct i915_virtual_gpu {
1698         bool active;
1699 };
1700
1701 struct i915_execbuffer_params {
1702         struct drm_device               *dev;
1703         struct drm_file                 *file;
1704         uint32_t                        dispatch_flags;
1705         uint32_t                        args_batch_start_offset;
1706         uint64_t                        batch_obj_vm_offset;
1707         struct intel_engine_cs          *ring;
1708         struct drm_i915_gem_object      *batch_obj;
1709         struct intel_context            *ctx;
1710         struct drm_i915_gem_request     *request;
1711 };
1712
1713 struct drm_i915_private {
1714         struct drm_device *dev;
1715         struct kmem_cache *objects;
1716         struct kmem_cache *vmas;
1717         struct kmem_cache *requests;
1718
1719         const struct intel_device_info info;
1720
1721         int relative_constants_mode;
1722
1723         void __iomem *regs;
1724
1725         struct intel_uncore uncore;
1726
1727         struct i915_virtual_gpu vgpu;
1728
1729         struct intel_guc guc;
1730
1731         struct intel_csr csr;
1732
1733         /* Display CSR-related protection */
1734         struct mutex csr_lock;
1735
1736         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1737
1738         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1739          * controller on different i2c buses. */
1740         struct mutex gmbus_mutex;
1741
1742         /**
1743          * Base address of the gmbus and gpio block.
1744          */
1745         uint32_t gpio_mmio_base;
1746
1747         /* MMIO base address for MIPI regs */
1748         uint32_t mipi_mmio_base;
1749
1750         wait_queue_head_t gmbus_wait_queue;
1751
1752         struct pci_dev *bridge_dev;
1753         struct intel_engine_cs ring[I915_NUM_RINGS];
1754         struct drm_i915_gem_object *semaphore_obj;
1755         uint32_t last_seqno, next_seqno;
1756
1757         struct drm_dma_handle *status_page_dmah;
1758         struct resource mch_res;
1759
1760         /* protects the irq masks */
1761         spinlock_t irq_lock;
1762
1763         /* protects the mmio flip data */
1764         spinlock_t mmio_flip_lock;
1765
1766         bool display_irqs_enabled;
1767
1768         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1769         struct pm_qos_request pm_qos;
1770
1771         /* Sideband mailbox protection */
1772         struct mutex sb_lock;
1773
1774         /** Cached value of IMR to avoid reads in updating the bitfield */
1775         union {
1776                 u32 irq_mask;
1777                 u32 de_irq_mask[I915_MAX_PIPES];
1778         };
1779         u32 gt_irq_mask;
1780         u32 pm_irq_mask;
1781         u32 pm_rps_events;
1782         u32 pipestat_irq_mask[I915_MAX_PIPES];
1783
1784         struct i915_hotplug hotplug;
1785         struct i915_fbc fbc;
1786         struct i915_drrs drrs;
1787         struct intel_opregion opregion;
1788         struct intel_vbt_data vbt;
1789
1790         bool preserve_bios_swizzle;
1791
1792         /* overlay */
1793         struct intel_overlay *overlay;
1794
1795         /* backlight registers and fields in struct intel_panel */
1796         struct mutex backlight_lock;
1797
1798         /* LVDS info */
1799         bool no_aux_handshake;
1800
1801         /* protects panel power sequencer state */
1802         struct mutex pps_mutex;
1803
1804         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1805         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1806         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1807
1808         unsigned int fsb_freq, mem_freq, is_ddr3;
1809         unsigned int skl_boot_cdclk;
1810         unsigned int cdclk_freq, max_cdclk_freq;
1811         unsigned int max_dotclk_freq;
1812         unsigned int hpll_freq;
1813
1814         /**
1815          * wq - Driver workqueue for GEM.
1816          *
1817          * NOTE: Work items scheduled here are not allowed to grab any modeset
1818          * locks, for otherwise the flushing done in the pageflip code will
1819          * result in deadlocks.
1820          */
1821         struct workqueue_struct *wq;
1822
1823         /* Display functions */
1824         struct drm_i915_display_funcs display;
1825
1826         /* PCH chipset type */
1827         enum intel_pch pch_type;
1828         unsigned short pch_id;
1829
1830         unsigned long quirks;
1831
1832         enum modeset_restore modeset_restore;
1833         struct mutex modeset_restore_lock;
1834
1835         struct list_head vm_list; /* Global list of all address spaces */
1836         struct i915_gtt gtt; /* VM representing the global address space */
1837
1838         struct i915_gem_mm mm;
1839         DECLARE_HASHTABLE(mm_structs, 7);
1840         struct mutex mm_lock;
1841
1842         /* Kernel Modesetting */
1843
1844         struct sdvo_device_mapping sdvo_mappings[2];
1845
1846         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1847         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1848         wait_queue_head_t pending_flip_queue;
1849
1850 #ifdef CONFIG_DEBUG_FS
1851         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1852 #endif
1853
1854         int num_shared_dpll;
1855         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1856         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1857
1858         struct i915_workarounds workarounds;
1859
1860         /* Reclocking support */
1861         bool render_reclock_avail;
1862
1863         struct i915_frontbuffer_tracking fb_tracking;
1864
1865         u16 orig_clock;
1866
1867         bool mchbar_need_disable;
1868
1869         struct intel_l3_parity l3_parity;
1870
1871         /* Cannot be determined by PCIID. You must always read a register. */
1872         size_t ellc_size;
1873
1874         /* gen6+ rps state */
1875         struct intel_gen6_power_mgmt rps;
1876
1877         /* ilk-only ips/rps state. Everything in here is protected by the global
1878          * mchdev_lock in intel_pm.c */
1879         struct intel_ilk_power_mgmt ips;
1880
1881         struct i915_power_domains power_domains;
1882
1883         struct i915_psr psr;
1884
1885         struct i915_gpu_error gpu_error;
1886
1887         struct drm_i915_gem_object *vlv_pctx;
1888
1889 #ifdef CONFIG_DRM_FBDEV_EMULATION
1890         /* list of fbdev register on this device */
1891         struct intel_fbdev *fbdev;
1892         struct work_struct fbdev_suspend_work;
1893 #endif
1894
1895         struct drm_property *broadcast_rgb_property;
1896         struct drm_property *force_audio_property;
1897
1898         /* hda/i915 audio component */
1899         struct i915_audio_component *audio_component;
1900         bool audio_component_registered;
1901
1902         uint32_t hw_context_size;
1903         struct list_head context_list;
1904
1905         u32 fdi_rx_config;
1906
1907         u32 chv_phy_control;
1908
1909         u32 suspend_count;
1910         struct i915_suspend_saved_registers regfile;
1911         struct vlv_s0ix_state vlv_s0ix_state;
1912
1913         struct {
1914                 /*
1915                  * Raw watermark latency values:
1916                  * in 0.1us units for WM0,
1917                  * in 0.5us units for WM1+.
1918                  */
1919                 /* primary */
1920                 uint16_t pri_latency[5];
1921                 /* sprite */
1922                 uint16_t spr_latency[5];
1923                 /* cursor */
1924                 uint16_t cur_latency[5];
1925                 /*
1926                  * Raw watermark memory latency values
1927                  * for SKL for all 8 levels
1928                  * in 1us units.
1929                  */
1930                 uint16_t skl_latency[8];
1931
1932                 /*
1933                  * The skl_wm_values structure is a bit too big for stack
1934                  * allocation, so we keep the staging struct where we store
1935                  * intermediate results here instead.
1936                  */
1937                 struct skl_wm_values skl_results;
1938
1939                 /* current hardware state */
1940                 union {
1941                         struct ilk_wm_values hw;
1942                         struct skl_wm_values skl_hw;
1943                         struct vlv_wm_values vlv;
1944                 };
1945
1946                 uint8_t max_level;
1947         } wm;
1948
1949         struct i915_runtime_pm pm;
1950
1951         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1952         struct {
1953                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1954                                       struct drm_i915_gem_execbuffer2 *args,
1955                                       struct list_head *vmas);
1956                 int (*init_rings)(struct drm_device *dev);
1957                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1958                 void (*stop_ring)(struct intel_engine_cs *ring);
1959         } gt;
1960
1961         bool edp_low_vswing;
1962
1963         /*
1964          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1965          * will be rejected. Instead look for a better place.
1966          */
1967 };
1968
1969 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1970 {
1971         return dev->dev_private;
1972 }
1973
1974 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1975 {
1976         return to_i915(dev_get_drvdata(dev));
1977 }
1978
1979 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
1980 {
1981         return container_of(guc, struct drm_i915_private, guc);
1982 }
1983
1984 /* Iterate over initialised rings */
1985 #define for_each_ring(ring__, dev_priv__, i__) \
1986         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1987                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1988
1989 enum hdmi_force_audio {
1990         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1991         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1992         HDMI_AUDIO_AUTO,                /* trust EDID */
1993         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1994 };
1995
1996 #define I915_GTT_OFFSET_NONE ((u32)-1)
1997
1998 struct drm_i915_gem_object_ops {
1999         /* Interface between the GEM object and its backing storage.
2000          * get_pages() is called once prior to the use of the associated set
2001          * of pages before to binding them into the GTT, and put_pages() is
2002          * called after we no longer need them. As we expect there to be
2003          * associated cost with migrating pages between the backing storage
2004          * and making them available for the GPU (e.g. clflush), we may hold
2005          * onto the pages after they are no longer referenced by the GPU
2006          * in case they may be used again shortly (for example migrating the
2007          * pages to a different memory domain within the GTT). put_pages()
2008          * will therefore most likely be called when the object itself is
2009          * being released or under memory pressure (where we attempt to
2010          * reap pages for the shrinker).
2011          */
2012         int (*get_pages)(struct drm_i915_gem_object *);
2013         void (*put_pages)(struct drm_i915_gem_object *);
2014         int (*dmabuf_export)(struct drm_i915_gem_object *);
2015         void (*release)(struct drm_i915_gem_object *);
2016 };
2017
2018 /*
2019  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2020  * considered to be the frontbuffer for the given plane interface-wise. This
2021  * doesn't mean that the hw necessarily already scans it out, but that any
2022  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2023  *
2024  * We have one bit per pipe and per scanout plane type.
2025  */
2026 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2027 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2028 #define INTEL_FRONTBUFFER_BITS \
2029         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2030 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2031         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2032 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2033         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2034 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2035         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2036 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2037         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2038 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2039         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2040
2041 struct drm_i915_gem_object {
2042         struct drm_gem_object base;
2043
2044         const struct drm_i915_gem_object_ops *ops;
2045
2046         /** List of VMAs backed by this object */
2047         struct list_head vma_list;
2048
2049         /** Stolen memory for this object, instead of being backed by shmem. */
2050         struct drm_mm_node *stolen;
2051         struct list_head global_list;
2052
2053         struct list_head ring_list[I915_NUM_RINGS];
2054         /** Used in execbuf to temporarily hold a ref */
2055         struct list_head obj_exec_link;
2056
2057         struct list_head batch_pool_link;
2058
2059         /**
2060          * This is set if the object is on the active lists (has pending
2061          * rendering and so a non-zero seqno), and is not set if it i s on
2062          * inactive (ready to be unbound) list.
2063          */
2064         unsigned int active:I915_NUM_RINGS;
2065
2066         /**
2067          * This is set if the object has been written to since last bound
2068          * to the GTT
2069          */
2070         unsigned int dirty:1;
2071
2072         /**
2073          * Fence register bits (if any) for this object.  Will be set
2074          * as needed when mapped into the GTT.
2075          * Protected by dev->struct_mutex.
2076          */
2077         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2078
2079         /**
2080          * Advice: are the backing pages purgeable?
2081          */
2082         unsigned int madv:2;
2083
2084         /**
2085          * Current tiling mode for the object.
2086          */
2087         unsigned int tiling_mode:2;
2088         /**
2089          * Whether the tiling parameters for the currently associated fence
2090          * register have changed. Note that for the purposes of tracking
2091          * tiling changes we also treat the unfenced register, the register
2092          * slot that the object occupies whilst it executes a fenced
2093          * command (such as BLT on gen2/3), as a "fence".
2094          */
2095         unsigned int fence_dirty:1;
2096
2097         /**
2098          * Is the object at the current location in the gtt mappable and
2099          * fenceable? Used to avoid costly recalculations.
2100          */
2101         unsigned int map_and_fenceable:1;
2102
2103         /**
2104          * Whether the current gtt mapping needs to be mappable (and isn't just
2105          * mappable by accident). Track pin and fault separate for a more
2106          * accurate mappable working set.
2107          */
2108         unsigned int fault_mappable:1;
2109
2110         /*
2111          * Is the object to be mapped as read-only to the GPU
2112          * Only honoured if hardware has relevant pte bit
2113          */
2114         unsigned long gt_ro:1;
2115         unsigned int cache_level:3;
2116         unsigned int cache_dirty:1;
2117
2118         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2119
2120         unsigned int pin_display;
2121
2122         struct sg_table *pages;
2123         int pages_pin_count;
2124         struct get_page {
2125                 struct scatterlist *sg;
2126                 int last;
2127         } get_page;
2128
2129         /* prime dma-buf support */
2130         void *dma_buf_vmapping;
2131         int vmapping_count;
2132
2133         /** Breadcrumb of last rendering to the buffer.
2134          * There can only be one writer, but we allow for multiple readers.
2135          * If there is a writer that necessarily implies that all other
2136          * read requests are complete - but we may only be lazily clearing
2137          * the read requests. A read request is naturally the most recent
2138          * request on a ring, so we may have two different write and read
2139          * requests on one ring where the write request is older than the
2140          * read request. This allows for the CPU to read from an active
2141          * buffer by only waiting for the write to complete.
2142          * */
2143         struct drm_i915_gem_request *last_read_req[I915_NUM_RINGS];
2144         struct drm_i915_gem_request *last_write_req;
2145         /** Breadcrumb of last fenced GPU access to the buffer. */
2146         struct drm_i915_gem_request *last_fenced_req;
2147
2148         /** Current tiling stride for the object, if it's tiled. */
2149         uint32_t stride;
2150
2151         /** References from framebuffers, locks out tiling changes. */
2152         unsigned long framebuffer_references;
2153
2154         /** Record of address bit 17 of each page at last unbind. */
2155         unsigned long *bit_17;
2156
2157         union {
2158                 /** for phy allocated objects */
2159                 struct drm_dma_handle *phys_handle;
2160
2161                 struct i915_gem_userptr {
2162                         uintptr_t ptr;
2163                         unsigned read_only :1;
2164                         unsigned workers :4;
2165 #define I915_GEM_USERPTR_MAX_WORKERS 15
2166
2167                         struct i915_mm_struct *mm;
2168                         struct i915_mmu_object *mmu_object;
2169                         struct work_struct *work;
2170                 } userptr;
2171         };
2172 };
2173 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2174
2175 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2176                        struct drm_i915_gem_object *new,
2177                        unsigned frontbuffer_bits);
2178
2179 /**
2180  * Request queue structure.
2181  *
2182  * The request queue allows us to note sequence numbers that have been emitted
2183  * and may be associated with active buffers to be retired.
2184  *
2185  * By keeping this list, we can avoid having to do questionable sequence
2186  * number comparisons on buffer last_read|write_seqno. It also allows an
2187  * emission time to be associated with the request for tracking how far ahead
2188  * of the GPU the submission is.
2189  *
2190  * The requests are reference counted, so upon creation they should have an
2191  * initial reference taken using kref_init
2192  */
2193 struct drm_i915_gem_request {
2194         struct kref ref;
2195
2196         /** On Which ring this request was generated */
2197         struct drm_i915_private *i915;
2198         struct intel_engine_cs *ring;
2199
2200         /** GEM sequence number associated with this request. */
2201         uint32_t seqno;
2202
2203         /** Position in the ringbuffer of the start of the request */
2204         u32 head;
2205
2206         /**
2207          * Position in the ringbuffer of the start of the postfix.
2208          * This is required to calculate the maximum available ringbuffer
2209          * space without overwriting the postfix.
2210          */
2211          u32 postfix;
2212
2213         /** Position in the ringbuffer of the end of the whole request */
2214         u32 tail;
2215
2216         /**
2217          * Context and ring buffer related to this request
2218          * Contexts are refcounted, so when this request is associated with a
2219          * context, we must increment the context's refcount, to guarantee that
2220          * it persists while any request is linked to it. Requests themselves
2221          * are also refcounted, so the request will only be freed when the last
2222          * reference to it is dismissed, and the code in
2223          * i915_gem_request_free() will then decrement the refcount on the
2224          * context.
2225          */
2226         struct intel_context *ctx;
2227         struct intel_ringbuffer *ringbuf;
2228
2229         /** Batch buffer related to this request if any (used for
2230             error state dump only) */
2231         struct drm_i915_gem_object *batch_obj;
2232
2233         /** Time at which this request was emitted, in jiffies. */
2234         unsigned long emitted_jiffies;
2235
2236         /** global list entry for this request */
2237         struct list_head list;
2238
2239         struct drm_i915_file_private *file_priv;
2240         /** file_priv list entry for this request */
2241         struct list_head client_list;
2242
2243         /** process identifier submitting this request */
2244         struct pid *pid;
2245
2246         /**
2247          * The ELSP only accepts two elements at a time, so we queue
2248          * context/tail pairs on a given queue (ring->execlist_queue) until the
2249          * hardware is available. The queue serves a double purpose: we also use
2250          * it to keep track of the up to 2 contexts currently in the hardware
2251          * (usually one in execution and the other queued up by the GPU): We
2252          * only remove elements from the head of the queue when the hardware
2253          * informs us that an element has been completed.
2254          *
2255          * All accesses to the queue are mediated by a spinlock
2256          * (ring->execlist_lock).
2257          */
2258
2259         /** Execlist link in the submission queue.*/
2260         struct list_head execlist_link;
2261
2262         /** Execlists no. of times this request has been sent to the ELSP */
2263         int elsp_submitted;
2264
2265 };
2266
2267 int i915_gem_request_alloc(struct intel_engine_cs *ring,
2268                            struct intel_context *ctx,
2269                            struct drm_i915_gem_request **req_out);
2270 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2271 void i915_gem_request_free(struct kref *req_ref);
2272 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2273                                    struct drm_file *file);
2274
2275 static inline uint32_t
2276 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2277 {
2278         return req ? req->seqno : 0;
2279 }
2280
2281 static inline struct intel_engine_cs *
2282 i915_gem_request_get_ring(struct drm_i915_gem_request *req)
2283 {
2284         return req ? req->ring : NULL;
2285 }
2286
2287 static inline struct drm_i915_gem_request *
2288 i915_gem_request_reference(struct drm_i915_gem_request *req)
2289 {
2290         if (req)
2291                 kref_get(&req->ref);
2292         return req;
2293 }
2294
2295 static inline void
2296 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2297 {
2298         WARN_ON(!mutex_is_locked(&req->ring->dev->struct_mutex));
2299         kref_put(&req->ref, i915_gem_request_free);
2300 }
2301
2302 static inline void
2303 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2304 {
2305         struct drm_device *dev;
2306
2307         if (!req)
2308                 return;
2309
2310         dev = req->ring->dev;
2311         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2312                 mutex_unlock(&dev->struct_mutex);
2313 }
2314
2315 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2316                                            struct drm_i915_gem_request *src)
2317 {
2318         if (src)
2319                 i915_gem_request_reference(src);
2320
2321         if (*pdst)
2322                 i915_gem_request_unreference(*pdst);
2323
2324         *pdst = src;
2325 }
2326
2327 /*
2328  * XXX: i915_gem_request_completed should be here but currently needs the
2329  * definition of i915_seqno_passed() which is below. It will be moved in
2330  * a later patch when the call to i915_seqno_passed() is obsoleted...
2331  */
2332
2333 /*
2334  * A command that requires special handling by the command parser.
2335  */
2336 struct drm_i915_cmd_descriptor {
2337         /*
2338          * Flags describing how the command parser processes the command.
2339          *
2340          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2341          *                 a length mask if not set
2342          * CMD_DESC_SKIP: The command is allowed but does not follow the
2343          *                standard length encoding for the opcode range in
2344          *                which it falls
2345          * CMD_DESC_REJECT: The command is never allowed
2346          * CMD_DESC_REGISTER: The command should be checked against the
2347          *                    register whitelist for the appropriate ring
2348          * CMD_DESC_MASTER: The command is allowed if the submitting process
2349          *                  is the DRM master
2350          */
2351         u32 flags;
2352 #define CMD_DESC_FIXED    (1<<0)
2353 #define CMD_DESC_SKIP     (1<<1)
2354 #define CMD_DESC_REJECT   (1<<2)
2355 #define CMD_DESC_REGISTER (1<<3)
2356 #define CMD_DESC_BITMASK  (1<<4)
2357 #define CMD_DESC_MASTER   (1<<5)
2358
2359         /*
2360          * The command's unique identification bits and the bitmask to get them.
2361          * This isn't strictly the opcode field as defined in the spec and may
2362          * also include type, subtype, and/or subop fields.
2363          */
2364         struct {
2365                 u32 value;
2366                 u32 mask;
2367         } cmd;
2368
2369         /*
2370          * The command's length. The command is either fixed length (i.e. does
2371          * not include a length field) or has a length field mask. The flag
2372          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2373          * a length mask. All command entries in a command table must include
2374          * length information.
2375          */
2376         union {
2377                 u32 fixed;
2378                 u32 mask;
2379         } length;
2380
2381         /*
2382          * Describes where to find a register address in the command to check
2383          * against the ring's register whitelist. Only valid if flags has the
2384          * CMD_DESC_REGISTER bit set.
2385          *
2386          * A non-zero step value implies that the command may access multiple
2387          * registers in sequence (e.g. LRI), in that case step gives the
2388          * distance in dwords between individual offset fields.
2389          */
2390         struct {
2391                 u32 offset;
2392                 u32 mask;
2393                 u32 step;
2394         } reg;
2395
2396 #define MAX_CMD_DESC_BITMASKS 3
2397         /*
2398          * Describes command checks where a particular dword is masked and
2399          * compared against an expected value. If the command does not match
2400          * the expected value, the parser rejects it. Only valid if flags has
2401          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2402          * are valid.
2403          *
2404          * If the check specifies a non-zero condition_mask then the parser
2405          * only performs the check when the bits specified by condition_mask
2406          * are non-zero.
2407          */
2408         struct {
2409                 u32 offset;
2410                 u32 mask;
2411                 u32 expected;
2412                 u32 condition_offset;
2413                 u32 condition_mask;
2414         } bits[MAX_CMD_DESC_BITMASKS];
2415 };
2416
2417 /*
2418  * A table of commands requiring special handling by the command parser.
2419  *
2420  * Each ring has an array of tables. Each table consists of an array of command
2421  * descriptors, which must be sorted with command opcodes in ascending order.
2422  */
2423 struct drm_i915_cmd_table {
2424         const struct drm_i915_cmd_descriptor *table;
2425         int count;
2426 };
2427
2428 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2429 #define __I915__(p) ({ \
2430         struct drm_i915_private *__p; \
2431         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2432                 __p = (struct drm_i915_private *)p; \
2433         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2434                 __p = to_i915((struct drm_device *)p); \
2435         else \
2436                 BUILD_BUG(); \
2437         __p; \
2438 })
2439 #define INTEL_INFO(p)   (&__I915__(p)->info)
2440 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2441 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2442
2443 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2444 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2445 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2446 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2447 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2448 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2449 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2450 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2451 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2452 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2453 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2454 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2455 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2456 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2457 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2458 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2459 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2460 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2461 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2462                                  INTEL_DEVID(dev) == 0x0152 || \
2463                                  INTEL_DEVID(dev) == 0x015a)
2464 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2465 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2466 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2467 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2468 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2469 #define IS_BROXTON(dev) (!INTEL_INFO(dev)->is_skylake && IS_GEN9(dev))
2470 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2471 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2472                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2473 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2474                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2475                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2476                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2477 /* ULX machines are also considered ULT. */
2478 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2479                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2480 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2481                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2482 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2483                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2484 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2485                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2486 /* ULX machines are also considered ULT. */
2487 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2488                                  INTEL_DEVID(dev) == 0x0A1E)
2489 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2490                                  INTEL_DEVID(dev) == 0x1913 || \
2491                                  INTEL_DEVID(dev) == 0x1916 || \
2492                                  INTEL_DEVID(dev) == 0x1921 || \
2493                                  INTEL_DEVID(dev) == 0x1926)
2494 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2495                                  INTEL_DEVID(dev) == 0x1915 || \
2496                                  INTEL_DEVID(dev) == 0x191E)
2497 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2498                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2499 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2500                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2501
2502 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2503
2504 #define SKL_REVID_A0            (0x0)
2505 #define SKL_REVID_B0            (0x1)
2506 #define SKL_REVID_C0            (0x2)
2507 #define SKL_REVID_D0            (0x3)
2508 #define SKL_REVID_E0            (0x4)
2509 #define SKL_REVID_F0            (0x5)
2510
2511 #define BXT_REVID_A0            (0x0)
2512 #define BXT_REVID_B0            (0x3)
2513 #define BXT_REVID_C0            (0x9)
2514
2515 /*
2516  * The genX designation typically refers to the render engine, so render
2517  * capability related checks should use IS_GEN, while display and other checks
2518  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2519  * chips, etc.).
2520  */
2521 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2522 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2523 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2524 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2525 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2526 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2527 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2528 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2529
2530 #define RENDER_RING             (1<<RCS)
2531 #define BSD_RING                (1<<VCS)
2532 #define BLT_RING                (1<<BCS)
2533 #define VEBOX_RING              (1<<VECS)
2534 #define BSD2_RING               (1<<VCS2)
2535 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2536 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2537 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2538 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2539 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2540 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2541                                  __I915__(dev)->ellc_size)
2542 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2543
2544 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2545 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2546 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2547 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2548 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2549
2550 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2551 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2552
2553 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2554 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2555 /*
2556  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2557  * even when in MSI mode. This results in spurious interrupt warnings if the
2558  * legacy irq no. is shared with another device. The kernel then disables that
2559  * interrupt source and so prevents the other device from working properly.
2560  */
2561 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2562 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2563
2564 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2565  * rows, which changed the alignment requirements and fence programming.
2566  */
2567 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2568                                                       IS_I915GM(dev)))
2569 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2570 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2571
2572 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2573 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2574 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2575
2576 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2577
2578 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2579                                  INTEL_INFO(dev)->gen >= 9)
2580
2581 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2582 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2583 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2584                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2585                                  IS_SKYLAKE(dev))
2586 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2587                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2588                                  IS_SKYLAKE(dev))
2589 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2590 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2591
2592 #define HAS_CSR(dev)    (IS_GEN9(dev))
2593
2594 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev))
2595 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev))
2596
2597 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2598                                     INTEL_INFO(dev)->gen >= 8)
2599
2600 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2601                                  !IS_VALLEYVIEW(dev) && !IS_BROXTON(dev))
2602
2603 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2604 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2605 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2606 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2607 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2608 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2609 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2610 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2611
2612 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2613 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2614 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2615 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2616 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2617 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2618 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2619 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2620
2621 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2622
2623 /* DPF == dynamic parity feature */
2624 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2625 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2626
2627 #define GT_FREQUENCY_MULTIPLIER 50
2628 #define GEN9_FREQ_SCALER 3
2629
2630 #include "i915_trace.h"
2631
2632 extern const struct drm_ioctl_desc i915_ioctls[];
2633 extern int i915_max_ioctl;
2634
2635 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2636 extern int i915_resume_switcheroo(struct drm_device *dev);
2637
2638 /* i915_params.c */
2639 struct i915_params {
2640         int modeset;
2641         int panel_ignore_lid;
2642         int semaphores;
2643         int lvds_channel_mode;
2644         int panel_use_ssc;
2645         int vbt_sdvo_panel_type;
2646         int enable_rc6;
2647         int enable_fbc;
2648         int enable_ppgtt;
2649         int enable_execlists;
2650         int enable_psr;
2651         unsigned int preliminary_hw_support;
2652         int disable_power_well;
2653         int enable_ips;
2654         int invert_brightness;
2655         int enable_cmd_parser;
2656         /* leave bools at the end to not create holes */
2657         bool enable_hangcheck;
2658         bool prefault_disable;
2659         bool load_detect_test;
2660         bool reset;
2661         bool disable_display;
2662         bool disable_vtd_wa;
2663         bool enable_guc_submission;
2664         int guc_log_level;
2665         int use_mmio_flip;
2666         int mmio_debug;
2667         bool verbose_state_checks;
2668         bool nuclear_pageflip;
2669         int edp_vswing;
2670 };
2671 extern struct i915_params i915 __read_mostly;
2672
2673                                 /* i915_dma.c */
2674 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2675 extern int i915_driver_unload(struct drm_device *);
2676 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2677 extern void i915_driver_lastclose(struct drm_device * dev);
2678 extern void i915_driver_preclose(struct drm_device *dev,
2679                                  struct drm_file *file);
2680 extern void i915_driver_postclose(struct drm_device *dev,
2681                                   struct drm_file *file);
2682 #ifdef CONFIG_COMPAT
2683 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2684                               unsigned long arg);
2685 #endif
2686 extern int intel_gpu_reset(struct drm_device *dev);
2687 extern bool intel_has_gpu_reset(struct drm_device *dev);
2688 extern int i915_reset(struct drm_device *dev);
2689 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2690 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2691 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2692 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2693 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2694 void i915_firmware_load_error_print(const char *fw_path, int err);
2695
2696 /* intel_hotplug.c */
2697 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2698 void intel_hpd_init(struct drm_i915_private *dev_priv);
2699 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2700 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2701 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2702
2703 /* i915_irq.c */
2704 void i915_queue_hangcheck(struct drm_device *dev);
2705 __printf(3, 4)
2706 void i915_handle_error(struct drm_device *dev, bool wedged,
2707                        const char *fmt, ...);
2708
2709 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2710 int intel_irq_install(struct drm_i915_private *dev_priv);
2711 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2712
2713 extern void intel_uncore_sanitize(struct drm_device *dev);
2714 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2715                                         bool restore_forcewake);
2716 extern void intel_uncore_init(struct drm_device *dev);
2717 extern void intel_uncore_check_errors(struct drm_device *dev);
2718 extern void intel_uncore_fini(struct drm_device *dev);
2719 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2720 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2721 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2722                                 enum forcewake_domains domains);
2723 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2724                                 enum forcewake_domains domains);
2725 /* Like above but the caller must manage the uncore.lock itself.
2726  * Must be used with I915_READ_FW and friends.
2727  */
2728 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2729                                         enum forcewake_domains domains);
2730 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2731                                         enum forcewake_domains domains);
2732 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2733 static inline bool intel_vgpu_active(struct drm_device *dev)
2734 {
2735         return to_i915(dev)->vgpu.active;
2736 }
2737
2738 void
2739 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2740                      u32 status_mask);
2741
2742 void
2743 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2744                       u32 status_mask);
2745
2746 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2747 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2748 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2749                                    uint32_t mask,
2750                                    uint32_t bits);
2751 void
2752 ironlake_enable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2753 void
2754 ironlake_disable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2755 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2756                                   uint32_t interrupt_mask,
2757                                   uint32_t enabled_irq_mask);
2758 #define ibx_enable_display_interrupt(dev_priv, bits) \
2759         ibx_display_interrupt_update((dev_priv), (bits), (bits))
2760 #define ibx_disable_display_interrupt(dev_priv, bits) \
2761         ibx_display_interrupt_update((dev_priv), (bits), 0)
2762
2763 /* i915_gem.c */
2764 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2765                           struct drm_file *file_priv);
2766 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2767                          struct drm_file *file_priv);
2768 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2769                           struct drm_file *file_priv);
2770 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2771                         struct drm_file *file_priv);
2772 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2773                         struct drm_file *file_priv);
2774 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2775                               struct drm_file *file_priv);
2776 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2777                              struct drm_file *file_priv);
2778 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2779                                         struct drm_i915_gem_request *req);
2780 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2781 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2782                                    struct drm_i915_gem_execbuffer2 *args,
2783                                    struct list_head *vmas);
2784 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2785                         struct drm_file *file_priv);
2786 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2787                          struct drm_file *file_priv);
2788 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2789                         struct drm_file *file_priv);
2790 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2791                                struct drm_file *file);
2792 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2793                                struct drm_file *file);
2794 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2795                             struct drm_file *file_priv);
2796 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2797                            struct drm_file *file_priv);
2798 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2799                         struct drm_file *file_priv);
2800 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2801                         struct drm_file *file_priv);
2802 int i915_gem_init_userptr(struct drm_device *dev);
2803 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2804                            struct drm_file *file);
2805 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2806                                 struct drm_file *file_priv);
2807 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2808                         struct drm_file *file_priv);
2809 void i915_gem_load(struct drm_device *dev);
2810 void *i915_gem_object_alloc(struct drm_device *dev);
2811 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2812 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2813                          const struct drm_i915_gem_object_ops *ops);
2814 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2815                                                   size_t size);
2816 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2817                 struct drm_device *dev, const void *data, size_t size);
2818 void i915_gem_free_object(struct drm_gem_object *obj);
2819 void i915_gem_vma_destroy(struct i915_vma *vma);
2820
2821 /* Flags used by pin/bind&friends. */
2822 #define PIN_MAPPABLE    (1<<0)
2823 #define PIN_NONBLOCK    (1<<1)
2824 #define PIN_GLOBAL      (1<<2)
2825 #define PIN_OFFSET_BIAS (1<<3)
2826 #define PIN_USER        (1<<4)
2827 #define PIN_UPDATE      (1<<5)
2828 #define PIN_OFFSET_MASK (~4095)
2829 int __must_check
2830 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2831                     struct i915_address_space *vm,
2832                     uint32_t alignment,
2833                     uint64_t flags);
2834 int __must_check
2835 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2836                          const struct i915_ggtt_view *view,
2837                          uint32_t alignment,
2838                          uint64_t flags);
2839
2840 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2841                   u32 flags);
2842 int __must_check i915_vma_unbind(struct i915_vma *vma);
2843 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2844 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2845 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2846
2847 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2848                                     int *needs_clflush);
2849
2850 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2851
2852 static inline int __sg_page_count(struct scatterlist *sg)
2853 {
2854         return sg->length >> PAGE_SHIFT;
2855 }
2856
2857 static inline struct page *
2858 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2859 {
2860         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2861                 return NULL;
2862
2863         if (n < obj->get_page.last) {
2864                 obj->get_page.sg = obj->pages->sgl;
2865                 obj->get_page.last = 0;
2866         }
2867
2868         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2869                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2870                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2871                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2872         }
2873
2874         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2875 }
2876
2877 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2878 {
2879         BUG_ON(obj->pages == NULL);
2880         obj->pages_pin_count++;
2881 }
2882 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2883 {
2884         BUG_ON(obj->pages_pin_count == 0);
2885         obj->pages_pin_count--;
2886 }
2887
2888 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2889 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2890                          struct intel_engine_cs *to,
2891                          struct drm_i915_gem_request **to_req);
2892 void i915_vma_move_to_active(struct i915_vma *vma,
2893                              struct drm_i915_gem_request *req);
2894 int i915_gem_dumb_create(struct drm_file *file_priv,
2895                          struct drm_device *dev,
2896                          struct drm_mode_create_dumb *args);
2897 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2898                       uint32_t handle, uint64_t *offset);
2899 /**
2900  * Returns true if seq1 is later than seq2.
2901  */
2902 static inline bool
2903 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2904 {
2905         return (int32_t)(seq1 - seq2) >= 0;
2906 }
2907
2908 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
2909                                               bool lazy_coherency)
2910 {
2911         u32 seqno;
2912
2913         BUG_ON(req == NULL);
2914
2915         seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2916
2917         return i915_seqno_passed(seqno, req->seqno);
2918 }
2919
2920 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2921 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2922
2923 struct drm_i915_gem_request *
2924 i915_gem_find_active_request(struct intel_engine_cs *ring);
2925
2926 bool i915_gem_retire_requests(struct drm_device *dev);
2927 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2928 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2929                                       bool interruptible);
2930
2931 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2932 {
2933         return unlikely(atomic_read(&error->reset_counter)
2934                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2935 }
2936
2937 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2938 {
2939         return atomic_read(&error->reset_counter) & I915_WEDGED;
2940 }
2941
2942 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2943 {
2944         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2945 }
2946
2947 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2948 {
2949         return dev_priv->gpu_error.stop_rings == 0 ||
2950                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2951 }
2952
2953 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
2954 {
2955         return dev_priv->gpu_error.stop_rings == 0 ||
2956                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
2957 }
2958
2959 void i915_gem_reset(struct drm_device *dev);
2960 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2961 int __must_check i915_gem_init(struct drm_device *dev);
2962 int i915_gem_init_rings(struct drm_device *dev);
2963 int __must_check i915_gem_init_hw(struct drm_device *dev);
2964 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
2965 void i915_gem_init_swizzling(struct drm_device *dev);
2966 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2967 int __must_check i915_gpu_idle(struct drm_device *dev);
2968 int __must_check i915_gem_suspend(struct drm_device *dev);
2969 void __i915_add_request(struct drm_i915_gem_request *req,
2970                         struct drm_i915_gem_object *batch_obj,
2971                         bool flush_caches);
2972 #define i915_add_request(req) \
2973         __i915_add_request(req, NULL, true)
2974 #define i915_add_request_no_flush(req) \
2975         __i915_add_request(req, NULL, false)
2976 int __i915_wait_request(struct drm_i915_gem_request *req,
2977                         unsigned reset_counter,
2978                         bool interruptible,
2979                         s64 *timeout,
2980                         struct intel_rps_client *rps);
2981 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
2982 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2983 int __must_check
2984 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
2985                                bool readonly);
2986 int __must_check
2987 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2988                                   bool write);
2989 int __must_check
2990 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2991 int __must_check
2992 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2993                                      u32 alignment,
2994                                      struct intel_engine_cs *pipelined,
2995                                      struct drm_i915_gem_request **pipelined_request,
2996                                      const struct i915_ggtt_view *view);
2997 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
2998                                               const struct i915_ggtt_view *view);
2999 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3000                                 int align);
3001 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3002 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3003
3004 uint32_t
3005 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
3006 uint32_t
3007 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
3008                             int tiling_mode, bool fenced);
3009
3010 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3011                                     enum i915_cache_level cache_level);
3012
3013 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3014                                 struct dma_buf *dma_buf);
3015
3016 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3017                                 struct drm_gem_object *gem_obj, int flags);
3018
3019 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
3020                                   const struct i915_ggtt_view *view);
3021 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3022                         struct i915_address_space *vm);
3023 static inline u64
3024 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3025 {
3026         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3027 }
3028
3029 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3030 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3031                                   const struct i915_ggtt_view *view);
3032 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3033                         struct i915_address_space *vm);
3034
3035 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3036                                 struct i915_address_space *vm);
3037 struct i915_vma *
3038 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3039                     struct i915_address_space *vm);
3040 struct i915_vma *
3041 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3042                           const struct i915_ggtt_view *view);
3043
3044 struct i915_vma *
3045 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3046                                   struct i915_address_space *vm);
3047 struct i915_vma *
3048 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3049                                        const struct i915_ggtt_view *view);
3050
3051 static inline struct i915_vma *
3052 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3053 {
3054         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3055 }
3056 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3057
3058 /* Some GGTT VM helpers */
3059 #define i915_obj_to_ggtt(obj) \
3060         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
3061 static inline bool i915_is_ggtt(struct i915_address_space *vm)
3062 {
3063         struct i915_address_space *ggtt =
3064                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
3065         return vm == ggtt;
3066 }
3067
3068 static inline struct i915_hw_ppgtt *
3069 i915_vm_to_ppgtt(struct i915_address_space *vm)
3070 {
3071         WARN_ON(i915_is_ggtt(vm));
3072
3073         return container_of(vm, struct i915_hw_ppgtt, base);
3074 }
3075
3076
3077 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3078 {
3079         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3080 }
3081
3082 static inline unsigned long
3083 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3084 {
3085         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
3086 }
3087
3088 static inline int __must_check
3089 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3090                       uint32_t alignment,
3091                       unsigned flags)
3092 {
3093         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
3094                                    alignment, flags | PIN_GLOBAL);
3095 }
3096
3097 static inline int
3098 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3099 {
3100         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3101 }
3102
3103 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3104                                      const struct i915_ggtt_view *view);
3105 static inline void
3106 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3107 {
3108         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3109 }
3110
3111 /* i915_gem_fence.c */
3112 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3113 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3114
3115 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3116 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3117
3118 void i915_gem_restore_fences(struct drm_device *dev);
3119
3120 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3121 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3122 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3123
3124 /* i915_gem_context.c */
3125 int __must_check i915_gem_context_init(struct drm_device *dev);
3126 void i915_gem_context_fini(struct drm_device *dev);
3127 void i915_gem_context_reset(struct drm_device *dev);
3128 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3129 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3130 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3131 int i915_switch_context(struct drm_i915_gem_request *req);
3132 struct intel_context *
3133 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3134 void i915_gem_context_free(struct kref *ctx_ref);
3135 struct drm_i915_gem_object *
3136 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3137 static inline void i915_gem_context_reference(struct intel_context *ctx)
3138 {
3139         kref_get(&ctx->ref);
3140 }
3141
3142 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3143 {
3144         kref_put(&ctx->ref, i915_gem_context_free);
3145 }
3146
3147 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3148 {
3149         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3150 }
3151
3152 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3153                                   struct drm_file *file);
3154 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3155                                    struct drm_file *file);
3156 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3157                                     struct drm_file *file_priv);
3158 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3159                                     struct drm_file *file_priv);
3160
3161 /* i915_gem_evict.c */
3162 int __must_check i915_gem_evict_something(struct drm_device *dev,
3163                                           struct i915_address_space *vm,
3164                                           int min_size,
3165                                           unsigned alignment,
3166                                           unsigned cache_level,
3167                                           unsigned long start,
3168                                           unsigned long end,
3169                                           unsigned flags);
3170 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3171 int i915_gem_evict_everything(struct drm_device *dev);
3172
3173 /* belongs in i915_gem_gtt.h */
3174 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3175 {
3176         if (INTEL_INFO(dev)->gen < 6)
3177                 intel_gtt_chipset_flush();
3178 }
3179
3180 /* i915_gem_stolen.c */
3181 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3182                                 struct drm_mm_node *node, u64 size,
3183                                 unsigned alignment);
3184 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3185                                          struct drm_mm_node *node, u64 size,
3186                                          unsigned alignment, u64 start,
3187                                          u64 end);
3188 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3189                                  struct drm_mm_node *node);
3190 int i915_gem_init_stolen(struct drm_device *dev);
3191 void i915_gem_cleanup_stolen(struct drm_device *dev);
3192 struct drm_i915_gem_object *
3193 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3194 struct drm_i915_gem_object *
3195 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3196                                                u32 stolen_offset,
3197                                                u32 gtt_offset,
3198                                                u32 size);
3199
3200 /* i915_gem_shrinker.c */
3201 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3202                               long target,
3203                               unsigned flags);
3204 #define I915_SHRINK_PURGEABLE 0x1
3205 #define I915_SHRINK_UNBOUND 0x2
3206 #define I915_SHRINK_BOUND 0x4
3207 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3208 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3209
3210
3211 /* i915_gem_tiling.c */
3212 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3213 {
3214         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3215
3216         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3217                 obj->tiling_mode != I915_TILING_NONE;
3218 }
3219
3220 /* i915_gem_debug.c */
3221 #if WATCH_LISTS
3222 int i915_verify_lists(struct drm_device *dev);
3223 #else
3224 #define i915_verify_lists(dev) 0
3225 #endif
3226
3227 /* i915_debugfs.c */
3228 int i915_debugfs_init(struct drm_minor *minor);
3229 void i915_debugfs_cleanup(struct drm_minor *minor);
3230 #ifdef CONFIG_DEBUG_FS
3231 int i915_debugfs_connector_add(struct drm_connector *connector);
3232 void intel_display_crc_init(struct drm_device *dev);
3233 #else
3234 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3235 { return 0; }
3236 static inline void intel_display_crc_init(struct drm_device *dev) {}
3237 #endif
3238
3239 /* i915_gpu_error.c */
3240 __printf(2, 3)
3241 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3242 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3243                             const struct i915_error_state_file_priv *error);
3244 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3245                               struct drm_i915_private *i915,
3246                               size_t count, loff_t pos);
3247 static inline void i915_error_state_buf_release(
3248         struct drm_i915_error_state_buf *eb)
3249 {
3250         kfree(eb->buf);
3251 }
3252 void i915_capture_error_state(struct drm_device *dev, bool wedge,
3253                               const char *error_msg);
3254 void i915_error_state_get(struct drm_device *dev,
3255                           struct i915_error_state_file_priv *error_priv);
3256 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3257 void i915_destroy_error_state(struct drm_device *dev);
3258
3259 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3260 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3261
3262 /* i915_cmd_parser.c */
3263 int i915_cmd_parser_get_version(void);
3264 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
3265 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
3266 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
3267 int i915_parse_cmds(struct intel_engine_cs *ring,
3268                     struct drm_i915_gem_object *batch_obj,
3269                     struct drm_i915_gem_object *shadow_batch_obj,
3270                     u32 batch_start_offset,
3271                     u32 batch_len,
3272                     bool is_master);
3273
3274 /* i915_suspend.c */
3275 extern int i915_save_state(struct drm_device *dev);
3276 extern int i915_restore_state(struct drm_device *dev);
3277
3278 /* i915_sysfs.c */
3279 void i915_setup_sysfs(struct drm_device *dev_priv);
3280 void i915_teardown_sysfs(struct drm_device *dev_priv);
3281
3282 /* intel_i2c.c */
3283 extern int intel_setup_gmbus(struct drm_device *dev);
3284 extern void intel_teardown_gmbus(struct drm_device *dev);
3285 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3286                                      unsigned int pin);
3287
3288 extern struct i2c_adapter *
3289 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3290 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3291 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3292 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3293 {
3294         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3295 }
3296 extern void intel_i2c_reset(struct drm_device *dev);
3297
3298 /* intel_opregion.c */
3299 #ifdef CONFIG_ACPI
3300 extern int intel_opregion_setup(struct drm_device *dev);
3301 extern void intel_opregion_init(struct drm_device *dev);
3302 extern void intel_opregion_fini(struct drm_device *dev);
3303 extern void intel_opregion_asle_intr(struct drm_device *dev);
3304 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3305                                          bool enable);
3306 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3307                                          pci_power_t state);
3308 #else
3309 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3310 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3311 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3312 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3313 static inline int
3314 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3315 {
3316         return 0;
3317 }
3318 static inline int
3319 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3320 {
3321         return 0;
3322 }
3323 #endif
3324
3325 /* intel_acpi.c */
3326 #ifdef CONFIG_ACPI
3327 extern void intel_register_dsm_handler(void);
3328 extern void intel_unregister_dsm_handler(void);
3329 #else
3330 static inline void intel_register_dsm_handler(void) { return; }
3331 static inline void intel_unregister_dsm_handler(void) { return; }
3332 #endif /* CONFIG_ACPI */
3333
3334 /* modesetting */
3335 extern void intel_modeset_init_hw(struct drm_device *dev);
3336 extern void intel_modeset_init(struct drm_device *dev);
3337 extern void intel_modeset_gem_init(struct drm_device *dev);
3338 extern void intel_modeset_cleanup(struct drm_device *dev);
3339 extern void intel_connector_unregister(struct intel_connector *);
3340 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3341 extern void intel_display_resume(struct drm_device *dev);
3342 extern void i915_redisable_vga(struct drm_device *dev);
3343 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3344 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3345 extern void intel_init_pch_refclk(struct drm_device *dev);
3346 extern void intel_set_rps(struct drm_device *dev, u8 val);
3347 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3348                                   bool enable);
3349 extern void intel_detect_pch(struct drm_device *dev);
3350 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
3351 extern int intel_enable_rc6(const struct drm_device *dev);
3352
3353 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3354 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3355                         struct drm_file *file);
3356 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3357                                struct drm_file *file);
3358
3359 /* overlay */
3360 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3361 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3362                                             struct intel_overlay_error_state *error);
3363
3364 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3365 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3366                                             struct drm_device *dev,
3367                                             struct intel_display_error_state *error);
3368
3369 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3370 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3371
3372 /* intel_sideband.c */
3373 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3374 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3375 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3376 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
3377 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3378 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3379 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3380 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3381 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3382 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3383 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3384 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
3385 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3386 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3387 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3388 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3389                    enum intel_sbi_destination destination);
3390 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3391                      enum intel_sbi_destination destination);
3392 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3393 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3394
3395 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3396 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3397
3398 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3399 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3400
3401 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3402 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3403 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3404 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3405
3406 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3407 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3408 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3409 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3410
3411 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3412  * will be implemented using 2 32-bit writes in an arbitrary order with
3413  * an arbitrary delay between them. This can cause the hardware to
3414  * act upon the intermediate value, possibly leading to corruption and
3415  * machine death. You have been warned.
3416  */
3417 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3418 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3419
3420 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3421         u32 upper, lower, old_upper, loop = 0;                          \
3422         upper = I915_READ(upper_reg);                                   \
3423         do {                                                            \
3424                 old_upper = upper;                                      \
3425                 lower = I915_READ(lower_reg);                           \
3426                 upper = I915_READ(upper_reg);                           \
3427         } while (upper != old_upper && loop++ < 2);                     \
3428         (u64)upper << 32 | lower; })
3429
3430 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3431 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3432
3433 /* These are untraced mmio-accessors that are only valid to be used inside
3434  * criticial sections inside IRQ handlers where forcewake is explicitly
3435  * controlled.
3436  * Think twice, and think again, before using these.
3437  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3438  * intel_uncore_forcewake_irqunlock().
3439  */
3440 #define I915_READ_FW(reg__) readl(dev_priv->regs + (reg__))
3441 #define I915_WRITE_FW(reg__, val__) writel(val__, dev_priv->regs + (reg__))
3442 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3443
3444 /* "Broadcast RGB" property */
3445 #define INTEL_BROADCAST_RGB_AUTO 0
3446 #define INTEL_BROADCAST_RGB_FULL 1
3447 #define INTEL_BROADCAST_RGB_LIMITED 2
3448
3449 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
3450 {
3451         if (IS_VALLEYVIEW(dev))
3452                 return VLV_VGACNTRL;
3453         else if (INTEL_INFO(dev)->gen >= 5)
3454                 return CPU_VGACNTRL;
3455         else
3456                 return VGACNTRL;
3457 }
3458
3459 static inline void __user *to_user_ptr(u64 address)
3460 {
3461         return (void __user *)(uintptr_t)address;
3462 }
3463
3464 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3465 {
3466         unsigned long j = msecs_to_jiffies(m);
3467
3468         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3469 }
3470
3471 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3472 {
3473         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3474 }
3475
3476 static inline unsigned long
3477 timespec_to_jiffies_timeout(const struct timespec *value)
3478 {
3479         unsigned long j = timespec_to_jiffies(value);
3480
3481         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3482 }
3483
3484 /*
3485  * If you need to wait X milliseconds between events A and B, but event B
3486  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3487  * when event A happened, then just before event B you call this function and
3488  * pass the timestamp as the first argument, and X as the second argument.
3489  */
3490 static inline void
3491 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3492 {
3493         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3494
3495         /*
3496          * Don't re-read the value of "jiffies" every time since it may change
3497          * behind our back and break the math.
3498          */
3499         tmp_jiffies = jiffies;
3500         target_jiffies = timestamp_jiffies +
3501                          msecs_to_jiffies_timeout(to_wait_ms);
3502
3503         if (time_after(target_jiffies, tmp_jiffies)) {
3504                 remaining_jiffies = target_jiffies - tmp_jiffies;
3505                 while (remaining_jiffies)
3506                         remaining_jiffies =
3507                             schedule_timeout_uninterruptible(remaining_jiffies);
3508         }
3509 }
3510
3511 static inline void i915_trace_irq_get(struct intel_engine_cs *ring,
3512                                       struct drm_i915_gem_request *req)
3513 {
3514         if (ring->trace_irq_req == NULL && ring->irq_get(ring))
3515                 i915_gem_request_assign(&ring->trace_irq_req, req);
3516 }
3517
3518 #endif